⑴ 基本邏輯門電路有哪些各有什麼特點
高、低電平可以分別代表邏輯上的「真」與「假」或二進制當中的1和0,從而實現邏輯運算。常見的邏輯門包括「與」門,「或」門,「非」門,「異或」門(也稱:互斥或)等等。
組成
邏輯門可以用電阻、電容、二極體、三極體等分立原件構成,成為分立元件門。也可以將門電路的所有器件及連接導線製作在同一塊半導體基片上,構成集成邏輯門電路。
簡單的邏輯門可由晶體管組成。這些晶體管的組合可以使代表兩種信號的高低電平在通過它們之後產生高電平或者低電平的信號。
作用
高、低電平可以分別代表邏輯上的「真」與「假」或二進制當中的1和0,從而實現邏輯運算。常見的邏輯門包括「與」門,「或」門,「非」門,「異或」門(也稱:互斥或)等等。
邏輯門可以組合使用實現更為復雜的邏輯運算。
類別
邏輯門電路是數字電路中最基本的邏輯元件。所謂門就是一種開關,它能按照一定的條件去控制信號的通過或不通過。門電路的輸入和輸出之間存在一定的邏輯關系(因果關系),所以門電路又稱為邏輯門電路。基本邏輯關系為「與」、「或」、「非」三種。邏輯門電路按其內部有源器件的不同可以分為三大類。第一類為雙極型晶體管邏輯門電路,包括TTL、ECL電路和I2L電路等幾種類型;第二類為單極型MOS邏輯門電路,包括NMOS、PMOS、LDMOS、VDMOS、VVMOS、IGT等幾種類型;第三類則是二者的組合BICMOS門電路。常用的是CMOS邏輯門電路。
1、TTL全稱Transistor-Transistor Logic,即BJT-BJT邏輯門電路,是數字電子技術中常用的一種邏輯門電路,應用較早,技術已比較成熟。TTL主要有BJT(Bipolar Junction Transistor 即雙極結型晶體管,晶體三極體)和電阻構成,具有速度快的特點。最早的TTL門電路是74系列,後來出現了74H系列,74L系列,74LS,74AS,74ALS等系列。但是由於TTL功耗大等缺點,正逐漸被CMOS電路取代。 TTL門電路有74(商用)和54(軍用)兩個系列,每個系列又有若干個子系列。TTL電平信號被利用的最多是因為通常數據表示採用二進制規定,+5V等價於邏輯「1」,0V等價於邏輯「0」,這被稱做TTL(晶體管-晶體管邏輯電平)信號系統,這是計算機處理器控制的設備內部各部分之間通信的標准技術。
TTL電平信號對於計算機處理器控制的設備內部的數據傳輸是很理想的,首先計算機處理器控制的設備內部的數據傳輸對於電源的要求不高以及熱損耗也較低,另外TTL電平信號直接與集成電路連接而不需要價格昂貴的線路驅動器以及接收器電路;再者,計算機處理器控制的設備內部的數據傳輸是在高速下進行的,而TTL介面的操作恰能滿足這個要求。TTL型通信大多數情況下,是採用並行數據傳輸方式,而並行數據傳輸對於超過10英尺的距離就不適合了。這是由於可靠性和成本兩面的原因。因為在並行介面中存在著偏相和不對稱的問題,這些問題對可靠性均有影響。
⑵ 數字電路,寫出圖中各個門電路輸出端的邏輯表達式
⑶ 指出各門電路的輸出狀態 CMOS門電路輸出
a)Y=1,10K電阻接地相當於輸入0,與非門見0出1。
b)Y=0,或非門輸入有1,(0+1)`=0。
c)Y=0,或非門上面一個與門輸入為1,(0+1)`=0。
d)Y=0,兩與非門線與,0與1=0。
⑷ 簡單的邏輯門電路 判斷各門電路輸出是什麼狀態(高電平,低電平還是高阻態).
第一幅圖為與復非門,第一個輸入端制接高電平,第二個輸入接電阻接地,即低電平,所以輸出為高電平;
第二幅圖為或非門,第一個輸入端為高電平,此時無論第二個輸入端是高電平還是低電平,輸出都為低電平;
第三幅圖兩個與門後經過一個或非門,由於第一個與門輸出結果為1,所以經過或非門後,輸出結果為0;
第四幅圖上面那個與非門輸出為低電平,無論下面那個與非門輸出為什麼,輸出端電位都會被拉低,所以為0
⑸ 門電路有哪幾種
或門,與門,非門
⑹ 試寫出下列圖中各門電路的輸出分別是什麼狀態(其中(A)(B)為TTL門電路,而(C)為CMOS門電路)
邏輯集成電路的輸入端接下拉電阻,是為了使該端處於低電平。
(A)圖中下拉電阻10kΩ,大大超過限值,該輸入端為高電平,則Y1=(VIL+1)'=0;
(B)圖中下拉電阻51Ω,小於限值,該輸入端為低電平,則Y2=1異或0=1;
(C)對於CMOS邏輯電路,因其輸入電阻極大,上、下拉電阻的限值為≤1MΩ。圖中下拉電阻10kΩ,遠小於限值,該輸入端為低電平,則Y3=(VIH·0)'=1;
門電路:
從小巧的電子手錶,到復雜的電子計算機,它們的許多元件被製成集成電路的形式,即把幾十、幾百,甚至成千上萬個電子元件製作在一塊半導體片或絕緣片上。每種集成電路都有它獨特的作用。有一種用得最多的集成電路叫門電路,門電路是起開關作用的集成電路。由於開放的條件不同,而分為與門、非門、與非門等等。
以上內容參考:網路-與非門電路
⑺ 數字邏輯電路請問下列各門電路的輸出是什麼狀態,答案是不是錯了求大神指點!
74HC,CMOS電路,第一個輸入接下拉電阻10KΩ,輸入是低電平,(0+0)非,Y1輸出高電平。
第二個1與0再非,Y2輸出高電平。
CMOS電路,不是TTL電路。
⑻ 簡單的邏輯門電路 判斷各門電路輸出是什麼狀態(高電平,低電平還是高阻態)。已知這些都是74型TTL電路
1、高電平,有關。
2、低電平。
3、輸入端接電源,懸空或高阻(10k以上)相當於接高電平,接地為低電平,通過低阻接入電平信號則認為輸入信號與接入電平相同。則為OC門。
圖中的第一個輸入為高電平,電路為與非門,則輸出端電平為低電平;
第二圖輸入為低電平,在輸入端串聯了高阻值電阻,則輸出端為高阻狀態;
第三圖輸入為高電平,電路為與非門,則輸出端電平為低電平。
(8)電路各門擴展閱讀:
與模擬電路相比,它主要進行數字信號的處理(即信號以0與1兩個狀態表示),因此抗干擾能力較強。數字集成電路有各種門電路、觸發器以及由它們構成的各種組合邏輯電路和時序邏輯電路。
一個數字系統一般由控制部件和運算部件組成,在時脈的驅動下,控制部件控制運算部件完成所要執行的動作。通過模擬數字轉換器、數字模擬轉換器,數字電路可以和模擬電路互相連接。
簡單的邏輯門可由晶體管組成。這些晶體管的組合可以使代表兩種信號的高低電平在通過它們之後產生高電平或者低電平的信號。
高、低電平可以分別代表邏輯上的「真」與「假」或二進制當中的1和0,從而實現邏輯運算。常見的邏輯門包括「與」閘,「或」閘,「非」閘,「異或」閘(也稱:互斥或)等等。
邏輯門是組成數字系統的基本結構,通常組合使用實現更為復雜的邏輯運算。一些廠商通過邏輯門的組合生產一些實用、小型、集成的產品,例如可編程邏輯器件等。
⑼ 數字電路各種邏輯門的縮寫是什麼
最基本的邏輯關系是與、或、非,最基本的邏輯門是與門、或門和非門。
實現「與」運算的叫 與門,實現「或」運算的叫 或門,實現「非」運算的叫非門,也叫做反相器,等等。
邏輯門是在集成電路(也稱:集成電路)上的基本組件。
組成
邏輯門可以用電阻、電容、二極體、三極體等分立原件構成,成為分立元件門。也可以將門電路的所有器件及連接導線製作在同一塊半導體基片上,構成集成邏輯門電路。
簡單的邏輯門可由晶體管組成。這些晶體管的組合可以使代表兩種信號的高低電平在通過它們之後產生高電平或者低電平的信號。
作用
⑽ 常用的基本門電路是哪幾個 其功能是
常用的門電路在邏輯功能上有與門、或門、非門、與非門、或非門、與或非門、異或門等幾種。
1、與門:實現邏輯「乘」運算的電路,有兩個以上輸入端,一個輸出端(一般電路都只有一個輸出端,ECL電路則有二個輸出端)。只有當所有輸入端都是高電平(邏輯「1」)時,該電路輸出才是高電平(邏輯「1」),否則輸出為低電平(邏輯「0」)。
2、或門
實現邏輯加的電路,又稱邏輯和電路,簡稱或門。此電路有兩個以上輸入端,一個輸出端。只要有一個或幾個輸入端是 「1」,或門的輸出即為 「1」。而只有所有輸入端為 「0」時,輸出才為 「0」。
3、非門
實現邏輯代數非的功能,即輸出始終和輸入保持相反。
4、與非門
若當輸入均為高電平1,則輸出為低電平0;若輸入中至少有一個為低電平0,則輸出為高電平1。與非門可以看作是與門和非門的疊加。
5、或非門
具有多端輸入和單端輸出的門電路。當任一輸入端(或多端)為高電平(邏輯「1」)時,輸出就是低電平(邏輯「0」);只有當所有輸入端都是低電平(邏輯「0」)時,輸出才是高電平(邏輯「1」)。
(10)電路各門擴展閱讀
門電路輸出端的電路結構有三種型式:有源負載推拉式(或互補式)輸出、集電極(或漏極)開路輸出和三態輸出。
推拉式輸出的門電路一般用於完成邏輯運算。集電極開路的門電路(OC門)在實現一定邏輯功能的同時,還能實現電平變換或驅動較高電壓、較大電流的負載:可以把兩個門的輸出端直接並聯,實現邏輯與的功能(稱「線與」聯接)。三態輸出門廣泛應用於和系統匯流排的聯接以及實現信號雙向傳輸等方面。