㈠ 在時序邏輯電路中,什麼叫主觸發器,什麼叫從觸發器
這個問題應該怎麼說呢,通俗的來講觸發器也是由「邏輯門」和導線組成的,其實觸發器完完全全可以看成是一個組合邏輯電路,只不過邏輯電路的輸入信號變成了激勵,比如說j-k觸發器的jk端。當jk出現不同組合的時候這個邏輯電路就會輸出不同的邏輯值,只要jk激勵不再發生變化那麼這個邏輯電路的輸出也是不會變的,而這個輸出便是課本中所說的「存儲的信息」。
要旦氦測教爻寄詫犀超簍想知道為什麼觸發器可以組成時序電路,還得從時序電路的定義說起,時序電路和組合電路唯一的區別就是時序電路的輸出函數不僅與輸入有關,而且與前一「狀態」也是有關的,這個「狀態」可以說就是觸發器所存儲的信息,這么說你可能聽的不是很明白,我來給你舉個例子吧,比如說最簡單的組合邏輯電路實現「f=x1+x2」這個功能,我們只需要一個「或門」,只要當x1x2=00時,f一定等於0,而時序電路是什麼呢?計數器便是時序電路的最好的一個例子,拿模5計數器來說明,假設輸入信號為x,每當x=1時計數器便記一個數,當x=0時計數器不工作,這樣很容易的就可以看出外部輸入對計數器是有影響的,但是只有外部輸入還不足以完成計數的功能,假如前面已經記了3個數,現在x又等於了1,那麼很顯然要變化到4個數的狀態,但是如果你不知道前面記了幾個數的話那麼下一個狀態你就不知道要變成幾,因此我們說時序電路與前一個「狀態」也是有關的,而觸發器便是一種記錄這個「狀態」的器件,因此我們說觸發器可以組成時序邏輯電路。
㈡ 觸發器一般跟什麼元件組成應用電路接觸器是如何控制電路的
電阻,電線,開關有個分組器最好電路圖用分壓電流那個
㈢ 數字電路這兩種觸發器有什麼區別
㈣ 根據電路結構的不同,觸發器可分為那四種
觸發器根據邏輯功能不同分為四種:RS觸發器、D觸發器、JK觸發器、T觸發器。
1、RS觸發器,是構成其它各種功能觸發器的基本組成部分。又稱為基本RS觸發器。結構是把兩個與非門或者或非門G1、G2的輸入、輸出端交叉連接。
2、D觸發器,是一個具有記憶功能的信息存儲器件,具有兩個穩定狀態,即"0"和"1",在一定的外界信號作用下,可以從一個穩定狀態翻轉到另一個穩定狀態。
3、JK觸發器,是數字電路觸發器中的一種基本電路單元。JK觸發器具有置0、置1、保持和翻轉功能,在各類集成觸發器中,JK觸發器的功能最為齊全。
4、T觸發器,是在數字電路中,凡在CP時鍾脈沖控制下,根據輸入信號T取值的不同,具有保持和翻轉功能的電路,即當T=0時能保持狀態不變,T=1時一定翻轉的電路。
(4)觸發器電路擴展閱讀:
當RS觸發器的兩個輸入端加入不同邏輯電平時,它的兩個輸出端Q和Q非有兩種互補的穩定狀態。規定觸發器Q端的狀態作為觸發器的狀態。Q=1、Q非=0時,稱觸發器處於1態,反之觸發器處於0態。R=1,S=0,使觸發器置1。
同理,若觸發器原來為1態,欲使之變為0態,必須令R端的電平由1變0,S端的電平由0變1。由於置0或置1都是觸發信號低電平有效,因此,S端和R端都畫有小圓圈。
參考資料來源:
網路——觸發器
網路——RS觸發器
網路——D觸發器
網路——JK觸發器
網路——T觸發器
㈤ 數字電路中的基本RS觸發器
所謂
記憶功能
,就是它不斷電的情況下,如果不觸發,它就保持著原來的0和回1,不會變的,直至再次觸發才答會變。確定它的狀態有一張真值表,照上面看就行了,不要問為什麼,因為,設計生產出來的元件就起這個作用,需要別的狀態,就要換別的元件了。
㈥ 觸發電路的組成和工作原理
觸發電路是具有一些穩態的或非穩態的電路,其中至少有一個是穩態的,並設計成在施加一適當脈沖時即能啟動所需的轉變。
概述
晶閘管最重要的特徵是正向導通的可控性。當晶閘管的陽極與陰極間加上正向電壓時,在陰極與控制極之間加上合適的觸發電壓與電流,晶閘管就斷態轉為通態。
向晶閘管供給觸發電壓、電流的電路,叫做觸發電路。觸發信號可以用交流電壓、直流電壓或者用短暫的脈沖電壓,通常多採用脈沖電壓作為觸發信號
觸發要求
為保證能夠可靠地觸發,晶閘管對觸發電路有一定的要求:
1、觸發信號應有足夠的觸發電壓和觸發電流。觸發電壓和觸發電流應能使合格元件都能可靠地觸發。由於同一型號的晶閘管其觸發電壓、觸發電流並不一樣,同一元件在不同的溫度下的觸發電壓與電流也不一樣,為了保證每個晶閘管都能可靠觸發,所設計的觸發電路產生的觸發電壓和電流都應該較大。一般要求觸發電壓在2V以上、10V以下。
2、觸發脈沖的波形應有一定的寬度,一般在10us以上(最好能有20us~50us),才能保證晶閘管可靠觸發,這是由於晶閘管從截止狀態到完全導通需要一段時間。如果負載是大電感,電流上升速度比較慢,觸發脈沖的寬度還應該進一步增大,有時要達到1ms。否則如果脈沖太短,在脈沖終止時,主迴路電流還不能上升到晶閘管的維持電流以上,晶閘管就會重新關斷,不能導通。
3、觸發脈沖前沿要陡,不能平緩上升,前沿最好能在10us以內。否則將會因溫度、電壓等因素的變化而造成晶閘管的觸發時間不一致,導致不準確。
4、觸發電路的干擾電壓應小於晶閘管的觸發電壓,一般在不要求晶閘管觸發時,觸發電路所產生的脈沖電壓應小於0.15V~0.2V。
5、觸發脈沖必須與電源電壓同步,即必須同頻率並保持一定的相位關系。脈沖發出的時間應該能夠平穩地前後移動,移相范圍要足夠大
㈦ 圖中的D觸發器電路是什麼意思
這是開關電源的脈寬調制晶元,如TL494或SG3524這類。其中你畫紅圈的就是你所說的專D觸發屬器。D觸發器的輸出由數據端D決定,表達式是Qn+1
=Dn,就是下一個時鍾脈到來時Q端的數據就是當前D端的數據。如當前Q=0,D=1,下個時鍾脈沖來時就變成Q=1。把Q非和D連起來,觸發器就每來一個時鍾脈沖,Q就翻轉一次,成為時鍾脈沖的二分頻器。圖中有錯,Q端不能有結點,Q和Q非不能連起來。
㈧ 請問觸發器的電路符號知道其功能
這個你必須先了解各個觸發器及其功能表,他的符號和他的功能都是一一對應的
㈨ 觸發器是一種具有什麼功能的電路
對於觸發器來說,它是具有用低壓能夠控制。高電壓的一種正弦波交流電路用它可以來進行觸發各種可控硅。
㈩ D觸發器內部電路分析
好久沒看數字電路了,看著累,說下方法吧
所有數字電路
基本單元本質上就是晶體管開關電迴路
模電懂嗎?不懂很答難更你解釋,這個是cmos晶體管構成的開關電路所組成的D觸發器。
你要先知道開關狀態的晶體管工作原理,
再結合數字電路邏輯知識看懂這個圖,就不難了