『壹』 數字電子技術中時序邏輯電路中時序圖怎麼畫
時序圖是用來描述數字電路或者控制電路輸入和輸出埠在不同時間的狀態的一種圖形,通常用多根水平橫線表示多個輸入/輸出,每根線代表一個輸入或輸出,通常用「凸起」代表「1」,「平直」代表「0」。
橫向代表時間,這樣就很容易看出在不同時段各個輸入/輸出埠的狀態,還可以用曲線箭頭指示某個變化引起的相關埠的變化,這樣更容易看清電路的邏輯的關系。
時序邏輯電路是數字邏輯電路的重要組成部分,時序邏輯電路又稱時序電路,主要由存儲電路和組合邏輯電路兩部分組成。它和我們熟悉的其他電路不同,其在任何一個時刻的輸出狀態由當時的輸入信號和電路原來的狀態共同決定,而它的狀態主要是由存儲電路來記憶和表示的。
(1)數字電路邏輯圖擴展閱讀:
時序邏輯電路特點
時序邏輯電路其任一時刻的輸出不僅取決於該時刻的輸入,而且還與過去各時刻的輸入有關。常見的時序邏輯電路有觸發器、計數器、寄存器等。由於時序邏輯電路具有存儲或記憶的功能,檢修起來就比較復雜。
帶有時序邏輯電路的數字電路主要故障分析:
1、時鍾:時鍾是整個系統的同步信號,當時鍾出現故障時會帶來整體的功能故障。時鍾脈沖丟失會導致系統數據匯流排、地址匯流排或控制匯流排沒有動作。時鍾脈沖的速率、振幅、寬度、形狀及相位發生變化均可能引發故障。
2、復位:含有微處理器(MPU)的設備,即使是最小系統,一般都具有復位功能。復位脈沖在系統上電時載入到MPU上,或在特定情況下使程序回到最初狀態(例如,看門狗Watchdog程序)。當復位脈沖不能發生、信號過窄、信號幅度不對、轉換中有干擾或轉換太慢時,程序就可能在錯誤的地址啟動,導致程序混亂。
3、匯流排:匯流排傳遞指令系列和控制事件,一般有地址匯流排、數據匯流排和控制匯流排。當匯流排即使只有一位發生錯誤時,也會嚴重影響系統功能,出現錯誤定址、錯誤數據或錯誤操作等。匯流排錯誤可能發生在匯流排驅動器中,也可能發生在接收數據位的其它元件中。
4、中斷:帶微處理器(MPU)的系統一般都能夠響應中斷信號或設備請求,產生控制邏輯,以暫時中斷程序執行,轉到特殊程序,為中斷設備服務,然後自動回到主程序。中斷錯誤主要是中斷線路粘附(此時系統操作非常緩慢)或受到干擾(系統錯誤響應中斷請求)。
5、信號衰減和畸變:長的並行匯流排和控制線可能會發生交互串擾和傳輸線故障,表現為相鄰的信號線出現尖峰脈沖(交互串擾),或驅動線上形成減幅振盪(相當於邏輯電平的多次轉換),從而可能加入錯誤數據或控制信號。
發生信號衰減的可能原因比較多,常見的有高濕度環境、長的傳輸線、高速率轉換等。而大的電子干擾源會產生電磁干擾(EMI),導致信號畸變,引起電路的功能紊亂。
『貳』 數字邏輯中 邏輯電路圖 與 接線圖 有什麼不同
邏輯圖表達的是系統的邏輯功能,包括各個單元的邏輯結構,輸入、回輸出信號的名稱(邏輯含義)答,各個部件之間的邏輯關系。讀懂一個數字系統的邏輯圖,系統的原理就明白了。而要做出實際電路,可選擇的晶元很多。所以邏輯圖可以不包含晶元型號,也就沒有端子號(管腳)。
接線圖是標明各個單元、晶元的接線端子(管腳),元器件的名稱、型號(或者代號),以及其他一些必須註明的事項,裝配工看接線圖就可以焊接、組裝設備,不需要掌握電路原理。
不是很復雜的電路,可以合二為一,裝配工組裝、工程師調試、用戶維修都可以看懂。
『叄』 數字邏輯,求把異或轉化為與非,並畫出電路圖
F = ( (A (AB)')' (B (AB)')' )'= A (AB)' + B (AB)'= (A + B) (A' + B')= 0 + AB' + A'B + 0= A⊕B
電路圖如下:
與非是一種邏輯演算法,常在計算機中以「與非門」專的形式存在。表示為:NAND。「屬與非」和合取得否定是等價的。
先作一次「與」運算後,再做一次「非」運算。進行與非運算的電路稱為與非門,其輸出結果為:有0出1,全1出0。
(3)數字電路邏輯圖擴展閱讀:
如果a、b兩個值不相同,則異或結果為1。如果a、b兩個值相同,異或結果為0。
運演算法則相當於不帶進位的二進制加法:二進制下用1表示真,0表示假,則異或的運演算法則為:0⊕0=0,1⊕0=1,0⊕1=1,1⊕1=0(同為0,異為1),這些法則與加法是相同的,只是不帶進位,所以異或常被認作不進位加法。
異或邏輯的關系是:當AB不同時,輸出P=1;當AB相同時,輸出P=0。「⊕」是異或運算符號,異或邏輯也是與或非邏輯的組合。
『肆』 數字邏輯電路中有三個輸入一個輸出, 求組合電路圖
這種題目一般需分4步進行。見圖片。
『伍』 請問下圖中的數字電路邏輯符號是什麼意思
這是帶三態輸出的觸發器(或鎖存器)的部分電路圖。
方形是觸發器,C1 是觸發器 1 的時回鍾輸入端,1D 是數據輸答入端;三角形是緩沖器,前面的小圓圈表示低電平有效;三角形斜邊有控制信號的是三態緩沖器。
OE『 (OE 非)是輸出控制端,OE' = 0 ,觸發器的數據 1Q 輸出; OE』 = 1,1Q 等於懸空,即斷開。
LE 是數據輸入控制端,LE = 1 ,數據輸入端 1D 的數據被觸發器存儲。
向下的箭頭表示還有相同結構的電路。
如 74LS373 是八位鎖存器,74LS374是八位觸發器,二者在時序上有些不同,你循序漸進即可。
『陸』 數字電路 如何用與非門實現 與門 或門 或非門 並畫出邏輯原理圖
1,與非門和與門的邏輯關系
與門、或門、非門、與非門、或非門都是用以實現基本邏輯運算和復合邏輯運算的單元電路稱為門電路。其中還有與或非門、異或門等幾種。
非門:利用內部結構,使輸入的電平變成相反的電平,高電平(1)變低電平(0),低電平(0)變高電(1)。
與門:利用內部結構,使輸入兩個高電平(1),輸出高電平(1),不滿足有兩個高電平(1)則輸出低電平(0)。
或門:利用內部結構,使輸入至少一個輸入高電平(1),輸出高電平(1),不滿足有兩個低電(0)輸出高電平(1)。
與非門:利用內部結構,使輸入均為高電平(1),輸出為低電平(0),若輸入中至少有一個為低電平(0),則輸出為高電平(1)。與非門可以看作是與門和非門的疊加。