導航:首頁 > 電器電路 > pfd電路

pfd電路

發布時間:2022-08-08 02:38:39

① 什麼是PLL

PLL為一負回授系統,在迴路中利用回授訊號,將輸出端的訊號頻率及相位,鎖定在輸入端參考訊號的頻率及相位上。鎖相迴路是一個實現相位鎖定的控制系統,在鎖相迴路頻率合成中,鎖相迴路具有穩頻的功能,隨著通訊衛星及量測儀器技術之發展,鎖相回頻率合成器已廣泛用作高頻訊號源。PLL是由相位比較器、迴路濾波器、壓控振盪器、除頻器所組成;主要的應用在無線通訊系統中,鎖相迴路應用於發射機和接收機中,以提供本地振盪訊號將基頻訊號升頻至射頻訊號,使通訊系統能有更大的容量,或將天線端接收到的射頻訊號至中頻頻段來進行訊號解調。

在CDMA電路中的作用

基於ADS的PLL電路模擬程序,它可以方便地進行相噪、雜散和穩定度分析,並可以方便地與EVM模擬程序聯合使用。

具體請看這篇論文,我看不大懂,所以沒有辦法截取重要內容
http://www.52angell.com/htmldata/84/90/2005_10/article_19803_1.html

② 什麼是時鍾對准系統(集成電路設計)

一種基於鎖相環的時鍾系統設計
上網時間 : 2003年09月13日

打 印 版 推 薦 給 同 仁 發 送 查 詢

本文介紹了一種基於CMOS工藝的高性能處理器時鍾系統設計,設計頻率為200MHz,VCO的相位雜訊為-110dBC/Hz@100kHz。作者詳細分析了鎖相環路的結構及組成,並介紹了消除雜訊的設計方法。VSPACE=12 HSPACE=12 ALT="圖1:鎖相環在時鍾產生中應用。">

鎖相環廣泛應用於時鍾系統設計中,其中包括相位同步以及時鍾倍頻等應用。通常,當晶元工作頻率高於一定頻率時,就需要消除由於晶元內時鍾驅動所引起的片內時鍾與片外時鍾間的相位差,嵌入在晶元內部的PLL可以消除這種時鍾延時。此外,很多晶元控制鏈邏輯需要佔空比為50%的時鍾,因此需要一個2倍於此的時鍾源,集成在晶元內部的PLL可以將外部時鍾合成為此時鍾源。

系統集成PLL可以從內部觸發,比從外部觸發更快且更准確,能有效地避免一些與信號完整性相關的問題。系統集成PLL的另一個顯著特點是通過調節位於鎖相環反饋迴路中的時鍾樹緩沖區中的參數,鎖相環能夠產生相對於參考輸入時鍾頻率不同倍率的內核時鍾,這種調節能確保晶元和外部介面電路之間快速同步和有效的數據傳輸。

在高性能處理器時鍾系統設計中,通常需要鎖相環產生片上時鍾。本文以一種200MHz的時鍾系統設計為實例介紹一種基於鎖相環的時鍾系統設計,其中輸入參考頻率是25MHz,相位雜訊為-100dBc/Hz@100kHz,壓控振盪器增益為380MHz/V,工作電壓為5V。模擬和測試結果表明該設計能滿足系統要求。

環路結構

以鎖相環為基礎的時鍾產生結構如圖1所示:外部25MHz的參考時鍾信號或匯流排時鍾(BusCLK)先進入到一個接收緩沖器,在進入鑒頻鑒相器(PFD)之前要經過一個分頻器,分頻系數為M1,得到圖1中φi,然後與從分頻器M6來的內部反饋信號Фo在PFD中比較,得到誤差信號Фe,它將作為電荷泵以及濾波網路的輸入,用以控制壓控振盪器(VCO)。VSPACE=12 HSPACE=12 ALT="圖2:鑒相器結構。">

VCO的輸出先經過M3分頻,再通過緩沖以後產生系統的主時鍾PClk。同時,主時鍾在進入分頻器M6之前先通過H樹形時鍾分布網路,最後返回鑒相器,這樣就形成了整個反饋迴路。從平衡的角度來看, PFD的兩個輸入必須在頻率和相位上保持一致,因此所得到的晶元內核時鍾和輸入的匯流排時鍾的比值fpclk/fbus必須與M6/M1相等。通過改變M6以及M1的值,可以得到輸入時鍾頻率的整數倍或者分數倍值。由於晶元要求時鍾不能出現漂移,所以輸出時鍾占空比以及系統的相位調整能力必須對環境以及工藝參數變化不敏感。VCO的輸出也可以切換到分頻器M5上,得到的輸出可作為二級高速緩存(L2)的時鍾。同理,fvco=M3×fpclk =M5×fL2CLK,二級緩存的輸出頻率也可以通過調整M3以及M1來得到理想的值。

環路構成分析

整個環路中包括鑒相器、濾波器、壓控振盪器、分頻器、共模抑制和鎖定檢測等模塊,以下介紹主要模塊的結構:

1. 鑒相器VSPACE=12 HSPACE=12 ALT="圖3:壓控振盪器結構。">

數字鑒頻鑒相器產生的輸出信號能夠表達頻率及相位相對超前或者滯後信息,然後送到電荷泵。復位信號到達以後,θi的每一個上升沿都觸發「UP」信號,直到θo的一個上升沿到達,這樣就結束UP的置位狀態轉入系統復位狀態。同樣,如果θo上升沿先於θi到達, 「DOWN」被置位,直到θi的一個上升沿到達,繼而轉入復位狀態。除非兩個輸入相位以及頻率非常接近,即進入所謂的「鑒相死區」,一般脈沖的寬度正比於兩個輸入之間的相差大小。鑒相器結構如圖2所示。

2. 壓控振盪器

壓控振盪器是鎖相環中關鍵部件,在實際應用中有很多種結構,圖3是一種常用的結構。其中D延遲單元是整個環路的關鍵部件,選擇單元M負責選擇不同的數據通道。

從圖3中可以看出,整個壓控振盪器是建立在一個帶有內部延遲單元的環形振盪器基礎上。與灌電流型以及電流調制型壓控振盪器相比較,此類差分環形振盪器非常廣泛地用在晶元時鍾發生電路中,同時內嵌延時單元的壓控振盪器有相對較低的VCO增益,所以非常適合於差分控制以及信號路徑上電路的實現。實驗表明,具有低增益內嵌延時單元的振盪器的「抖動」明顯比高增益環小很多,因為在低增益結構中雜訊很容易解耦。振盪器內嵌延遲環節的工作頻率一般有一定限制,為確保環路單調性,一般上下限之比必須小於2:1,但也可以通過選擇適當的分頻器比例系數,或者在VCO的信號路徑上增加編程能力來有效提高其工作頻率范圍。VSPACE=12 HSPACE=12 ALT="圖4:VCO的雜訊曲線。">

壓控振盪器的頻率范圍取決於路徑上最長、最短延時,如圖3所示,外圍虛線框表示最大頻率fh的路由,它歷經3個延時單元D以及一個選擇單元M,內虛線框表示最小頻率fl的路由,它的路徑包括6個延時單元D以及一個選擇單元M,不同單元的選擇同時會影響壓控振盪器的增益以及環路中心頻率。頻率范圍可以用多路開關來選擇不同延時路徑來單獨確定,從而非常靈活地調節VCO的頻率范圍,遠超於由VCO增益所決定的頻率范圍。

圖3中的延遲單元及選擇單元可以建立在PMOS型源耦合差分放大器基礎上,該類型放大器帶有NMOS型負載,它同時能實現壓控擺幅調整,主要通過調整電壓及改變有效負載線來實現。電流源的高阻態增加了對源耦合部件的電源雜訊抑制,同時,N阱也有效地隔離了P型襯底上的大量雜訊,增加系統噪音抑制性能。

模擬結果

使用Cadence中的SpectreRF對所設計電路進行模擬,利用0.6μm,3V/5V,雙多晶(Double Poly)、雙鋁(Double Metal)CMOS工藝參數。VCO是鎖相環中關鍵模塊,對VCO做PSS以及PNoise分析,可得到其相位雜訊圖形,如圖4所示,在100kHz處相位雜訊近似為-110dBc/Hz。圖5是VCO的增益曲線,增益約為380MHz/V,有較好的線性度。

設計總結

由於鎖相環中包含模擬電路,雜訊干擾也是設計中需要克服的問題。大型數字電路翻轉所產生的電源雜訊影響鎖相環中模擬電路的工作,輸出的時鍾周期將會因為電源雜訊或者其它干擾源(例如MOS管的熱雜訊)的影響而改變,通常把它稱為輸出「抖動」。時鍾抖動將直接影響到集成電路最高的運行頻率,因為它將減少可用的時鍾周期。隨著可用時鍾周期減少,在關鍵路徑上的數字電路在一個周期內得不到足夠長的時間來處理數據,直接導致所謂 「關鍵路徑錯誤」。此外,有大功率晶元干擾或者數模混合電路共襯底時,電源雜訊的影響更加明顯。VSPACE=12 HSPACE=12 ALT="圖5:VCO的增益曲線。">

頻率為fm的雜訊源在輸出端引起的頻率偏差Δfout以及相位偏差Δθout可以表示為:

Δθout=Δfout/fm

高頻雜訊和低頻雜訊因產生機理不同而體現出來的性能也相差很大,所以在不同的應用場合對其採取的抑制方式也不一樣。低頻雜訊一般包括電源紋波、電阻和晶體管隨機熱雜訊、晶體管隨機閃變雜訊等。高頻雜訊主要是來自數字電路的高速翻轉以及晶元控制部件的快速切換,在晶元時鍾設計中,該類型雜訊佔主導地位。高頻雜訊因為其頻率比較高,所產生的相位偏移Δθout比較小,一般高頻雜訊用周期性的「抖動」來描述。

經典的鎖相環路中包含有模擬電路,因此對雜訊非常敏感,對於片上集成的鎖相環路一般採用以下措施來消除雜訊:

1. 用電源和地線包圍整個鎖相環。地線圈能夠使鎖相環周圍的襯底電位保持穩定,恆定的襯底電位能夠抑制雜訊,而輸入輸出單元以及其它邏輯電路引入的雜訊大部分是通過襯底耦合引入的。

2. 將鎖相環路的電源線與晶元其它系統的電源線分離。因為經常在邏輯電路部分或者介面電路部分出現瞬間大電流,導致主電源的電位不斷變化。電源電壓不斷變化將影響鎖相環雜訊抑制功能,所以在設計鎖相環路的電源以及地時,應該考慮將主電源部分與鎖相環電源部分分離,並且都用單獨的引腳給出。

3. 把鎖相環路的輸入引腳放置在鎖相環路旁邊,以免其受到電源波動以及其它干擾的影響。

③ 無線電路發射接收頻率問題

按照 接收頻率=發射頻率+中頻頻率(100KHZ)這個規則, 01H MDIV = 0 RRC = 0 IP = 67 F_PFD = F_XTAL/(RRC+1) = 12.8 MHz 02H FP = 53247 F_RF = (F_PFD*(IP+FP/2_16))/2 =433.9999

④ pfd是什麼意思

pfd是鑒頻鑒相器。

鑒頻鑒相器是一種新型的鑒相電路。它利用輸入信號的跳變沿觸發工作,屬邊緣控制數字式鑒頻鑒相器。它既能鑒相又能鑒頻。由於它只是對兩個輸入信號的跳變沿進行比較,因此對輸入信號的占空比無固定要求。其性能優越,在中、大規模數字式頻率合成器中,獲得較廣泛的應用。

特點

1、做相位比較時,dclock和data的上升沿必須出現。

2、dclock的脈沖寬度和data的脈沖寬度無關緊要。

3、鑒頻鑒相器不會鎖定在輸入數據的諧波上。

4、在環路鎖定時,鑒頻鑒相器的輸出(Up和Down)都是邏輯低電平,消除了環路濾波器輸出信號上的波動起伏。

5、這種鑒頻鑒相器的雜訊抑制能力較差。雜訊會使data或dclock信號出現電壓起伏,由於這種鑒頻鑒相器的雜訊抑制能力較差,較大的電壓起伏會影響鑒頻鑒相器的輸出。

⑤ 求助帖啊,,關於倍頻電路的5或6倍頻的。。50財富。。。

給個建議,先用電感形成振盪,再耦合到下級,下級選頻放大,選頻的電感諧振在想要的整倍數區即可得到倍頻頻率。

⑥ 什麼是PFD電路

在電子中PFD是指可編程分頻器又叫鑒頻鑒相器
鑒頻鑒相器是一種數字鑒相器。兩個輸入信號是脈沖序列,其前沿(或後沿)分別代表各自的相位。比較這兩個脈沖序列的頻率和相位即可得到與相位差有關的輸出 。這種鑒相器的鑒相特性為鋸齒形。因它兼具鑒頻作用,故稱鑒頻鑒相器。
PFD電路即鑒頻鑒相器電路

⑦ 請問化工建設中PDP、PFD、UOP是什麼意思

PDP
PDP
=Power Distribution Plan 配電[動力分配]計劃

PDP
=Power Distribution Plan 配電[動力分配]計劃;
Pressure Distribution Panel 壓力分配控制板;
Program Development Plan 程序編制計劃;
Programmed Data Processor 程序數據處理機
等離子顯示屏,即PDP (Plasma Display Panel)。在台灣地區被稱之為電漿顯示屏。

PDP是一種利用氣體放電的顯示技術,具體工作原理與日光燈極其相似。PDP採用了等離子管作為發光元件,屏幕上的每一個等離子管對應一個像素,屏幕以玻璃作為基板,基板間隔一定距離,四周經氣密性封接形成一個個放電空間,放電空間內充入氖、氙等混合惰性氣體。

兩塊玻璃基板作為工作媒質其內側面上塗有金屬氧化物導電薄膜作激勵電極。當向電極上加入電壓,放電空間內的混合氣體便發生等離子體放電現象,也稱電漿效應。氣體等離子體放電產生紫外線,紫外線激發塗有紅綠藍熒光粉的熒光屏,熒光屏發射出可見光,顯現出圖像。當每一顏色單元實現 256 級灰度後再進行混色,便實現彩色顯示。

從工作原理上來看,PDP技術同其它顯示方式相比存在明顯的差別,在結構和組成方面領先一步。

PDP是一種自發光顯示技術,不需要背景光源,因此沒有視角和亮度均勻性問題。而三色熒光粉共用同一個等離子管的設計也使其避免了聚焦和匯聚問題,可以實現非常清晰的圖像。

就技術角度而言,由於PDP中發光的等離子管在平面中均勻分布,這樣顯示圖像的中心和邊緣完全一致,不會出現扭曲現象,實現了真正意義上的純平面並且沒有任何圖像失真。顯示過程中沒有電子束運動,不需要藉助於電磁場,因此外界的電磁場也不會對其產生干擾,具有較好的環境適應性。

雖然於早幾年前已誕生,不過一直未被用家廣泛接受,主要原因是其定價高,而且動態畫面質素未能超越普通電視機,故此這幾年來等離子電視仍未能打入市場。不過仍有不少大廠採取積極態度,不但沒有放棄等離子電視機的研製,更製造出第二代的等離子電視機,Panasonic松下電器便是其中一員,第二代等離子採用了另一種掃描方式,名為雙重掃描(Dual Scanning Method),方法是將整個電視機畫面分為上下兩半,然後上半畫面及下半畫面同時進行掃描,此舉的好處是可縮短掃描的時間,但增加了上下兩半畫面的掃描次數,使整個畫面的光暗及顏色更平均及自然。MSSD(Multi-Split Subfield Drive System),可以有效地降低動態畫面的訊噪,即使欣賞運動節目也可看到細致的畫面。

擁有2-3 Pull Down及Gamma-10功能已是Plasma電視的指定動作,所以沒有任何驚喜。反而值得一提的是,64步9倍放大功能及Screen Wiper技術;前者比以往16步的放大功能更順暢,畫面更清晰。而Screen Wiper則是針對殘余影像新增的技術,因為以往用Plasma電視收看電視節目時,當畫面右上角出現的台徽時間一長,畫面便會留下殘余影像。而此功能就如汽車的水撥,可讓你自定時間,讓刷子由左至右掃去畫面,消除殘余影像。

PFD Process Flow Diagram 工藝流程圖

UOP
1.支持禁用用戶操作
2.美國環球油品公司
3.環球油品公司
4.環球石油公司

uop
1.微指令

uop alkylation uop
1.氫氟酸烷基化法

UOP LLC
1.萬國油品公司

uop method
1.羰基數化學分析法

⑧ 雪崩二極體的簡介

PN結有單向導電性,正向電阻小,反向電阻很大。
當反向電壓增大到一定數值時,反向電流突然增加。就是反向電擊穿。它分雪崩擊穿和齊納擊穿(隧道擊穿)。
雪崩擊穿是PN結反向電壓增大到一數值時,載流子倍增就像雪崩一樣,增加得多而快。
利用這個特性製作的二極體就是雪崩二極體
國內主要廠商有上海歐光OTRON品牌。
雪崩擊穿是在電場作用下,載流子能量增大,不斷與晶體原子相碰,使共價鍵中的電子激發形成自由電子-空穴對。新產生的載流子又通過碰撞產生自由電子-空穴對,這就是倍增效應。1生2,2生4,像雪崩一樣增載入流子。
齊納擊穿完全不同,在高的反向電壓下,PN結中存在強電場,它能夠直接破壞共價鍵將束縛電子分離來形成電子-空穴對,形成大的反向電流。齊納擊穿需要的電場強度很大!只有在雜質濃度特別大的PN結才做得到。(雜質大電荷密度就大)
一般的二極體摻雜濃度沒這么高,它們的電擊穿都是雪崩擊穿。齊納擊穿大多出現在特殊的二極體中,就是穩壓二極體
它是在外加電壓作用下可以產生高頻振盪的晶體管。產生高頻振盪的工作原理是:利用雪崩擊穿對晶體注入載流子,因載流子渡越晶片需要一定的時間,所以其電流滯後於電壓,出現延遲時間,若適當地控制渡越時間,那麼,在電流和電壓關繫上就會出現負阻效應,從而產生高頻振盪。它常被應用於微波領域的振盪電路中。
優質國內供應商有OTRON品牌。
其他詳細介紹
每個模塊包括一個光電探測器(快速光電二極體或雪崩光電二極體)和一個互阻抗放大器。同一封裝中兼備放大器和光探測器,使其環境雜訊更低,寄生電容更小。C30659 系列模塊包括一個連接到低雜訊互阻抗放大器的APD。有4種型號使用硅晶體 雪崩光電二極體和2 種型號銦鎵砷雪崩光電二極體可選擇。50 兆赫和200 兆赫的標准頻帶寬度可以適應大范圍應用。另有兩種C30659 型號的雪崩光電二極體配置熱電製冷 (LLAM 系列),幫助改善噪音或保持雪崩光電二極體在任何環境溫度下恆溫工作。C30659 型號可以根據特殊應用需要,選擇一種定製頻帶寬度或適合特殊環境要求的定製產品。另有一種帶尾纖封裝14 插腳雙列直插式插件,可以達到幾乎100 %耦合效率。C30950EH是可以替代C30659 的低成本型產品。放大器用來抵消電壓增益放大器的輸入電容。C30919E 與C30950EH 使用相同設計結構,多了一個高壓溫度補償電路以保持 模塊在寬溫度范圍內的響應性常數。另兩種HUV 模塊可用於低頻高增益應用,它涵蓋 了從紫外線到接近紅外線的廣譜范圍。
應用
· 激光測距儀· 共焦顯微鏡檢查· 視頻掃描成像儀· 高速分析儀器· 自由空間通信 · 紫外線感測· 分布式溫度感測器
特點和優點 :· 超低雜訊· 高速· 高互阻抗增益
常用型號:C30659-900-R5BH,C30659-900-R8AH, C30659-1060-R8BH,C30659-1060-3AH ,C30659-1550-R08BH,C30659-1550-R2AH, C30919E, C30950EH,LLAM-1550-R2A, LLAM-1060-R8BH ,HUV-1100BGH,HUV-2000BH。SPcM-AQRH-10, SPcM-AQRH-11, SPcM-AQRH-12, PcM-AQRH-13, SPcM-AQRH-14, SPcM-AQRH-15,SPcM-AQRH-16, c30902SH, c911, c1311, c1911, c922 c1322 c1922 c943 c1343 c1943 c984, c1384, c1984, c993, c1393, c1993, c963, c1363, c1963, c973, c1373, c1973, SB0440CLG-011, sB0440CLQ-011, SB1440CLG-011, SB1440CLQ-011 , SB2480CLG-011, SB2480CLQ-011, SB4480CL, RL0512P, RL1024P, RL2048P, HL2048P, HL4096P, RL1201, RL1202, RL1205 RL1210, RL1501, RL1502, RL1505, c30659-900-R5BH, c30659-900-R8AH, c30659-1060-R8BH, c30659-1060-3AH ,
c30659-1550-R08BH, c30659-1550-R2AH, c30919e, c30950eH, LLAM-1550-R2AH, LLAM-1060-R8BH, HUV-1100BGH, HUV-2000BH, VtA2164H-D-nc-00-0, VtA1616H-H-Sc-01-0 VtA1616H-L-Sc-02-0 VtA2516H-H-Sc-01-0 VtA2516H-L-Sc-02-0 VtA1216H-H-nc-00-0 VtA1216H-L-nc-00-0 VtA0832H-H-nc-00-0 c30817eH
c30872eH c30884e c30902BH c30902BFcH c30902BStH c30902eH c30902SH c30916eH c30921eH c30921SH
c30954eH c30955eH c30956eH c30902SH-tc c30902SH-Dtc c30954e-tc c30954e-Dtc c30955e-tc c30955e-Dtc c30956e-tc c30662eH c30662eceRH c30645eH c30645eceRH
c30644eH c30644eceRH c30927eH-01 c30927eH-02 c30927eH-03 c30985e c30954eH c30955eH c30956eH c30626FH c30703FH c30739eceRH c30737eH-230-80 c30737PH-230-80 c30737LH-230-80 c30737LH-230-81 c30737eH-500-80 c30737PH-500-80 c30737LH-500-80 c30737LH-500-81 c30737eH-230-90 c30737PH-230-90 c30737PH-230-90 c30737PH-230-92 c30737eH-500-90 c30737PH-500-90 c30737LH-500-90 c30737LH-500-92 c30724eH c30724PH c30616eceRH c30617BH c30617BFcH c30617BScH c30617BStH c30617eceRH c30618BFcH c30618GH c30618eceRH c30637eceRH c30641eH-tc c30641eH-Dtc c30641GH c30642GH c30665GH c30723GH c30619GH c30741PH-15 c30741PFH-1
c30807eH c30808eH c30822eH c30809eH c30810eH c30971eH FFD-100H FFD-200H FnD-100QH UV-040BQH UV-100BQH UV-215BGH/ UV-215BQH UV-245BGH UV-245BQH YAG 100AH YAG-200H YAG-444AH SR10BP SR10BP-B SR10De SR10De-B PFD10 cR50De
c30845eH YAG-444-4AH Dtc-140H VtP7840H VtP413H VtP100H VtP1188SH VtP1220FBH VtP9812FH Vtt9812FH SR10SPD470-0.9 SR10SPD525-0.9 VtP100H VtP100cH VtP1012H VtP1112H VtP1188SH VtP1220FBH VtP1232H VtP1232FH VtP1332H VtP1332FH VtP3310LAH VtP3410LAH VtP413H VtP4085H VtP4085SH VtP5050H VtP6060H
VtP7110H VtP7210H VtP7840H VtP8350H VtP8440H VtP8551H VtP8651H VtP8740_tRH
VtP8840_tRH VtP9412H VtP9812FH SR10SPD880-0.9 VtD31AAH VtD34H VtD34FH VtD34SMH VtD34FSMH VtD205H VtD205KH VtD206H VtD206KH VtH2090H
VtB100AH VtB1012H VtB1012BH VtB1013H VtB1013BH VtB1112H VtB1112BH VtB1113H
VtB1113BH VtB4051H VtB5051H VtB5051BH VtB5051JH VtB5051UVH VtB5051UVJH VtB6061H VtB6061BH VtB6060cieH VtB6061JH VtB6061UVH Vtt1223WH Vtt1225H Vtt1226H Vtt1227H Vtt3122eH Vtt3123eH Vtt3323LAH Vtt3324LAH Vtt3325LAH Vtt3423LAH Vtt3424LAH等

⑨ UPS的輸出功率因數(PF)與其負載有何關聯為什麼通常UPS只做到0.6-0.7呢

後備式的才是0.6-0.7
在線式的一般都可達到0.8。

作為現代通信系統及計算機網路主要的供電設備,UPS的輸出電氣指標共有十餘項,對輸出功率因數(PF)一項指標進行較詳細的討論,並介紹此項指標的測試方法。

UPS的輸出功率因數是多數用戶較為關注的技術指標之一,因為UPS輸出功率因數的高、低將直接影響對各種負載(如感性、容性及整流非線性負載)的驅動能力。交流供電設備的輸出容量是以伏安(VA)為單位來表示的,即供電設備的輸出交流電壓的有效值與電流有效值的乘積,也就是我們所說的視在功率PS。

UPS的輸出容量是以視在功率VA來表示的,所有的UPS在標明輸出容量的同時還標明了輸出功率因數。目前國內市場上銷售的進口或國產UPS的輸出功率因數一般在0。6~0。8之間。對於UPS輸出功率因數,在一些用戶和UPS銷售商中存在一些不全面的理解或不恰當的評價。一些UPS用戶或銷售人員認為輸出容量PS與功率因數PF的乘積就是UPS的實際輸出功率或稱輸出有功功率P,即P=PS×PF。這樣理解和解釋輸出功率因數雖然沒有錯誤,但還很不全面,忽視了UPS輸出能力的另一方面即無功功率PQ的輸出能力。現代計算機網路系統及自動化控制系統中的大部分交流用電負載為非線性負載,其中以整流非線性負載居首位,在自動化控制系統中也常有具有鐵芯的感性非線性負載,如變壓器、交流電動機等。這些用電負載正常工作時不僅需要有功功率P,而且還須UPS在輸出電壓波形無明顯失真狀態下提供負載必須的無功功率PQ才能確保用電負載正常工作。UPS對負載所提供的無功功率PQ是由除基波電流以外的各次諧波電流提供的。

每個交流用電負載視其阻抗特性的不同,其功率因數的表達方式也不相同,功率因數有兩種表達方式:相移功率因數cosφ和失真功率因數PFD。

相移功率因數一般產生在線性負載上,如容性或無鐵芯電感負載等。由於負載上正弦電壓與正弦電流的相位不同而產生了相移功率因數,相位角φ的餘弦值即為相移功率因數,如圖1所示。從圖中可看出電壓u與電流I雖然有相位差,但兩者都是正弦波,電流波形中沒有由於負載所引起的附加諧波電流。

圖1線性負載相移功率因素示意圖

失真功率因數主要產生在二極體整流、可控硅整流和帶有鐵芯的感性非線性負載上。二極體整流及鐵芯感性非線性負載上的相移功率因數一般都比較高,如交流非同步電動機的相移功率因數一般在0。9左右,二極體整流非線性負載的相移功率因數一般可達0。98~0。99。但由於這兩種負載工作時會產生較大的諧波電流,如圖2所示。由於負載中有諧波電流而沒有與之對應的諧波電壓,所以諧波電流在輸入電壓的一個周期內的平均功率為零,諧波電流只是在UPS輸出端與負載之間進行無功交換。尤其是二極體整流非線性負載產生的諧波電流與基波電流幾乎相等。
失真功率因數的定義為:
PFD=VI1/VIT=I1/IT=I1/√I12+I22+I32+I42+…… (1)
式中I1—基波電流的有效值;
IT—包含基波電流在內的總諧波電流有效值;

由式(1)可看出當不含基波電流I1在內的各次基波電流有效值為零時,失真功率因數PFD=1。二極體整流非線性負載的失真功率因數PFD=0。6~0。7,由式(1)可以推算出除基波以外的各次諧波電流有效值之和是基波電流有效值的1。02~1。33倍。

當用電負載的電壓與電流既有相位差φ又有諧波電流時的功率因數稱為總功率因數PFT。總功率因數PFT與相移功率因數cosφ和失真功率因數PFD之間的關系為:
PFT=cosφ×PFD (2)

公式(2)適用於各種類型的負載。UPS所標明的輸出功率因數即為總功率因數PFT,也有用cosφ來表示UPS的總功率因數,這只能說是對cosφ功率因數的一種廣義理解。UPS即然是重要的交流供電設備就應該滿足不同阻抗特性或針對某種阻抗特性負載的要求。即在提供有功功率的同時還必須提供負載所需要的無功功率。所以UPS的輸出功率因數不僅是用來表明輸出有功功率的指標,同時還是表示UPS輸出無功功率的指標。經大量的測試發現,確有一些小容量(3kVA~5kVA)的UPS在用阻性負載測試時,其輸出有功功率和輸出電壓波形失真度均符合標准要求。但改用與其輸出功率因數相符合的二極體整流非線性負載測試時,UPS不但顯示過載告警而且輸出電壓波形失真度明顯增加,同時UPS產生電磁振盪及囂叫聲。這種現象說明UPS不足以提供負載所需的諧波電流,導致UPS與負載都不能正常工作

由此可見,在考核UPS輸出能力時不能只用阻性負載測試UPS的輸出有功功率,還需用與UPS輸出功率因數相適應的二極體整流非線性負載、帶有鐵芯的感性負載和電容性負載分別進行輸出功率因數的測試。只有這樣才能全面考核UPS對各種阻抗特性的負載的驅動能力。

關於如何評價UPS的輸出功率因數這項指標,主要還是根據UPS所帶負載的阻抗特性來評價,不能一概而論。一般中小容量(約20kVA以下)UPS的負載大多數是PC機、小區域網及伺服器或小型計算機,這些負載的輸入電路一般都是二極體整流非線性負載,相移功率因數cosφ可高達0。98~0。99,但失真功率因數PFD較低,一般只有0。65左右,所以這類負載的總功率因數為0。6~0。7。選擇UPS時在保證輸出容量滿足負載要求的前提下,輸出功率因數為0。6~0。7都是較為適合的。對大型UPS來說負載情況比較復雜,其三相輸出的負載阻抗特性分布也不盡相同,所以要根據負載的具體情況來選擇UPS的輸出功率因數。現在也有輸出適應能力很強的UPS,其輸出功率因數范圍可做到0~1。也就是說此種UPS的輸出可由100%無功功率到100%有功功率。但這種UPS的造價和售價都是較昂貴的。

UPS輸出功率因數的測試是比較復雜的,所以只有一些規模較大的專業生產廠家才有可能進行這項指標的全面測試。如果UPS的輸出功率因數指標後面沒有表明「超前」或「滯後」就意味著此台UPS對感性或容性負載都適用。輸出功率因數後面標明「超前」者適用於容性負載,反之適用於感性負載。UPS的大多數負載是感性或二極體整流非線性負載,下面簡單介紹這兩種負載條件下的輸出功率因數測試方法。

帶有鐵芯的感性負載測試電路如圖3所示,圖中L為帶有鐵芯的電感線圈,R為電感線圈電阻與串聯負載電阻之和。負載電路中電流與電壓的相位角φ由電阻R與電感L決定,即φ=arctgωL/R。調節電阻R或電感L值可改變相位角φ使cosφ與UPS的輸出功率因數相等。負載阻抗Z=√R2+(ωL)2,負載中的電流I=U/Z,負載上的視在功率PS=U×I=U2/Z。待負載容量及功率因數滿足測試條件時,用電力諧波分析儀觀察UPS的輸出電壓、頻率及電壓波形失真度是否達到標准要求。測試電路中電阻R的允許耗散功率WR應滿足WR>U/Z×R,電感線圈導線截面積可按5A/mm2參考計算。

二極體整流非線性負載的測試電路如圖4所示。圖中電阻RS是模擬電源線的壓降,同時也可通過調節RS、電容C及負載電阻RL的值使非線性負載的功率因數在小范圍內變化。當RL與C的時間常數為0。15s、RS上的功率是視在功率的4%時,此非線性負載的功率因數為0。7。當UPS輸出容量及非線性負載的功率因數滿足測試條件時,用電力諧波分析儀觀察UPS的輸出電壓、頻率及電壓波形失真度是否達到標准要求。

對於通信行業所使用的UPS的主要容量負載為管整流非線性負載,所以對UPS輸出能力測試時使用二極體整流非線性負載是較接近UPS實際使用狀態的。

⑩ 豐田雷凌錄音機電路

你的什麼牌子車載錄音機?汽車收錄機的電源線的引接,如果新購買的錄音機和原來的功率相當,可直接接在原來安裝收錄機的的電源上。如果原來沒有收錄機的,可先查出收錄機的最大工作電流,如果沒有相關參數,可按50瓦考慮。經計算,當收錄機用電50瓦時,工作電流約為4安培,可選擇4安保險;在電池的正極上串聯一個4安培保險引接至中控台處,用一符合電池電壓(一般為12伏特)的繼電器(內有一對常開點)含管座安裝在中控台底部合適的位置,將電池的正極(保險絲出口)接至繼電器常開的動點,另一常開的定點接錄音機正極,錄音機的負極直接在電池負極上引接,外殼直接接地。繼電器線圈的負極接電池引來的負極,正極接acc。這就使錄音機有一完整的獨立電源電路,在車輛啟動後就能正常工作;為了減少錄音機繼電器啟動時對其他電器的電磁干擾,可在繼電器的常開接點上並聯一個1000PFd的無極電容。

閱讀全文

與pfd電路相關的資料

熱點內容
浙江pvc手套廠家電話號碼是多少 瀏覽:100
華碩筆記本北京維修點 瀏覽:799
涪陵空調維修電話附近 瀏覽:247
宜昌工貿家電在哪裡 瀏覽:527
閃修俠龍崗維修點 瀏覽:845
翻新機怎麼變成真機 瀏覽:111
海清家居服 瀏覽:222
防水灑到啞光磚上怎麼辦 瀏覽:869
鐵路護欄翻新用什麼漆價格是多少 瀏覽:495
湘潭華為維修點查詢 瀏覽:623
史密斯熱水器售後維修這行 瀏覽:921
重慶九陽電器售後維修 瀏覽:91
廣州頂級傢具 瀏覽:807
偉威家電維修部怎麼樣 瀏覽:100
本地傢具回收哪裡好 瀏覽:511
電路板補點 瀏覽:973
西藏口碑好的傢具包括哪些 瀏覽:743
電路第五版第三章答案 瀏覽:528
常熟索尼電視機哪裡維修店 瀏覽:588
家居彩裝膜價格圖片 瀏覽:551