❶ 集成电路设计与微电子学有什么区别
一、培养要求不同
1、集成电路设计:该专业学生主要学习电子信息类基本理论和基本知识,重点接受集成电路设计与集成系统方面的基本训练,具有分析和解决实际问题等方面的基本能力。
2、微电子学:本专业学生主要微电子学的基本理论和基本知识,受到科学实验与科学思维的基本训练,具有良好科学素养,掌握大规模集成电路及新型半导体器件的设计、制造及测试所必需的基本理论和方法,具有电路分析、工艺分析、器件性能分析和版图设计等的基本能力。
二、主要课程不同
1、集成电路设计:电路分析、模拟电子技术、数字电子技术、信号与系统、通信原理、计算机语言与程序设计、微机原理与接口技术、计算机组成与系统结构、半导体制造工艺、模拟集成电路设计、超大规模集成电路设计、高级数字系统设计等。
2、微电子学:高数、英语、普通物理学、普通物理与实验、数学物理方法、理论物理(含导论)、近代物理实验、固体物理、电子线路及实验、微机原理及实验、数据结构、半导体物理及实验、模拟电子技术、数字电子技术、集成电路设计原理等。
三、就业方向不同
1、集成电路设计:学生毕业后可在高新技术企业、国防军工企业、研究院所、大专院校等单位从事有关工程技术的研究、设计、技术开发、教学、管理以及设备维护等工作。
2、微电子学:主要去向是报考微电子学、固体电子学、通信、计算机科学等学科的研究生,到集成电路制造厂家、集成电路设计中心以及通信和计算机等信息科学技术领域从事开发和研究工作。
❷ 集成电路设计的设计流程
集成电路设计可以大致分为数字集成电路设计和模拟集成电路设计两大类。 参见:模拟电路及混合信号集成电路
集成电路设计的另一个大分支是模拟集成电路设计,这一分支通常关注电源集成电路、射频集成电路等。由于现实世界的信号是模拟的,所以,在电子产品中,模-数、数-模相互转换的集成电路也有着广泛的应用。模拟集成电路包括运算放大器、线性整流器、锁相环、振荡电路、有源滤波器等。相较数字集成电路设计,模拟集成电路设计与半导体器件的物理性质有着更大的关联,例如其增益、电路匹配、功率耗散以及阻抗等等。模拟信号的放大和滤波要求电路对信号具备一定的保真度,因此模拟集成电路比数字集成电路使用了更多的大面积器件,集成度亦相对较低。
在微处理器和计算机辅助设计方法出现前,模拟集成电路完全采用人工设计的方法。由于人处理复杂问题的能力有限,因此当时的模拟集成电路通常是较为基本的电路,运算放大器集成电路就是一个典型的例子。在当时的情况下,这样的集成电路可能会涉及十几个晶体管以及它们之间的互连线。为了使模拟集成电路的设计能达到工业生产的级别,工程师需要采取多次迭代的方法以测试、排除故障。重复利用已经设计、验证的设计,可以进一步构成更加复杂的集成电路。1970年代之后,计算机的价格逐渐下降,越来越多的工程师可以利用这种现代的工具来辅助设计,例如,他们使用编好的计算机程序进行仿真,便可获得比之前人工计算、设计更高的精确度。SPICE是第一款针对模拟集成电路仿真的软件,其字面意思是“以集成电路为重点的仿真程序(英语:Simulation Program with Integrated Circuit Emphasis)” 。基于计算机辅助设计的电路仿真工具能够适应更加复杂的现代集成电路,特别是专用集成电路。使用计算机进行仿真,还可以使项目设计中的一些错误在硬件制造之前就被发现,从而减少因为反复测试、排除故障造成的大量成本。此外,计算机往往能够完成一些极端复杂、繁琐,人类无法胜任的任务,使得诸如蒙地卡罗方法等成为可能。实际硬件电路会遇到的与理想情况不一致的偏差,例如温度偏差、器件中半导体掺杂浓度偏差,计算机仿真工具同样可以进行模拟和处理。总之,计算机化的电路设计、仿真能够使电路设计性能更佳,而且其可制造性可以得到更大的保障。尽管如此,相对数字集成电路,模拟集成电路的设计对工程师的经验、权衡矛盾等方面的能力要求更严格。 参见:数字电路
粗略地说,数字集成电路可以分为以下基本步骤:系统定义、寄存器传输级设计、物理设计。而根据逻辑的抽象级别,设计又分为系统行为级、寄存器传输级、逻辑门级。设计人员需要合理地书写功能代码、设置综合工具、验证逻辑时序性能、规划物理设计策略等等。在设计过程中的特定时间点,还需要多次进行逻辑功能、时序约束、设计规则方面的检查、调试,以确保设计的最终成果合乎最初的设计收敛目标。
系统定义
参见:高级综合
系统定义是进行集成电路设计的最初规划,在此阶段设计人员需要考虑系统的宏观功能。设计人员可能会使用一些高抽象级建模语言和工具来完成硬件的描述,例如C语言、C++、SystemC、SystemVerilog等事务级建模语言,以及Simulink和MATLAB等工具对信号进行建模。尽管目前的主流是以寄存器传输级设计为中心,但已有一些直接从系统级描述向低抽象级描述(如逻辑门级结构描述)转化的高级综合(或称行为级综合)、高级验证工具正处于发展阶段。
系统定义阶段,设计人员还对芯片预期的工艺、功耗、时钟频率、工作温度等性能指标进行规划。
寄存器传输级设计
参见:寄存器传输级、硬件描述语言、Verilog及VHDL
目前的集成电路设计常常在寄存器传输级上进行,利用硬件描述语言来描述数字集成电路的信号储存以及信号在寄存器、存储器、组合逻辑装置和总线等逻辑单元之间传输的情况。在设计寄存器传输级代码时,设计人员会将系统定义转换为寄存器传输级的描述。设计人员在这一抽象层次最常使用的两种硬件描述语言是Verilog、VHDL,二者分别于1995年和1987年由电气电子工程师学会(IEEE)标准化。正由于有着硬件描述语言,设计人员可以把更多的精力放在功能的实现上,这比以往直接设计逻辑门级连线的方法学(使用硬件描述语言仍然可以直接设计门级网表,但是少有人如此工作)具有更高的效率。
设计验证
参见:功能验证、形式验证、静态时序分析、硬件验证语言及高级验证
设计人员完成寄存器传输级设计之后,会利用测试平台、形式验证、断言等方式来进行功能验证,检验项目设计的正确性,如果有误,则需要检测之前设计文件中存在的漏洞。现代超大规模集成电路的整个设计过程中,验证所需的时间和精力越来越多,甚至都超过了寄存器传输级设计本身,人们设置些专门针对验证开发了新的工具和语言。
例如,要实现简单的加法器或者更加复杂的算术逻辑单元,或利用触发器实现有限状态机,设计人员可能会编写不同规模的硬件描述语言代码。功能验证是项复杂的任务,验证人员需要为待测设计建立一个虚拟的外部环境,为待测设计提供输入信号(这种人为添加的信号常用“激励”这个术语来表示),然后观察待测设计输出端口的功能是否合乎设计规范。
当所设计的电路并非简单的几个输入端口、输出端口时,由于验证需要尽可能地考虑到所有的输入情况,因此对于激励信号的定义会变得更加复杂,有时甚至需要用到形式验证的方法。有时工程师会使用某些脚本语言(如Perl、Tcl)来编写验证程序,借助计算机程序的高速处理来实现更大的测试覆盖率。现代的硬件验证语言可以提供一些专门针对验证的特性,例如带有约束的随机化变量、覆盖等等。作为硬件设计、验证统一语言,SystemVerilog是以Verilog为基础发展而来的,因此它同时具备了设计的特性和测试平台的特性,并引入了面向对象程序设计的思想,因此测试平台的编写更加接近软件测试。针对高级综合,关于高级验证的电子设计自动化工具也处于研究中。
现代集成电路的时钟频率已经到达了兆赫兹级别,而大量模块内、模块之间的时序关系极其复杂,因此,除了需要验证电路的逻辑功能,还需要进行时序分析,即对信号在传输路径上的延迟进行检查,判断其是否符合时序收敛要求。
逻辑综合
主条目:逻辑综合
工程师设计的硬件描述语言代码一般是寄存器传输级的,在进行物理设计之前,需要使用逻辑综合工具将寄存器传输级代码转换到针对特定工艺的逻辑门级网表,并完成逻辑化简。
和人工进行逻辑优化需要借助卡诺图等类似,电子设计自动化工具来完成逻辑综合也需要特定的算法(如奎因-麦克拉斯基算法等)来化简设计人员定义的逻辑函数。输入到自动综合工具中的文件包括寄存器传输级硬件描述语言代码、工艺库、设计约束文件三大类,这些文件在不同的电子设计自动化工具套件系统中的格式可能不尽相同。逻辑综合工具会产生一个优化后的门级网表,但是这个网表仍然是基于硬件描述语言的,这个网表在半导体芯片中的走线将在物理设计中来完。
选择不同器件(如专用集成电路或者现场可编程门阵列等)对应的工艺库来进行逻辑综合,或者在综合时设置了不同的约束策略,将产生不同的综合结果。寄存器传输级代码对于设计项目的逻计划分、语言结构风格等因素会影响综合后网表的效率。
目前大多数成熟的综合工具大多数是基于寄存器传输级描述的,而基于系统级描述的高级综合工具还处在发展阶段。
由于工艺库包含了标准延迟格式的时序信息,因此逻辑综合后可以对该工艺下门级网表进行更加精确的静态时序分析,进一步确保综合前后的设计能够实现相同的功能。
物理设计
主条目:物理设计
参见:布图规划、布局 (集成电路)、布线 (集成电路)、集成电路版图及低功耗设计
逻辑综合完成之后,通过引入器件制造公司提供的工艺信息,前面完成的设计将进入布图规划、布局、布线阶段,工程人员需要根据延迟、功耗、面积等方面的约束信息,合理设置物理设计工具的参数,不断调试,以获取最佳的集成电路版图,从而决定元件在晶圆上的物理位置。
随着现代集成电路的特征尺寸不断下降,超大规模集成电路已经进入深亚微米级阶段,互连线延迟对电路性能的影响已经达到甚至超过逻辑门延迟的影响。这时,需要考虑的因素包括线网的电容效应和线网电感效应,芯片内部电源线上大电流在线网电阻上造成的电压降也会影响集成电路的稳定性。为了解决这些问题,同时缓解时钟偏移、时钟树寄生参数的负面影响,合理的布局布线和逻辑设计、功能验证等过程同等重要。随着移动设备的发展,低功耗设计在集成电路设计中的地位愈加显著。在物理设计阶段,设计可以转化成几何图形的表示方法,这称为集成电路版图,工业界有若干标准化的文件格式予以规范。
值得注意的是,电路实现的功能在之前的寄存器传输级设计中就已经确定。在物理设计阶段,工程师不仅不能够让之前设计好的逻辑、时序功能在该阶段的设计中被损坏,还要进一步优化芯片按照正确运行时的延迟时间、功耗、面积等方面的性能。在物理设计产生了初步版图文件之后,工程师需要再次对集成电路进行功能、时序、设计规则、信号完整性等方面的验证,以确保物理设计产生正确的硬件版图文件。
后续:具体的工艺制造
参见:半导体器件制造、无厂半导体公司及晶圆代工
半导体制造工厂根据物理设计最后完成、已经通过各项检查的标准化版图文件,即可制造出实际的物理电路。
这个步骤不再属于集成电路设计和计算机工程的范畴,而是直接进入半导体制造工艺领域,关注的重心亦转向具体的材料、器件制作,例如光刻、刻蚀、物理气相沉积、化学气相沉积等。
传统的集成电路公司能够同时完成集成电路设计和集成电路制造。由于集成电路制造所需的设备、原料耗资巨大,因此一般的公司根本无力承受。一旦发生工艺节点的改变(如从65纳米工艺进步到45纳米工艺),公司可能需要花费相当高的成本来更换现有工艺设备,这给许多公司带来了相当沉重的经济负担)。现在,有些公司逐渐放弃既设计、又制造的模式,业务范围缩小至设计、验证本身,而将具体的半导体工艺流程,委托给专门进行集成电路制造的工厂。上述无制造工艺(fabless),只进行设计、验证公司被称为无厂半导体公司,典型的例子包括高通、AMD、英伟达等;而专门负责制造的公司则被称为晶圆代工厂,典型的例子包括台积电等。有一类特殊的无厂半导体公司,它们并不直接将设计项目送去工厂制造,而是把这些项目以IP核的形式封装起来,作为商品销售给其他无厂半导体公司,典型的例子包括ARM公司。
❸ 集成电路设计需要哪些软件
一般都用cadence全套的,来搜自ic5141就能找到,是一个完整的全定制设计平台,里面包括schematic composer(管级设计),spactre(仿真),virtuoso(版图),calibre(版图验证)等等。
另外还常用synopsys的hspice,design vision(数字综合工具)
cadence也有半定制设计平台,常用的有NC系列。
另外tanner的版图工具也是业界比较常用的。
❹ 集成电路设计 和 集成电路工程 这两种专业有什么区别吗
集成电路设计和应用是多学科交叉高技术密集的学科,是现代电子信息科技的核心技术,是国家综合实力的重要标志。集成电路设计涵盖了微电子、制造工艺技术、集成电路设计技术的众多内容,目前国内外对集成电路设计人才需求旺盛。集成电路的应用则覆盖了计算机、通信、消费电子等电子系统的集成与开发,随着电子信息产业的发展,使国内对高层次系统设计人才的需求也在不断增加。集成电路设计与集成系统专业的学生主要学习数理基础知识、集成电路设计技术和电子系统集成所必须的电路、计算机、信号处理、通信等知识。通过课程设计、实验、生产实习和毕业设计环节,学习各种工具的使用,使学生将所学理论基础知识逐渐转化为实际的集成电路设计和系统集成等技能。
核心课程:固体电子学、电路优化设计、数字通讯、系统通信网络理论基础、数字集成电路设计、模拟集成电路设计、集成电路CAD、微处理器结构及设计、系统芯片(SoC)与嵌入式系统设计、射频集成电路、大规模集成电路测试方法学、微电子封装技术、微机电系统(MEMS)、VLSI数字信号处理、集成电路制造工艺及设备、
主要课程:计算机应用技术、模拟电路与数字电路、电路分析基础、信号与系统、集成电路应用实验、现代工程设计制图、微机原理与应用、软件技术基础、量子力学与统计物理、固体电子学、电磁场与波、现代电子技术综合实验等
而集成电路工程是包括集成电路设计、制造、测试、封装、材料、微细加工设备以及集成电路在网络通信、数字家电、信息安全等方面应用的工程技术领域。该领域工程硕士学位授权单位培养集成电路设计与应用高级工程技术人才和集成电路制造、测试、封装、材料与设备的高级工程技术人才。研修的主要课程有:政治理论课、外语课、高等工程数学、半导体器件物理、固体电子学、电子信息材料与技术、电路优化设计、数字信息处理、数字通讯、系统通信网络理论基础、数字集成电路、模拟集成电路、集成电路CAD、微处理器结构及设计、集成电路测试方法学、微电子封装技术、微机电系统(MEMS)、VLSI数字信号处理、集成电路与片上系统(SoC)、集成电路制造工艺及设备、现代管理学基础等。
基础课:政治理论课、外语课、高等工程数学(含矩阵理论、随机过程与排队论、高等代数、应用泛函分析、随机过程、数值分析、运筹学、泛函分析、组合数学等)、半导体器件物理等。
技术基础课:固体电子学、电路优化设计、数字通讯、系统通信网络理论基础、数字集成电路设计、模拟集成电路设计、集成电路CAD、微处理器结构及设计、系统芯片(SoC)与嵌入式系统设计、射频集成电路、大规模集成电路测试方法学、微电子封装技术、微机电系统(MEMS)、VLSI数字信号处理、集成电路制造工艺及设备、电子信息材料技术、现代管理学基础等。
专业课:专业课程可由各培养点根据各自的培养方向和行业实际需要确定。
❺ 集成电路设计的设计的抽象级别
集成电路设计复通常是以“模制块”作为设计的单位的。例如,对于多位全加器来说,其次级模块是一位的加法器,而加法器又是由下一级的与门、非门模块构成,与、非门最终可以分解为更低抽象级的CMOS器件。
从抽象级别来说,数字集成电路设计可以是自顶向下的,即先定义了系统最高逻辑层次的功能模块,根据顶层模块的需求来定义子模块,然后逐层继续分解;设计也可以是自底向上的,即先分别设计最具体的各个模块,然后如同搭积木一般用这些最底层模块来实现上层模块,最终达到最高层次。在许多设计中,自顶向下、自底向上的设计方法学是混合使用的,系统级设计人员对整体体系结构进行规划,并进行子模块的划分,而底层的电路设计人员逐层向上设计、优化单独的模块。最后,两个方向的设计人员在中间某一抽象层次会合,完成整个设计。
❻ 集成电路设计师
集成电路设计分为数字电路和模拟集成电路设计,也就是进行芯片的设计版,比如我们用的权cpu,就是集成电路,它里面包含上亿个mos管,可以实现对数字信号的处理,至于月薪吗,电子科技大学研究生毕业刚出来不低于1万。
❼ 集成电路设计,是做什么的。
集成电路设计涉及对电子器件(例如晶体管、电阻器、电容器等)、器件间互连线模型的建立。所有的器件和互连线都需安置在一块半导体衬底材料之上,这些组件通过半导体器件制造工艺(例如光刻等)安置在单一的硅衬底上,从而形成电路。
集成电路设计最常使用的衬底材料是硅。设计人员会使用技术手段将硅衬底上各个器件之间相互电隔离,以控制整个芯片上各个器件之间的导电性能。
(7)设计集成电路扩展阅读
集成电路设计通常是以“模块”作为设计的单位的。例如,对于多位全加器来说,其次级模块是一位的加法器,而加法器又是由下一级的与门、非门模块构成,与、非门最终可以分解为更低抽象级的CMOS器件。
从抽象级别来说,数字集成电路设计可以是自顶向下的,即先定义了系统最高逻辑层次的功能模块,根据顶层模块的需求来定义子模块,然后逐层继续分解;设计也可以是自底向上的。
❽ 集成电路设计
你这个问题很深奥, 抄了人家的全部家底啊,不过很多东西都是要自己学的,尤其是电路分析,没有一定的理论基础和实际经验是分析不透的。还有一点就是pcb板子上的电路并不是集成电路,如果你都能设计集成电路了我就真的佩服你了。不知道你是不是学微电子的,建议你多补补电子电路方面的知识。单片机的各个外围模块电路一般厂家或者网上都会找到。
❾ 集成电路的设计过程是怎样的
大规模集成电路计算机辅助设计,是用计算机帮助技术人员对大规模集成电路进行内设计、制造和测容试的技术。20世纪60年代,集成电路处于中、小规模发展阶段,技术上的重点是芯片加工工艺的进步。20世纪70年代进入大规模集成电路发展阶段,人工设计已不能满足要求,于是计算机辅助技术形成一门新学科。随着集成电路集成度的提高和复杂程度的增加,人们正致力于发展层次型设计法,也就是将一个系统分割成若干个子系统。各个子系统的功能和相互连接关系都有着严格的定义,而每一个子系统又可分成若干个模块,进行设计。1981年出现计算机辅助设计工作站以后,集成电路设计自动化开始迅速发展。过去,印刷线路板的设计需要设计人员根据原始线路图,在有限的板面上,为数十或数百个形状各异的电子元件安排好各自的位置,并要保证整体线路设计的合理与畅通。这是一个很复杂的工作。但采用计算机辅助设计后,使这项工作变得简单了。设计人员只需将原始线路图需要的板面大小和要求输入计算机,计算机系统便能自动设计线路、选择元件、安排出最佳的位置方案,并将结果显示在屏幕上。设计方案经过修改认定,计算机辅助设计系统即能自动描绘出实用的印刷线路板设计图。