⑴ 什麼是邏輯電路
a logical circuit
以二進制為原理、實現數字信號邏輯運算和操作的電路。
邏輯電路是數字電路的基本組成部分.
所謂邏輯,意指邏輯狀態真和假,分別用高電平和低電平表示.
基本的邏輯電路有與、或、非等門電路
⑵ 電工邏輯電路圖
解:
(1)設開關(ABC)斷開為0、閉合為1。ABC中有一個為1日光燈亮,有兩個為一床頭燈亮,有三個為一日光燈、床頭燈均亮。
真值表:
A B C Ya Yb
0 0 0 0 0
0 0 1 1 0
0 1 0 1 0
0 1 1 0 1
1 0 0 1 0
1 0 1 0 1
1 1 0 0 1
1 1 1 1 1
(2)根據真值表得到邏輯函數:
Ya=A'B'C+A'BC'+AB'C'+ABC=((A'B'C)'(A'BC')'(AB'C')'(ABC)')'
Yb=A'BC+AB'C+ABC'+ABC=A'BC+AB'C+AB=((A'BC)'(AB'C)'(AB)')'
(3)根據邏輯函數得到邏輯電路圖:
⑶ 血型邏輯電路
命題有問題,用一個與非門如何實現組合邏輯電路?
用與或非等門電路設計一個組合邏輯電路吧?
⑷ 邏輯電路的基本的邏輯電路——門電路
簡單的邏輯電路通常是由門電路構成,也可以用三極體來製作,例如,一個NPN三極體的集電極和另一個NPN三極體的發射極連接,這就可以看作是一個簡單的與門電路,即:當兩個三極體的基極都接高電平的時候,電路導通,而只要有一個不接高電平,電路就不導通。
常見的門電路如下所示:
非門:利用內部結構,使輸入的電平變成相反的電平,高電平(1)變低電平(0),低電平(0)變高電平(1)。 A B 0 1 1 0 與門:利用內部結構,使輸入兩個高電平(1),輸出高電平(1),不滿足有兩個高電平(1)則輸出低電平(0)。 A B C 0 0 0 0 1 0 1 0 0 1 1 1 或門:利用內部結構,使輸入至少一個輸入高電平(1),輸出高電平(1),不滿足有兩個低電(0)輸出高電平(1) A B C 0 0 0 0 1 1 1 0 1 1 1 1 與非門:利用內部結構,使輸入至多一個輸入高電平(1),輸出高電平(1),不滿足有兩個高電平(1)輸出高電平(1)。 A B C 0 0 1 0 1 1 1 0 1 1 1 0 或非門:利用內部結構,使輸入兩個輸入低電平(0),輸出高電平(1),不滿足有至少一個高電平(1)輸出高電平(1)。 A B C 0 0 1 0 1 0 1 0 0 1 1 0 異或門:當輸入端同時處於低電平(0)或高電平(1)時,輸出端輸出低電平(0),當輸入端一個為高電平(1),另一個為低電平時(0),輸出端輸出高電平(1)。 A B C 0 0 0 0 1 1 1 0 1 1 1 0 同或門:當輸入端同時輸入低電平(0)或高電平(1)時,輸出端輸出高電平(1),當輸入端一個為高電平(1),另一個為低電平時(0),輸出端輸出低電平(0)。 A B C 0 0 1 0 1 0 1 0 0 1 1 1
⑸ 基本的邏輯電路有哪些
邏輯電路按其邏輯功能和結構特點可分為組合邏輯電路和時序邏輯電路。
單一的與門回、或門、與非門答、或非門、非門等邏輯門不足以完成復雜的數字系統設計要求。組合邏輯電路是採用兩個或兩個以上基本邏輯門來實現更實用、復雜的邏輯功能。
一、組合邏輯電路的基本特點
組合邏輯電路是由與門、或門、非門、與非門、或非門等邏輯門電路組合而成的,組合邏輯電路不具有記憶功能,它的某一時刻的輸出直接由該時刻電路的輸入狀態所決定,與輸入信號作用前的電路狀態無關。
二、組合邏輯電路的分析方法
組合邏輯電路的分析方法一般按以下步驟進行:
1. 根據邏輯電路圖,由輸入到輸出逐級推導出輸出邏輯函數式。
2. 對邏輯函數式進行化簡和變換,得到最簡式。
3. 由化簡的邏輯函數式列出真值表。
4. 根據真值表分析、確定電路所完成的邏輯功能。
例1 分析如圖所示電路的邏輯功能。
⑹ 邏輯電路分哪幾類其特點是什麼
一、基本門電路
非門:NOT 運算 .... 邏輯反 ...... 輸入是 1 輸出為0,反之亦反
與門:AND 運算 .... O = A * B ...只要一個為 0 即輸出 0
或門:OR 運算 .... O = A + B ...只要一個為 1 則輸出即為 1
異或:XOR 運算 .... 兩個邏輯輸入不同則為 1 ,反之為 0
還有組合:與非、或非,都相當於輸出再取反運算...
二、功能電路
觸發器、計數器、加法器...
三、可編程器件
很多了,工程應用
四、超大規模器件
存儲器(27C128...)、CPU(Intel80486...)
⑺ 大哥幫幫忙邏輯電路
簡單來說,這個圖列出了過流I段保護動作發生的邏輯關系,左上為或(門)邏輯其發生條件是:輸入條件只要有一個滿足就發生有效輸出,帶圈的那個輸入意思為條件取反即邏輯非(門),左中為與(門)邏輯其發生條件為:滿足所有的輸入條件輸出才有效,右中也是與(門)邏輯關系,即左面的輸入條件都滿足時輸出才會發生,接下來就是延時起保了
⑻ 邏輯門電路的化簡公式,如分配律等等,越全越好。。。
1 基本運演算法則
0·A=0,1·A=1,A·A=A,A·A(非)=0,0+A=0,1+A=1,A+A=A
A+A(非)=1,[A(非)](非)=A
2 交換律
AB=BA
A+B=B+A
3 結合律
ABC=(AB)C=A(BC)
A+B+C=A+(B+C)=(A+B)+C
4 分配律
A(B+C)=AB+AC
A+BC=(A+B)(A+C)
5 吸收律
A(A+B)=A,A[A(非)+B]=AB,A+AB=A,A+A(非)B=A+B,AB+A(非)B=A
(A+B)[A+B(非)]=A
6 反演律
(AB)(非)=A(非)+B(非)
(A+B)(非)=A(非)B(非)
(8)萬能邏輯電路擴展閱讀:
組合邏輯電路特點
①組合電路是由邏輯門(表示的數字器件)和電子元件組成的電路,電路中沒有反饋,沒有記憶元件;
②組合電路任一時刻的輸出狀態僅取決於該時刻各輸入的狀態組合,而與時間變數無關。
組合邏輯電路結構 組合邏輯電路: 任一時刻的輸出狀態僅取決於該時刻各輸入狀態組合的數字電路。
由真值表知,電路將輸入二進制碼A3A2A1 轉換輸出循環碼Y3 Y2 Y1。即任何時刻,輸入一組二進制碼,輸出便是該組碼對應的循環碼,而與時間變數無關。
以下邏輯運算符都是按照變數整體值進行運算的,通常就叫做邏輯運算符:
&&:邏輯與,F = A && B,當A、B的值都為真(即非0值,下同)時,其運算結果F為真(具體數值為1,下同);當A、B值任意一個為假(即0,下同)時,結果F為假(具體數值為0,下同)。
||:邏輯或,F = A || B,當A、B值任意一個為真時,其運算結果F為真;當A、B值都為假時,結果F為假。
! :邏輯非,F = !A,當A值為假時,其運算結果F為真;當A值為真時,結果F為假。
以下邏輯運算符都是按照變數內的每一個位來進行運算的,通常就叫做位運算符:
& :按位與,F = A & B,將A、B兩個位元組中的每一位都進行與運算,再將得到的每一位結果組合為總結果F,例如A = 0b11001100,B = 0b11110000,則結果F就等於0b11000000。
| :按位或,F = A | B,將A、B兩個位元組中的每一位都進行或運算,再將得到的每一位結果組合為總結果F,例如A = 0b11001100,B = 0b11110000,則結果F就等於0b11111100。
~ :按位取反,F = ~A,將A位元組內的每一位進行非運算(就是取反),再將得到的每一位結果組合為總結果F,例如,A = 0b11001100,則結果F就等於0b00110011;這個運算符我們在前面的流水燈實驗里已經用過了,現在再回頭看一眼,是不是清楚多了。
^ :按位異或,異或的意思是,如果運算雙方的值不同(即相異)則結果為真,雙方值相同則結果為假。在C語言里沒有按變數整體值進行的異或運算,所以我們僅以按位異或為例,F = A ^ B,A = 0b11001100,B = 0b11110000,則結果F就等於0b00111100。