1. 設計一個組合電路,其輸入是4位二進制數D=D3D2D1D0,要求能判斷下列三種情況,1,D中沒有一
然後畫成圖就可以了
2. 如何通過構建3-8解碼器構建「4位+4位=5位」的電路 這是什麼意思啊數字邏輯
3-8解碼器的輸入是3個腳,輸出是8個腳。用高低電平來表示輸入和輸出。輸入是二進制。3隻腳也就是3位二進制數。輸入可以3位二進制數。3位二進制最大是111也就是8。輸出是8個腳,表示10進制。是根據輸入的二進制數來輸出。如果輸入是101那麼就是第5隻腳高電平,表示二進制數是5。其實3-8解碼器的功能就是把輸入的3位2進制數翻譯成10進制的輸出。
如果輸入的是n位二進制代碼,則解碼器應該有2n個輸出端。所以2位二進制解碼器有4個輸出端,又可以稱為2線-4線解碼器;3位二進制解碼器有8個輸出端,可以稱為3線-8線解碼器;4位二進制解碼器有16個輸出端,可以稱為4線-16線解碼器等等。圖中
是集成3線-8線解碼器74LS138的邏輯圖。在圖4.14中A、B、C是三個輸入端,Y7~Y0是八個輸出端。G1、G2A、G2B是三個控制端。G1高電平有效,G2A、G2B低電平有效,即當G1=1、G2A=G2B=0時,控制門G輸出高電平,這個高電平把G7~G0打開,解碼器正常工作,否則解碼器不能正常解碼,所有輸出端都輸出高電平。
3. 用8選1數據選擇器74ls151設計四位奇偶校驗電路怎麼弄!!急!!!
Y是同相輸出端,W是反向輸出端。X表示隨意態。G』=1時,禁止工作,Y端輸出始終為0,W端輸出始終為1;G』=0,參考如下:
1111 0表達式:Y=A』B』C』D+A』B』CD』+A』BC』D』+AB』C』D』+ABCD』+ABC』D+AB』CD+A』BCD,
連接圖:74151的端子A2、A1、A0分別接A、B、C,74151的端子D0、D3、D5、D6接D,D1、D2、D4、D7接D』,74151的輸出端為Y。
真值表:ABCD Y,0000 0,0001 1,0010 1,0011 0,0100 1,0101 0,0110 0,0111 1,1000 11001 0,1010 0,1011 1,1100 0,1101 1,1110 1。
(3)電路4位擴展閱讀:
在 asic 設計和 pld 設計中,簡化組合邏輯電路的設計非常重要,因為這些設計通常需要最少的邏輯門或導線。 在專用集成電路設計和可編程邏輯器件設計中,有很多約束條件需要處理,但只有有限的1或0。 本文提出了一種新的組合邏輯電路設計方法。 以及一種因果關系的邏輯表示。
其中結果只有在所有決定事物結果的條件都滿足的情況下才發生。 與輸出變數為1的組合的所有因子不會與輸出變數為1的組合一起出現,與輸出變數為0的組合也不會出現,因此可以表示與輸出變數為1的組合。
組合邏輯電路的分析分以下幾個步驟:
(1)有給定的邏輯電路圖,寫出輸出端的邏輯表達式;
(2)列出真值表;
(3)通過真值表概括出邏輯功能,看原電路是不是最理想,若不是,則對其進行改進。
4. 設計一個電路,輸入為四位二進制數,當二進制數對應的是進制數大於十的時候輸出為一,否則為0.
mole C10
(
i,
o
);
input [3 : 0] i;
output o;
wire o;
assign o = (i > 4'd10) ? 1'b1 : 1'b0;
endmole
5. 或門電路的真值表怎麼4位
A、根據真值表可知,當有一個輸入為1,輸出為1,故屬於或邏輯關系,對應或回門,故A正確
B、根據答真值表可知,當兩個輸入相同時,輸出為1,不同時,輸出為零,故不屬於或邏輯關系,故B錯誤
C、根據真值表可知,當輸入均為1,輸出為1,當輸入有一個為零,輸出為0,故屬於與邏輯關系,對應與門,故C錯誤
D、根據真值表可知,當輸入均為1,輸出為0,當輸入有一個為零,輸出為1,故屬於與非邏輯關系,對應與非門,故D錯誤
故選A
6. 請問數字電路中什麼是4位循環碼
自然碼:有權碼,每位代碼都有固定權值,結構形式與二進制數完全相同。
循環碼:無權碼,可靠性代碼(又稱間隔位編碼、格雷碼(Gray)),每位代碼無固定權值,任何相鄰的兩個碼組中,僅有一位代碼不同。
十進制數 自然二進制碼 循環二進制碼
0----------0000----------0000
1----------0001----------0001
2----------0010----------0011
3----------0011----------0010
4----------0100----------0110
5----------0101----------0111
6----------0110----------0101
7----------0111----------0100
8----------1000----------1100
9----------1001----------1101
10---------1010----------1111
11---------1011----------1110
12---------1100----------1010
13---------1101----------1011
14---------1110----------1001
7. 什麼是四位二進制求補電路
4位二進制求補電路的輸入是4位的二進制原碼,輸出為4位二進制補碼:
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
ENTITY complement IS
PORT ( code_in : IN STD_LOGIC_VECTOR (3 DOWNTO 0);
code_out : OUT STD_LOGIC_VECTOR (3 DOWNTO 0) );
END complement;
ARCHITECTURE rtl OF complement IS
BEGIN
PROCESS(code_in)
BEGIN
code_out(3) <= code_in(3);
IF code_in(3)='0' THEN
code_out(2 DOWNTO 0) <= code_in(2 DOWNTO 0);
ELSE
code_out(2 DOWNTO 0) <= NOT code_in(2 DOWNTO 0) + '1';
END IF;
END PROCESS;
END;
8. 求單片機 連接四位數碼管電路圖
沒查你這數碼管是共陽極還是攻陰極的,我畫了一個共陽極的電路圖,看能用不,(若是共陰極的要麻煩些) P0口要加10K的電阻做上拉。
9. 求一個4位簡易CPU的設計電路
--說明:address為4位的地址(9H-fH) --完善:每個狀態為一個時鍾周期,...VHDL和數字電路設計:科學出版社;VHDL實用教程:電子科技大出版社 ...