㈠ 在时序逻辑电路中,什么叫主触发器,什么叫从触发器
这个问题应该怎么说呢,通俗的来讲触发器也是由“逻辑门”和导线组成的,其实触发器完完全全可以看成是一个组合逻辑电路,只不过逻辑电路的输入信号变成了激励,比如说j-k触发器的jk端。当jk出现不同组合的时候这个逻辑电路就会输出不同的逻辑值,只要jk激励不再发生变化那么这个逻辑电路的输出也是不会变的,而这个输出便是课本中所说的“存储的信息”。
要旦氦测教爻寄诧犀超篓想知道为什么触发器可以组成时序电路,还得从时序电路的定义说起,时序电路和组合电路唯一的区别就是时序电路的输出函数不仅与输入有关,而且与前一“状态”也是有关的,这个“状态”可以说就是触发器所存储的信息,这么说你可能听的不是很明白,我来给你举个例子吧,比如说最简单的组合逻辑电路实现“f=x1+x2”这个功能,我们只需要一个“或门”,只要当x1x2=00时,f一定等于0,而时序电路是什么呢?计数器便是时序电路的最好的一个例子,拿模5计数器来说明,假设输入信号为x,每当x=1时计数器便记一个数,当x=0时计数器不工作,这样很容易的就可以看出外部输入对计数器是有影响的,但是只有外部输入还不足以完成计数的功能,假如前面已经记了3个数,现在x又等于了1,那么很显然要变化到4个数的状态,但是如果你不知道前面记了几个数的话那么下一个状态你就不知道要变成几,因此我们说时序电路与前一个“状态”也是有关的,而触发器便是一种记录这个“状态”的器件,因此我们说触发器可以组成时序逻辑电路。
㈡ 触发器一般跟什么元件组成应用电路接触器是如何控制电路的
电阻,电线,开关有个分组器最好电路图用分压电流那个
㈢ 数字电路这两种触发器有什么区别
㈣ 根据电路结构的不同,触发器可分为那四种
触发器根据逻辑功能不同分为四种:RS触发器、D触发器、JK触发器、T触发器。
1、RS触发器,是构成其它各种功能触发器的基本组成部分。又称为基本RS触发器。结构是把两个与非门或者或非门G1、G2的输入、输出端交叉连接。
2、D触发器,是一个具有记忆功能的信息存储器件,具有两个稳定状态,即"0"和"1",在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态。
3、JK触发器,是数字电路触发器中的一种基本电路单元。JK触发器具有置0、置1、保持和翻转功能,在各类集成触发器中,JK触发器的功能最为齐全。
4、T触发器,是在数字电路中,凡在CP时钟脉冲控制下,根据输入信号T取值的不同,具有保持和翻转功能的电路,即当T=0时能保持状态不变,T=1时一定翻转的电路。
(4)触发器电路扩展阅读:
当RS触发器的两个输入端加入不同逻辑电平时,它的两个输出端Q和Q非有两种互补的稳定状态。规定触发器Q端的状态作为触发器的状态。Q=1、Q非=0时,称触发器处于1态,反之触发器处于0态。R=1,S=0,使触发器置1。
同理,若触发器原来为1态,欲使之变为0态,必须令R端的电平由1变0,S端的电平由0变1。由于置0或置1都是触发信号低电平有效,因此,S端和R端都画有小圆圈。
参考资料来源:
网络——触发器
网络——RS触发器
网络——D触发器
网络——JK触发器
网络——T触发器
㈤ 数字电路中的基本RS触发器
所谓
记忆功能
,就是它不断电的情况下,如果不触发,它就保持着原来的0和回1,不会变的,直至再次触发才答会变。确定它的状态有一张真值表,照上面看就行了,不要问为什么,因为,设计生产出来的元件就起这个作用,需要别的状态,就要换别的元件了。
㈥ 触发电路的组成和工作原理
触发电路是具有一些稳态的或非稳态的电路,其中至少有一个是稳态的,并设计成在施加一适当脉冲时即能启动所需的转变。
概述
晶闸管最重要的特征是正向导通的可控性。当晶闸管的阳极与阴极间加上正向电压时,在阴极与控制极之间加上合适的触发电压与电流,晶闸管就断态转为通态。
向晶闸管供给触发电压、电流的电路,叫做触发电路。触发信号可以用交流电压、直流电压或者用短暂的脉冲电压,通常多采用脉冲电压作为触发信号
触发要求
为保证能够可靠地触发,晶闸管对触发电路有一定的要求:
1、触发信号应有足够的触发电压和触发电流。触发电压和触发电流应能使合格元件都能可靠地触发。由于同一型号的晶闸管其触发电压、触发电流并不一样,同一元件在不同的温度下的触发电压与电流也不一样,为了保证每个晶闸管都能可靠触发,所设计的触发电路产生的触发电压和电流都应该较大。一般要求触发电压在2V以上、10V以下。
2、触发脉冲的波形应有一定的宽度,一般在10us以上(最好能有20us~50us),才能保证晶闸管可靠触发,这是由于晶闸管从截止状态到完全导通需要一段时间。如果负载是大电感,电流上升速度比较慢,触发脉冲的宽度还应该进一步增大,有时要达到1ms。否则如果脉冲太短,在脉冲终止时,主回路电流还不能上升到晶闸管的维持电流以上,晶闸管就会重新关断,不能导通。
3、触发脉冲前沿要陡,不能平缓上升,前沿最好能在10us以内。否则将会因温度、电压等因素的变化而造成晶闸管的触发时间不一致,导致不准确。
4、触发电路的干扰电压应小于晶闸管的触发电压,一般在不要求晶闸管触发时,触发电路所产生的脉冲电压应小于0.15V~0.2V。
5、触发脉冲必须与电源电压同步,即必须同频率并保持一定的相位关系。脉冲发出的时间应该能够平稳地前后移动,移相范围要足够大
㈦ 图中的D触发器电路是什么意思
这是开关电源的脉宽调制芯片,如TL494或SG3524这类。其中你画红圈的就是你所说的专D触发属器。D触发器的输出由数据端D决定,表达式是Qn+1
=Dn,就是下一个时钟脉到来时Q端的数据就是当前D端的数据。如当前Q=0,D=1,下个时钟脉冲来时就变成Q=1。把Q非和D连起来,触发器就每来一个时钟脉冲,Q就翻转一次,成为时钟脉冲的二分频器。图中有错,Q端不能有结点,Q和Q非不能连起来。
㈧ 请问触发器的电路符号知道其功能
这个你必须先了解各个触发器及其功能表,他的符号和他的功能都是一一对应的
㈨ 触发器是一种具有什么功能的电路
对于触发器来说,它是具有用低压能够控制。高电压的一种正弦波交流电路用它可以来进行触发各种可控硅。
㈩ D触发器内部电路分析
好久没看数字电路了,看着累,说下方法吧
所有数字电路
基本单元本质上就是晶体管开关电回路
模电懂吗?不懂很答难更你解释,这个是cmos晶体管构成的开关电路所组成的D触发器。
你要先知道开关状态的晶体管工作原理,
再结合数字电路逻辑知识看懂这个图,就不难了