① 用與非門設計一個四變數的多數表決器
(1)真值表
ABCDF
00000
00010
00100
00110
01000
01010
01100
01111
10000
10010
10100
10111
11000
11011
11101
11111
(2)邏輯函數
F=ABCD+ABCD'+ABC'D+AB'CD+A'BCD=ABC+ABD+ACD+BCD
(3)與非形式
F=[(ABC)'(ABD)'(ACD)'(BCD)']'={[AB(C'D')']'[CD(A'B')']'}』
(4)
② 用8選1數據選擇器74ls151設計四人表決電路
用8選1數據選擇器74ls151設計四人表決電路,輸入有四個變數,應該有16個與項,而74LS151是8選1數據選擇器,只能表示8個與項,所以,需要用兩74LS151級聯實現,利用片選端完成選片級聯。
③ 用與非門設計一個四變數多數表決電路 急求。
1.確定輸入、輸出變數
①輸入變數:A、B、C、D ―――→ 四名評判內員 ②輸出變數: F ―――→ 燈
③用正邏輯表示容:A=1,表示同意,A=0表示判不同意; B=1,表示同意,B=0表示判不同意; C=1,表示同意,C=0表示判不同意。
D=1,表示同意,C=0表示判不同意。
F=1,表示燈亮,F=0表示燈不亮。 2、列出真值表
3、函數式
_ _ _ _
F=ABCD+ABCD+ABCD+ABCD+ABCD
4畫圖
④ 用與非門設計一個組合邏輯電路,實現四輸入的多數表決功能
輸入為A、B、C、D,輸出為F
A、B、C用一個三輸入的與非門,結果為F1
A、B、D用一個三輸入的與非門,結果為F2
A、C、D用一個三輸入的與非門,結果為F3
B、C、D用一個三輸入的與非門,結果為F4
F1、F2、F3、F4用一個四輸入的與非門,結果就是要求的結果F
⑤ 13. 用與非門設計四變數的多數表決電路。當輸入變數A、B、C、D有3個或3個以上為1時輸出為1,輸入為其它狀
附圖的電路可以實復現樓主的制目的。
前四個3輸入與非門分別與不同組合的三個開關接通,當所有的開關不合上時,與非門輸入端全部被下拉電阻置0。這四個3輸入與非門都輸出1,則後一個4輸入與非門輸出0。
當任意一個3輸入與非門的開關被全部接通(有3票同意),則該與非門的輸入腳全部置1,它將輸出0,這樣後一個4輸入與非門的其中一個輸入腳0電位,則輸出為1,達到樓主設定的目的。
⑥ 請設計一個四輸入多數表決電路:當4個輸入端有3個或3個以上為1時,輸出為1,否則輸出為0,只寫邏輯表達式
也就是說,只要有一個0,輸出就是0. 邏輯表達式,就是 四個輸入各自的反,相加,取反。
⑦ 用與非門設計一個四變數表決電路。
設計一個3人表決電路,其中一人是董事長,董事長有一票否決權,當表決某一提案時,必須多數人同意才通過
⑧ 數字電路:試用與非門實現三變數多數表決器,得出其邏輯表達式。
三變數 A、B、C,當其中2個及以上的變數=1,就代表多數,則 F = AB+AC+BC;
因採用與非門,則F= [(AB)'(AC)'(BC)' ] ';
即,用三個2輸入與非門接入三個變數,然後再將其輸出端連接到一個3輸入與非門即可;