『壹』 逻辑电路中 Vcc、Vil、Vih、接地等代表的逻辑值
Vcc:高电平。
Vih:大概是V(in high),一般用Vin表示电压信号输入端,那么这里的意思应该是输入高电平。
Vil:输入低电平,解释同上。(声明我只是根据习惯来猜的,万一作者抛出个奇怪的符号定义概不负责哈)
电阻接地为低电平。
悬空的输入端其电平无法判断,可高可低,解释为未知,其实是考察你对这个与非门的熟悉程度。
『贰』 为什么这个TTL门电路输出的是低电平
1.
接电阻的输入端,要同时看接的是高电平还是低电平及电阻的大小。
如果接的是高电平,无论接的电阻多大都可以看作是接高电平。
如果接的是低电平,那么当接的电阻小于1k时,可以看作是接的低电平,例y2的第二根脚。当接的电阻大于10k时,那么可以看作是接的是高电平,例y4,y6的第二根脚。当接的电阻在1k~10k之间时,无法判断,一般不能这么接。
2.
第一幅图的第一个,是一个普通的与非门,输出端只有两种状态,高或低。第三根线是悬空,要看作是高电平。
3.
多个oc门并联,当其中一个为低电平时,输出端为低电平,当所有的oc门都为高电平时,输出端为高电平。
另y5和y6均为低有效三态门,而三态脚接的又是高电平,所以无论是什么输入状态,输出端应为高阻态。
『叁』 VIH、VIL、VOH、VOL分别是什么意思
VIH、VIL、VOH、VOL分别的意思:
VIH是输入高电平
VIL是输入低电平
VOH是输出高电平
VOL是输出低电平
电平:是指两功率或电压之比的对数,有时也可用来表示两电流之比的对数。
(3)电路vil扩展阅读:
电平与电压的关系
从电压电平的定义可以看出电平与电压的关系,电平的测量实际上是电压的测量,但刻度不同,任何电压表都可以是用来测量电压水平的水平仪,只要刻度盘上有水平刻度,这里需要注意的是,电平标度是以600Ω电阻下的1MW功耗为零分贝计算的,计算,即0dB=0.775V。
电平范围的扩大实质上也是电压范围的扩大,然而,由于电平与电压之间的对数关系,当电压范围扩大n倍时,根据电平定义,即电平增加20lgn(db)。
因此,可以通过扩大交流电压表的相应量程来实现电平范围的扩大,测量值应为仪表的指示号和附加分贝值(或量程分贝值),附加分贝值由电压范围的扩大决定。
『肆』 什么是高电平和低电平
1、高电平,指的是与低电平相对的高电压,是电工程上的一种说法。在逻辑电平中,保证逻辑门的输入为高电平时所允许的最小输入高电平,当输入电平高于输入高电压(Vih)时,则认为输入电平为高电平。
在数字逻辑电路中,低电平表示0,高电平表示1。一般规定低电平为0~0.25V,高电平为3.5~5V。也有其他的可能,如在移动设备中电池的电压会随使用时间的的推移而降低,如果规定高电平最低为3.5V的话可能设备的使用时间会大大降低,此时规定的高电平电压会低一点,最低会有1.7V左右。
数字电路中,把电压的高低用逻辑电平来表示。逻辑电平包括高电平和低电平这两种。不同的元器件形成的数字电路,电压对应的逻辑电平也不同。
在TTL门电路中,把大于3.5伏的电压规定为逻辑高电平,用数字1表示;把电压小于0.3伏的电压规定为逻辑低电平,用数字0表示。数字电平从低电平(数字“0”)变为高电平(数字“1”)的那一瞬间(时刻)叫作上升沿 。
2、输入低电平(Vil):保证逻辑门的输入为低电平时所允许的最大输入低电平,当输入电平低于Vil时,则认为输入电平为低电平。
输出低电平(Vol):保证逻辑门的输出为低电平时的输出电平的最大值,逻辑门的输出为低电平时的电平值都必须小于此Vol。
(4)电路vil扩展阅读:
控制器高电平与低电平区别:
1、控制器上标识的高低电平为刹车,高电平一般规定为5V以上,低电平为0V左右。
2、在不同电路上的电压值不相同,如果是5V供电的数字电路,高电平就是5V,或接近5V。低电平就是‘无’,就是0V或接近0V。
3、控制器的高电平是通,低电平是控。
参考资料来源:
网络-低电平
网络-高电平
『伍』 TTL电路和CMOS电路的区别和联系
联系:CMOS电路与TTL电路通过电平转换能使两者电平域值能匹配。两者区别如下:
一、主体不同
1、TTL电路:是晶体管-晶体管逻辑电路。
2、CMOS电路:是互补型金属氧化物半导体电路。
二、特点不同
1、TTL电路:采用双极型工艺制造,具有高速度低功耗和品种多等特点。
2、CMOS电路:静态功耗低,每门功耗为纳瓦级;逻辑摆幅大近似等于电源电压;抗干扰能力强,直流噪声容限达逻辑摆幅的35%左右。
三、构成不同
1、TTL电路:采用等平面工艺制造的先进的STTL(ASTTL)和先进的低功耗STTL(ALSTTL)。
2、CMOS电路:由绝缘场效应晶体管组成,由于只有一种载流子,因而是一种单极型晶体管集成电路,其基本结构是一个N沟道MOS管和一个P沟道MOS管
『陆』 数字电路电平的取值范围中有这句话,保证稳定的输出,则必须要求输入高电平> Vih,输入低电平<Vil
这不是误差的问题,数字电路的状态只有0和1两个状态,大于Vih的电压叫高电平,小于Vil的叫低电平;而介于二者之间的电压属于电路的非法状态,是不允许出现的;Vih和Vil都是人为规定的,根据器件的物理特性而定,讨论区间开闭是没有意义的,也不是误差的问题望楼主莫要再纠结
『柒』 电路里的电平是什么 怎么判断高,低电平
电平:是指两功率或电压之比的对数,有时也可用来表示两电流之比的对数。
当输入电平高于Vih时,则认为输入高电平;当输入电平低于Vil时,则认为输入低电平。
电平的单位分贝用dB表示。常用的电平有功率电平和电压电平两类,它们各自又可分为绝对电平和相对电平两种。
输出高电压(Voh):保证逻辑门的输出为高电平时的输出电平的最小值,逻辑门的输出为高电平时的电平值都必须大于此Voh。
输出低电压(Vol):保证逻辑门的输出为低电平时的输出电平的最大值,逻辑门的输出为低电平时的电平值都必须小于此Vol。
(7)电路vil扩展阅读
电平与电压的关系
从电压电平的定义就可以看出电平与电压之间的关系,电平的测量实际上也是电压的测量,只是刻度不同而已,任何电压表都可以成为一个测量电压电平的电平表,只要表盘按电平刻度标志即可,在此要注意的是电平刻度是以1 mW功率消耗于600 Ω电阻为零分贝进行计算的,即0dB=0.775V。
电平量程的扩大实质上也是电压量程的扩大,只不过由于电平与电压之间是对数关系,因而电压量程扩大N倍时,由电平定义可知,即电平增加20lgN(dB)。
由此可知,电平量程的扩大可以通过相应的交流电压表量程的扩大来实现,其测量值应为表头指针示数再加一个附加分贝值(或量程分贝值)。附加分贝值的大小由电压量程的扩大倍数来决定。
『捌』 电路中什么是高电平低电平
理想的数字电路电平是这样的:
输入小于1/2VCC(电源电压)就是低电平,反之是高电平。实际的器件回是做不到的答,也不实用,如果输入电压在1/2VCC附近有干扰,就会发生错误的输入信号。现在常用的是:TTL数字电路电源是5V,2.7V < 高电平 < 5V, 0V < (=) 低电平 < 1.3V。CMOS数字电路电源电压一般是3V--9V, 2/3VCC < 高电平 < (=) VCC,0V < (=) 低电平<1/3VCC。
数字电路:用数字信号完成对数字量进行算术运算和逻辑运算的电路称为数字电路,或数字系统。由于它具有逻辑运算和逻辑处理功能,所以又称数字逻辑电路。现代的数字电路由半导体工艺制成的若干数字集成器件构造而成。逻辑门是数字逻辑电路的基本单元。存储器是用来存储二进制数据的数字电路。从整体上看,数字电路可以分为组合逻辑电路和时序逻辑电路两大类。
『玖』 门电路中输入vil算高电平还是低电平为什么y2是开路另外y2和y3怎么判
1)ViH、ViL,分别表示为 Vi 的高低电平状态;
2)元器件中,菱形图符表示输出端是个OC 结构,即所谓的集电极开路形式,这种结构便于“线与”,需要外部电路给个上拉电阻;
『拾』 什么是电平、高电平、低电平
逻辑电平的一些概念
要了解逻辑电平的内容,首先要知道以下几个概念的含义:
1:输入高电平(Vih):
保证逻辑门的输入为高电平时所允许的最小输入高电平,当输入电平高于Vih时,则认为输入电平为高电平。
2:输入低电平(Vil):保证逻辑门的输入为低电平时所允许的最大输入低电平,当输入电平低于Vil时,则认为输入电平为低电平。
3:输出高电平(Voh):保证逻辑门的输出为高电平时的输出电平的最小值,逻辑门的输出为高电平时的电平值都必须大于此Voh。
4:输出低电平(Vol):保证逻辑门的输出为低电平时的输出电平的最大值,逻辑门的输出为低电平时的电平值都必须小于此Vol。
5:阀值电平(Vt):
数字电路芯片都存在一个阈值电平,就是电路刚刚勉强能翻转动作时的电平。它是一个界于Vil、Vih之间的电压值,对于CMOS电路的阈值电平,基本上是二分之一的电源电压值,但要保证稳定的输出,则必须要求输入高电平>
Vih,输入低电平<Vil,而如果输入电平在阈值上下,也就是Vil~Vih这个区域,电路的输出会处于不稳定状态。
对于一般的逻辑电平,以上参数的关系如下:
Voh
>
Vih
>
Vt
>
Vil
>
Vol。
6:Ioh:逻辑门输出为高电平时的负载电流(为拉电流)。
7:Iol:逻辑门输出为低电平时的负载电流(为灌电流)。
8:Iih:逻辑门输入为高电平时的电流(为灌电流)。
9:Iil:逻辑门输入为低电平时的电流(为拉电流)。
门电路输出极在集成单元内不接负载电阻而直接引出作为输出端,这种形式的门称为开路门。开路的TTL、CMOS、ECL门分别称为集电极开路(OC)、漏极开路(OD)、发射极开路(OE),使用时应审查是否接上拉电阻(OC、OD门)或下拉电阻(OE门),以及电阻阻值是否合适。对于集电极开路(OC)门,其上拉电阻阻值RL应满足下面条件:
(1):
RL
<
(VCC-Voh)/(n*Ioh+m*Iih)
(2):RL
>
(VCC-Vol)/(Iol+m*Iil)
其中n:线与的开路门数;m:被驱动的输入端数。
:常用的逻辑电平
·逻辑电平:有TTL、CMOS、LVTTL、ECL、PECL、GTL;RS232、RS422、LVDS等。
·其中TTL和CMOS的逻辑电平按典型电压可分为四类:5V系列(5V
TTL和5V
CMOS)、3.3V系列,2.5V系列和1.8V系列。
·5V
TTL和5V
CMOS逻辑电平是通用的逻辑电平。
·3.3V及以下的逻辑电平被称为低电压逻辑电平,常用的为LVTTL电平。
·低电压的逻辑电平还有2.5V和1.8V两种。
·ECL/PECL和LVDS是差分输入输出。
·RS-422/485和RS-232是串口的接口标准,RS-422/485是差分输入输出,RS-232是单端输入输出。