Ⅰ 數控穩壓電源 0-30V 4A,網上很早公布的電路圖,看著很專業,但是看不大明白,上邊的插針分別表示什麼意思
你的原理圖我看了。有的地方有些小錯誤,不過能看懂。先重點講下你說的J2介面。該介面接的是一隻PNP型功率三極體。該三極體同Q4,Q5,U1共同構成穩壓電源。U8,攔派猛U9將來自MCU的信號轉換為基準電壓給U1提供基準電壓參考。U1通過該對比該電壓調節輸出電壓。達到MCU控制輸出電壓的目的。U6同R24構成輸出電流檢測電路。當電路發生故障短路。U6便控制Q3關斷輸出。同時羨消通過匯流排告知MCU電路發生故障。MCU報警同時簡橋通過U-H/L端控制Q1,Q2徹底關斷電源。如果需要詳細分析電源穩壓原理。我再補充。
Ⅱ 請問你是不是有 數控電壓源 設計的文本啊。 我很需要這個。如果看到這消息請回。謝謝了
數控直流穩壓電源與傳統的穩壓電源相比,具有操作方便,電壓穩定度高的特點,其輸出電壓大小採用數字顯示,主要用於要求電源精度比較高的設備,或科研實驗電源使用,並且此設計,沒有用到單片機,只用到了數字技術中的可逆計數器,D/A 轉換器,解碼顯示等電路,具有控制精度高,製作比較容易等優點。
2 單元電路設計
此數控直流穩壓電源共有六部分,輸出電壓的調節是通過「+」 ,「-」兩鍵操作,步進電壓精確到 0.1V控制可逆計數器分別作加,減計數,可逆計數器的二進制數字輸出分兩路運行:一路用於驅動數字顯示電路,精確顯示當前輸出電壓值;另一路進入數模轉換電路(D/A轉換電路) ,數模轉換電路將數字量按比例,轉換成模擬電壓,然後經過射極跟隨器控制,調整輸出級,輸出穩定直流電壓。為了實現上述幾部分的正常工作,需要另制15V,和5V 的直流穩壓電源,及一組未經穩壓的12V~17V的直流電壓。此下所講的數控電源主要就是對此組電壓進行控制,使輸出 0~9V的穩定的可調直流電壓。
此原理方框圖如下圖 1 所示。
2.1 「+」, 「-」鍵控制的可逆計數器的設計
此部分電路主要用兩按鈕開關作為電壓調整鍵, 與可逆計數器的加計數CPU時鍾輸入端和減計數CPD時鍾輸入端相連,可逆計數器採用兩片四位十進制同步加/減計數集成塊 74LS192 級聯而成。74LS192 是雙時鍾,可預置數,非同步復位,十進制(BCD 碼)可逆計數器。與之功能相同的還有其它晶元,比較容易找到。
2.1.1 工作原理
由於輸出電壓從 0V 到 9.9V 可以調節,所以 74LS192 兩計數器總計數范圍從 00000000 到10011001(即 0~99),而 74LS192 本身為十進制可逆計數器,所以只需兩塊這樣的晶元級聯就可以達到目的,此晶元封裝和工作模式表如下圖 2 所示。
PL是低電平有效的預置數允許端,PL=0 時,預置數輸入端 P0~P3 上的數據被置入計數器。MR是高電平有效的復位端,MR=1 時,計數器被復位,所有輸出端都為低電平。
CPU是加計數時鍾,CPD 是減計數時鍾,當 CPU=CPD=1 時,計數器處於保持狀態,不計數。當 CPD=1,CPU 由0變為1時,計數器的計數值加1 ;當 CPU=1,CPD 由0變1時,計數器的計數值減1 。
TCU 是進位輸出端,當加計數器達到最大計數值時,即達到 9 時,TCU 在後半個時鍾周期(CPU=0)內變成低電平,其他情況均為高電平。TCU是借位輸出端,當減計數器計到零時,TCD在時鍾的後半個周期(CPD=0)內變成低電平,其他情況下均為高電平。
為實現 100 進制的計數可把第一塊晶元的 TCU,TCD 分別接後一級的 CPU,CPD 就可以級聯使用,這就達到了 0~99 的計數。
2.1.2 元件的選擇
74LS192 是雙時鍾,可預置數,非同步復位,十進制(BCD 碼)可逆計數器,還可選用 54HC192,54HCT192,74HC192,74HCT192 等。
2.2 數字顯示電路的設計
2.2.1 工作原理
數字顯示驅動採用兩塊 74LS248 晶元,74LS248 為四線七段解碼驅動器,內部輸出帶上拉電阻它把從計數器傳送來的二~十進制碼,驅動數碼管顯示數碼。具體功能如下圖 3 真值表所示。
74LS248,七段解碼器,輸出高電平有效,適合於共陰極接法的七段數碼管使用 A3,A2,A1,A0,為 8421BCD 碼輸入,a,b,c,d,e,f,g 為七段數碼輸出,LT 為試燈輸入信號,用來檢查,數碼管的好壞,IBR 為滅零輸出信號,用來動態滅零,IB/QBR 為滅燈輸出信號,該端既可以作輸入也可以作輸出,具體工作如上真值表所示。
2.2.2 原件選擇
與 74LS248 功能相同的還有,74LS247,7CD4511 等。
2.3 D/A轉換電路(數模轉換器)的設計
2.3.1 DAC0832 工作原理介紹
數模轉換電路,採用兩塊 DAC0832 集成塊,它是一個 8 位數/模轉換電路,這里只使用高 4 位數字量輸入端。由於 DAC0832 不包含運算放大器,所以需要外接一個運算放大器相配,才構成完整的 D/A轉換器,低位 DAC 輸出模擬量經 9:1 分流器分流後與高位 DAC 輸出模擬量相加後送入運放,具體實現,由 900Ω和 100Ω的電阻相並聯分流實現,運放將其轉換成與數字端輸入的數值成正比的模擬輸出電壓,運放採用具有調零的低雜訊高速優質運放 NE5534。具體封裝圖如下圖 4 所示。
DAC0832 晶元主要功能引腳的名稱和作用
如下:
d7~d0:8 位二進制數據輸入端;
ILE:輸入鎖存允許,高電平有效;
CS:片選信號,低電平有效;
WR1,WR2:寫選通信號,低電平有效;
XFER:轉移控制信號,低電平有效;
Rf:內接反饋電阻,Rf=15KΩ;
IOUT1,IOUT2:輸出端,其中 IOUT1 和運放
反相輸入相連,IOUT2 和運
放同相輸入端相連並接地端;
Vcc:電源電壓,Vcc 的范圍為+5V~+15V;
Vref:參考電壓,范圍在-10V~+10V;
GND:接地端。
當 ILE=1,CS=0,WR=0,輸入數據 d7~d0 存入 8 位輸入寄存器中,當 WR2=0,XFER=0 時,輸入寄存器中所存內容進入 8 位 DAC 寄存器並進行 D/A轉換。
當 DAC0832 外接運放 A構成 D/A轉換電路時,電路輸出量 V0 和輸入 d7~d0 的關系式為
2.3.2 DAC0832 晶元的特點
DAC0832 最具特色是輸入為雙緩沖結構,數字信號在進入 D/A轉換前,需經過兩個獨立控制的8 位鎖存器傳送。其優點是 D/A轉換的同時,DAC 寄存器中保留現有的數據,而在輸入寄存器中可送入新的數據。系統中多個 D/A轉換器內容可用一公共的選通信號選通輸出。
由於 DAC0832 輸出級沒有加集成運放,所以需外加 NE5534 相配適用。NE5534 封裝如下圖 5所示。
IN-為反相輸入端,IN+為同相輸入端;
OUT 為輸出端;
Balance 為平衡輸入端,主要作用是,使內部
電路的差動放大電路處於平衡狀態;
COMp/Bal的作用為,通過調節外接電阻,以
達到改善放大器的性能和輸出電壓;
VCC-和 Vcc+為正負電源供;
2.4 調整輸出的設計
調整輸出級採用運放作射極跟隨器,使調整管的輸出電壓精確地與 D/A轉換器輸出電壓保持一致。調整管採用大功率達林頓管,確保電路的輸出電流值達到設計要求。數控電源各部分工作所需的15V和5V電源由固定集成穩壓器 7815、7915、和 7805 提供,調整管所需輸入電壓,經簡單整流,濾波即可得到,但要求能提供 5A的電流。
輸出電壓的調整,主要是運用射極輸出器發射極上所接的 4.7K電阻來完成的,此反饋電阻的主要作用是,把輸出電壓反饋到 NE5534 的輸入級的反向輸入端,當同相輸入 IN+和反向輸入端IN-有差別是,調整輸出電壓使之趨於穩定,從而達到調整輸出電壓的目的。
2.5 電路調試
調節步驟如下:
2.5.1 輸入數字 00000000,短接 Re1、Re、Rf 調運放調零電位器 Rw,用數字萬用表檢測,使輸出電壓 V o=01mV。
2.5.2 輸入數字 10011001,調整 Re1、Re2、Rf 使輸出電壓 V o 達到預定的滿量程 9.9V。
2.5.3 主要技術指標
本文所設計數控直流電源的電壓輸出范圍為 0~9.9V,步進電壓值為 0.1V,輸出紋波電壓不大於10mv,輸出電流為 5A。
2.6 改進措施
本電源輸出電壓大小尚受限制,在需要較高輸出電壓時,在不改變調節精度(即步進電壓值)前提下,只要增加計數器的級聯數和相應 D/A轉換器的個數,擴大數顯指示範圍,配合選用高電壓輸出運放,就能輕易地滿足要求。當需要正負對稱輸出電壓時,只要另增一組電源,對 D/A轉換器及調整輸出電路稍作改動即可達到目的
Ⅲ cw7809構成開關穩壓電源的電路圖
數控直流穩壓電源電路,使用控制按鈕來選擇輸出電壓
(1·5-15V步迸式變化)的高低,採用發光二極體來指示輸出電壓值,具有調節方便、顯示直觀等特點。
電路工作原理
該數控直流穩壓電源電路由穩壓電路和輸出電壓控制電路組成,如圖5-24所示。
穩壓電路由電源開關Sl、電源變壓器T、整流橋堆UR、電容器Cl-C3、三端穩壓集成電路lCl、lC3和電阻器RO-RlO等組成。
輸出電壓控制電路由控制按鈕S2、復位按鈕S3、電阻器Rll-R3l、晶體管Vl-VIO、發光二極體VLl-VLlO和十進制計數/分配器集成電路IC2等組成。限於篇幅,電路中Rl2-Rl9、R22-R29、VL2-VL9和V2-V9末畫出。
接通Sl,交流220V電壓經T降壓、UR整流、Cl和C2濾波後,一路作為穩壓輸人電壓加至ICl的3腳,經ICl穩壓後輸出;另一路經lC3穩壓為
9V,作為IC2的工作電源。
IC2在通電復位後,其YO端
(3腳)輸出高電平,使Vl導通,Rl經Vl的導通內阻接地,而接人穩壓電路
(R2-RlO經Vl的導通內阻對地短路)使ICl穩壓後的輸出電壓為
1.5V;同時VLl點亮,指示輸出電壓值為
1.5V。
按動一下S2,lC2的CP端
(14腳)輸大一個高電平脈沖,IC2開始計數,其Yl端輸出高電平,使V2導通,Rl和R2接人穩壓電路
(R3-RlO經V2的導通內阻接地短路),lCl的輸出電壓升至
3V,VL2點亮;與此同時,lC2的YO端變為低電平,Vl截止,VLl熄滅。
連續按動S2,lC2的YO-Y9輸出端將依次輪流輸出高電平,ICl的輸出電壓以1·5V步迸升高,同時相應的發光二極體點亮,指示出輸出電壓值。當IC2的Yg端輸出高電平時,VlO導通,Rl-RlO全部接入穩壓電路,lCl的輸出電壓為
1.5V;同時VLlO點亮,指示輸出電壓為
l5V。
按動復位按鈕S3後,IC2強制復位,其M端輸出高電平,ICl的輸出電壓為
1·5V。
改變RO-RlO的阻值,可改變穩壓輸出電壓的高低。
元器件選擇
RO-RlO均選用1/2W精密金屬膜電阻器;Rll-R31選用1/4W金屬膜電阻器或碳膜電
Cl和C2均選用鋁電解電容器,Cl的耐壓值為35V,C2的耐壓值為25V。
VLl-VLlO選用φ3mm或φ5mm的發光二極體。
UR選用2A、5OV的整流橋堆。
Vl-VlO均選用S805O或C8050、3DG8050型硅NPN晶體管。
ICl選用LM317型三端可調穩壓集成電路;IC2選用CD4017或MCl4017型十進制計數/分配器集成電路;IC3選用LM7809或CW7809型三端穩壓集成電路。
T選用lOW、二次電壓為18V的電源變壓器。
S1選用250V、觸頭電流容量為SA的電源開關;S2和S3均選用微型動合按鈕。
Ⅳ 數控機床(西門子/發那科系統)的電路圖的看圖。。。
首先我不敢肯定你的是不是梯形圖
但肯定不是傳統的普通電路圖
學梯形圖必須有普通電路圖的基礎知識做基礎
梯形圖(LAD, LadderLogic Programming Language)是PLC使用得最多的圖形編程語言,被稱為PLC的第一編程語言。
基本概念
梯形圖語言沿襲了繼電器控制電路的形式,梯形圖是在常用的繼電器與接觸器邏輯控制基礎上簡化了符號演變而來的,具有形象、直觀、實用等特點,電氣技術人員容易接受,是目前運用上最多的一種PLC的編程語言。
在PLC程序圖中,左、右母線類似於繼電器與接觸器控制電源線,輸出線圈類似於負載,輸入觸點類似於按鈕。梯形圖由若干階級構成,自上而下排列,每個階級起於左母線,經過觸點與線圈,止於右母線。
繼電器電路轉換梯形圖
將繼電器電路轉換為功能相同的PLC外部接線圖和梯形圖步驟如下:
1)了解和熟悉被控設備的工藝過程和機械的動作情況,根據繼電器電路圖分析和掌握控制系統的工作原理,這樣才能做到在設計和調試控制系統時心中有數。
2)確定PLC的輸入信號和輸出負載,以及與它們對應的梯形圖中的輸入位和輸出位的地址,畫出PLC的外部接線圖。
3)確定與繼電器電路圖的中間繼電器、時間繼電器對應的梯形圖中的位存儲器(M)和定時器(T)的地址。
4)根據上述關系畫出梯形圖。
Ⅳ 數控電路圖中SP是什麼意思
電路復圖中SP代表『接近開關』舊標准文制字元號為JK。
其原理是:利用振盪器原理,檢測物體的有無、通過、部件流,行程終了,旋轉、計數等; 整體式,由檢測部分和控制部分組成,無運動部件;和被檢測物體不直接接觸,堅固,樹脂全密封;響應快,與電子自動控制系統相一致的高操作速度。
應用范圍:組裝機械、機械手、機床、精加工機床、焊接設備、農用及化工、機械輸送等。
接近檢測物體的時候會產生一個電訊號,一般24V的
SEP 符號差錯概率 (Symbol Error ,SEP)