Ⅰ 74LS138的引腳圖是怎樣的
1、引腳圖
2、引腳功能:
A0~A2:地址輸入端
STA(E1):選通端
/STB(/E2)、/STC(/E3):選通端(低電平有效)
/Y0~/Y7:輸出端(低電平有效)
VCC:電源正
GND:地
A0~A2對應Y0——Y7;A0,A1,A2以二進制形式輸入,然後轉換成十進制,對應相應Y的序號輸出低電平,其他均為高電平;
拓展資料:
74ls138工作原理
74LS138 為3 線-8 線解碼器,共有 54/74S138和 54/74LS138兩種線路結構型式,其工作原理如下:
①當一個選通端(E1)為高電平,另兩個選通端((/E2))和(/E3))為低電平時,可將地址端(A0、A1、A2)的二進制編碼在Y0至Y7對應的輸出端以低電平譯出。(即輸出為Y0至Y7的非)比如:A2A1A0=110時,則Y6輸出端輸出低電平信號。
②利用 E1、E2和E3可級聯擴展成 24 線解碼器;若外接一個反相器還可級聯擴展成 32 線解碼器。
③若將選通端中的一個作為數據輸入端時,74LS138還可作數據分配器。
④可用在8086的解碼電路中,擴展內存。
Ⅱ 用74LS138設計一個電路圖實現函數如圖
把函數展開為抄最小項表達式:
F=ABC' + ABC + A'B'C + A'BC ( A'表示A非,B' , C' 同)
=A'B'C +A'BC +ABC' +ABC
=m1 + m3 + m6 + m7
=Y1 + Y3 + Y6 + Y7 ,最後變成與非-與非式,因畫不了橫線
邏輯圖如下所示
Ⅲ 求電子大神用74LS138來設計一個電路,題目如下
74LS138是3--8線解碼器,當G1=1,G2a=G2b=0時,輸入端A B C與輸出端Y0----Y7的邏輯關系為:
Ⅳ 用74ls138設計一個全加器電路求電路圖
首先得弄清楚全加器的原理,你這里說的應該是設計1位的全加器。
全加器有3個輸入端:a,b,ci;有2個輸出端:s,co.
與3-8解碼器比較,3-8解碼器有3個數據輸入端:A,B,C;3個使能端;8個輸出端,OUT(0-7)。
這里可以把3-8解碼器的3個數據輸入端當做全加器的3個輸入端,即3-8解碼器的輸入A、B、C分別對應全加器的輸入a,b,ci;將3-8解碼器的3個使能端都置為有效電平,保持正常工作;這里關鍵的就是處理3-8解碼的8個輸出端與全加器的2個輸出的關系。
現在寫出全加器和3-8解碼器的綜合真值表:
(A/a,B/b,C/ci為全加器和解碼器的輸入,OUT為解碼器的輸出(0-7),s為加法器的和,co為加法器的進位輸出)PS:假定解碼器的輸出為高電平有效。
A/a B/b C/ci OUT s co
0 0 0 0 0 0
0 0 1 1 1 0
0 1 0 2 1 0
0 1 1 3 0 1
1 0 0 4 1 0
1 0 1 5 0 1
1 1 0 6 0 1
1 1 1 7 1 1
根據上面的真值表,可以設計出電路圖:
將3-8解碼器的輸出OUT(1、2、4、7)作為一個4輸入的或門的輸入,或門的輸出作為加法器的和;將3-8解碼器的輸出OUT(3、5、6、7)作為一個4輸入的或門的輸入,或門的輸出作為加法器的進位輸出。即完成了加法器的設計。
回過頭來分析:
當加法器的輸入分別為:a=1,b=0,ci=1時,對應3-8解碼器的輸入為A=1,B=0,C=1,這是解碼器對應的輸出為OUT(5)=1,其餘的為0,根據上面設計的連接關系,s=0,co=1,滿足全加器的功能,舉其他的例子也一樣,所以,設計全加器的設計正確。