A. 求解關於邏輯電路,這個Q與Q' 波形圖如何畫
這是一個D觸發器,上升沿觸發;CP是時鍾脈沖輸入端;RD非為清零端,SD非為置1端,二者都是低電平有效,高電平無效;Q和Q非是兩個輸出端;當清零和置位端均無效時,每當CP的上升沿到來時,Q=D,Q非是Q的信號取反,波形見下圖
B. 時序邏輯電路中怎麼根據波形圖判斷是幾進制計數器
觀察計數器經過幾個CP脈沖到初始狀態,則該計數器就是幾進制計數器。
例如由如上輸出波形圖可以看出,該計數器經過6個CP脈沖以後,又回到了初始狀態(Q0 Q1 Q2=0 0 0),故該計數器是六進制計數器。
Q3Q2為11時,這時計數值是1100,是12,與非門輸出低電平,使計數器復位,就是回到0000了,再從0開始計數。可是,當計到1100,即12時,立即回0了,並看不到12,只看到最大數是11,所以,是12進制計數器。並沒有12。
(2)邏輯電路波形圖怎麼看擴展閱讀:
在數字電路通常分為組合邏輯電路和時序邏輯電路兩大類,組合邏輯電路的有關內容在前面的章節里已經作了介紹,組合邏輯電路的特點是輸入的變化直接反映了輸出的變化,其輸出的狀態僅取決於輸入的當前的狀態,與輸入、輸出的原始狀態無關;
而時序電路是一種輸出不僅與當前的輸入有關,而且與其輸出狀態的原始狀態有關,其相當於在組合邏輯的輸入端加上了一個反饋輸入,在其電路中有一個存儲電路,其可以將輸出的狀態保持住。
C. 異或門波形圖怎麼畫
異或門波形圖畫:兩個頻率相同,相位的方波,經過異或門輸出頻率翻倍的方波。
兩個頻率相同、相位差90°的對稱方波輸入至異或門的A、B端,輸入及輸出Y的波形圖。比如說第一個是異或門,就是AB信號不同時輸出Y1為高電平,AB同時為高電平或同時為低電平則Y1就是低電平,其他的輸出也類似。電路類型可以查查數字電路課本。
符號
異或門的常用邏輯符號如下圖1所示。對異或門的任何2個信號(輸入或輸出)同時取反,而不改變結果的邏輯功能。在「圈到圈」的設計中,我們選用最能表達要實現的邏輯功能的符號。
異或門在計算電路及數字信號傳輸的糾錯電路中有著廣泛的用途。常用異或 門集成電路型號為74LS386,內含4個二輸入端異或門電路,其引腳功能和內部邏 輯結構如圖2所示。