1. TTL門電路是什麼
晶體管-晶體管邏輯電路(transistor-transistor logic)。集成電路輸入級和輸出級全採用晶體管組成的單元門電路。簡內稱TTL電路。它是將二容極管-晶體管邏輯電路(DTL)中的二極體,改為使用多發射極晶體管而構成。TTL電路於1962年研製成功,它的「與非」門的結構和元件參數已經歷三次大的改進。通常,以電路的速度和功耗的乘積作為優值來衡量邏輯集成電路的性能和水平。因此,改進TTL邏輯電路「與非」門是從速度和功耗兩個方面入手的。
2. 求解數電題目,TTL門電路狀態怎麼判斷
當某輸入端懸空,TTL電路視這輸入為"1",
EN為使能輸入,高電平有效,有小圈就低電平有效,
輸出有倒三角為集電極開路輸出類型。
3. ttl門電路和cmos門電路有什麼區別
TTL是由晶體管構成的邏輯電路,這里所謂的TTL信號是一個電平標准.由於器件的電壓不同內,TTL電路容和CMOS電路定義的高低電平電壓以及電流不一樣.
所謂的需要加TTL信號就是可以以TTL標準的高或低電平信號來觸發它.
4. cmos門電路,TTL門電路有什麼組成,他們的原理是什麼
內部都是基本來門電路。
門電源路是有集成製造的場效應管(CMOS門電路)、三極體(TTL)、電阻、二極體構成。
內部三極體、場效應管都工作在開關狀態。
由於各種門電路、廠家工藝等原因,內部電路不完全相同,所以原理不贅述了。
想學的話,首先要學會三極體基本電路(模電知識),邏輯電路(數電知識)才好理解。
5. 什麼是TTL門電路線與
線與邏輯是指多個電路的輸出端直接互連就可以實現「與」的邏輯功能。
多個集專電極開路輸出(OC)的端子共用屬一個上拉電阻時,只有全部輸出端是高電平,即輸出三極體全部是截止狀態時,Vcc通過上拉電阻輸出高電平,這就是「與」邏輯的結果,只要有一個輸出端是低電平,即輸出三極體是導通狀態,共用的上拉電阻就被三極體接地,輸出等於低電平。
OC門不用增加器件就可以完成與邏輯,這就是線與的優點。只要是集電極開路輸出的器件都可以這樣用,如LM339比較器。
6. TTL電路和門電路
TTL門電復路一般由晶體三極體電路構製成。對於TTL電路多餘輸入端的處理,應採用以下方法:
TTL與門和與非門電路:
將多餘輸入端接高電平,即通過限流電阻與電源相連接;
根據TTL門電路的輸入特性可知,當外接電阻為大電阻時,其輸入電壓為高電平,這樣可以把多餘的輸入端懸空,此時輸入端相當於外接高電平;
通過大電阻(大於1kΩ)到地,這也相當於輸入端外接高電平;
當TTL門電路的工作速度不高,信號源驅動能力較強,多餘輸入端也可與使用的輸入端並聯使用。
TTL或門、或非門:
接低電平;
接地;
由TTL輸入端的輸入伏安特性可知,當輸入端接小於IKΩ的電阻時輸入端的電壓很小,相當於接低電平,所以可以通過接小於IKΩ(500Ω)的電阻到地。
CMOS 門電路一般是由MOS管構成,在使用CMOS門電路時輸入端特別注意不能懸空
與門和與非門電路:多餘輸入端應採用高電平,即可通過限流電阻(500Ω)接電源。
或門、或非門電路:多餘輸入端的處理方法應是將多餘輸入端接低電平,即通過限流電阻(500Ω)接地。
7. TTL門電路有哪幾種
ttl是由晶抄體管構成的邏襲輯電路,這里所謂的ttl信號是一個電平標准.由於器件的電壓不同,ttl電路和cmos電路定義的高低電平電壓以及電流不一樣.
所謂的需要加ttl信號就是可以以ttl標準的高或低電平信號來觸發它.
8. TTL 門電路求邏輯表達式
a是或非門電路,抄由於10K電阻大於開門電阻(即通過10K電阻的電流會形成高電位),所以形成Y1=(A+B+1)`=0的局面,說明輸出為「0」,與A、B無關。
b是異或門,A、B同時為「1」時出「0」,不同時出「1」。
c通過10Ω電阻的電流會形成低電位,因此Y3=(AB+0)`=(AB)`。
9. TTL門電路,電源電壓VCC為多少輸入端懸空意味什麼
TTL門電路中,電源電壓VCC低電平0V,高電平+5V。
輸入端懸空屬於多餘輸入端的處理范疇,懸空相當於接高電平(+5V),但懸空時對地呈現的阻抗很高,容易受到外界干擾。
如果是CMOS電路的話,不用的輸入端,不允許懸空的,必須按邏輯要求接Udd或Uss。否則不僅會造成邏輯混亂,而且容易損壞器件,與TTL電路不同。
(9)門電路ttl擴展閱讀:
TTL集成電路的系列標准:
TTL集成電路主要有54/74系列標准TTL、高速型TTL(H-TTL)、低功耗型TTL(L-TTL)、肖特基型TTL(S-TTL)、低功耗肖特基型TTL(LS-TTL)五個系列。
標准TTL輸入高電平最小2V,輸出高電平最小2.4V,典型值3.4V,輸入低電平最大0.8V,輸出低電平最大0.4V,典型值0.2V。S-TTL輸入高電平最小2V,輸出高電平最小Ⅰ類2.5V,Ⅱ、Ⅲ類2.7V,典型值3.4V,輸入低電平最大0.8V,輸出低電平最大0.5V。
LS-TTL輸入高電平最小2V,輸出高電平最小Ⅰ類2.5V,Ⅱ、Ⅲ類2.7V,典型值3.4V,輸入低電平最大Ⅰ類0.7V,Ⅱ、Ⅲ類0.8V,輸出低電平最大Ⅰ類0.4V,Ⅱ、Ⅲ類0.5V,典型值0.25V。TTL電路的電源VDD供電只允許在+5V±10%范圍內,扇出數為10個以下TTL門電路。