『壹』 設計一個8分頻電路,至少需要幾個觸發器
三個就行了,都設計成T'觸發器,然後串聯就行了
『貳』 74HC393八分頻的電路
74HC393是雙4位二進制計數器。你用八分頻電路,將清零腳2腳,12腳接低電平。將CP信號從1腳輸入,從5腳輸出就是八分頻了。或從13腳入,9腳輸出。
『叄』 用兩個74LS164是否可實現8、16、32分頻電路
可以實現。
74ls164、74lsT164 是高速硅門CMOS器件,與低功耗肖特基型TTL(LSTTL) 器件的引腳兼容。74HC164、74HCT164 是 8 位邊沿觸發式移位寄存器,串列輸入數據,然後並行輸出。
使用74LS161計數振盪器的輸出,不用設置復位和置數功能,計數器的輸出從低位到高位正好滿足2分頻、4分頻、8分頻、16分頻,分別接發光二極體即可。
CLK腳接輸入信號,Q非(即Q上有一橫杠的腳)接D腳,Q或Q非作輸出,這是二分頻電路,像這樣只用單級(一個D觸發器)就是二分頻,如果用兩級就是四分頻,用三級就是八分頻。
(3)八分頻電路擴展閱讀:
時鍾 (CP) 每次由低變高時,數據右移一位,輸入到 Q0, Q0 是兩個數據輸入端(DSA和 DSB)的邏輯與,它將上升時鍾沿之前保持一個建立時間的長度。
主復位 (MR) 輸入端上的一個低電平將使其它所有輸入端都無效,非同步地清除寄存器,強制所有的輸出為低電平。
H = HIGH(高)電平
h = 先於低-至-高時鍾躍變一個建立時間 (set-up time) 的 HIGH(高)電平
L = LOW(低)電平
l = 先於低-至-高時鍾躍變一個建立時間 (set-up time) 的 LOW(低)電平
q = 小寫字母代表先於低-至-高時鍾躍變一個建立時間的參考輸入 (referenced input) 的狀態
↑ = 低-至-高時鍾躍變
『肆』 利用74ls90集成電路接成8分頻分頻器原理
樓上的那個電路來圖,一定要注意源高低位。晶元的引腳 從左至右 一般都是 由低位至高位排列的。QA~QD共四個不同的輸出端 對應四個不同的輸出位,不同的輸出位清零 則對應取的摸也不一樣。就7490而言,QA清零就是模2,QC清零就是模8,不清零就是一個0~9的計數器。
『伍』 如何用JK觸發器構成8分頻電路急 急!!!!!!!
用於N=2-4分頻比的來電路,常用雙自D-FF或雙JK-FF器件來構成,分頻比n4的電路,則常採用計數器(如可預置計數器)來實現更為方便,一般無需再用單個FF來組合。
下圖的分頻電路輸出占空比均為50%,可用D-FF,也可用JK-FF來組成,用JK-FF構成分頻電路容易實現並行式同步工作,因而適合於較高頻的應用場合。而FF中的引腳R、S(P)等引腳如果不使用,則必須按其功能要求連接到非有效電平的電源或地線上。
『陸』 用4096來做八分頻電路是什麼意思
分頻就是用同一個時鍾信號通過一定的電路結構轉變成不同頻率的時鍾信號。二分頻就是通過有分頻作用的電路