❶ 邏輯電路中有幾種邏輯體制
邏輯電灶告寬路中常用的有兩種邏輯,一種是正邏輯,一種是負邏輯。
正邏輯是以隱亮高電平表示邏輯1,低電平表示邏輯0。負邏輯正好相反,以高電平表示邏輯友氏0,低電平表示邏輯1。
通常情況下都是採用正邏輯。
❷ 常用的基本門電路是哪幾個 其功能是
常用的門電路在邏輯功能上有與門、或門、非門、與非門、或非門、與或非門、異或門等幾種。
1、與門:實現邏輯「乘」運算的電路,有兩個以上輸入端,一個輸出端(一般電路都只有一個輸出端,ECL電路則有二個輸出端)。只有當所有輸入端都是高電平(邏輯「1」)時,該電路輸出才是高電平(邏輯「1」),否則輸出為低電平(邏輯「0」)。
2、或門
實現邏輯加的電路,又稱邏輯和電路,簡稱或門。此電路有兩個以上輸入端,一個輸出端。只要有一個或幾個輸入端是 「1」,或門的輸出即為 「1」。而只有所有輸入端為 「0」時,輸出才為 「0」。
3、非門
實現邏輯代數非的功能,即輸出始終和輸入保持相反。
4、與非門
若當輸入均為高電平1,則輸出為低電平0;若輸入中至少有一個為低電平0,則輸出為高電平1。與非門可以看作是與門和非門的疊加。
5、或非門
具有多端輸入和單端輸出的門電路。當任一輸入端(或多端)為高電平(邏輯「1」)時,輸出就是低電平(邏輯「0」);只有當所有輸入端都是低電平(邏輯「0」)時,輸出才是高電平(邏輯「1」)。
(2)6種邏輯電路擴展閱讀
門電路輸出端的電路結構有三種型式:有源負載推拉式(或互補式)輸出、集電極(或漏極)開路輸出和三態輸出。
推拉式輸出的門電路一般用於完成邏輯運算。集電極開路的門電路(OC門)在實現一定邏輯功能的同時,還能實現電平變換或驅動較高電壓、較大電流的負載:可以把兩個門的輸出端直接並聯,實現邏輯與的功能(稱「線與」聯接)。三態輸出門廣泛應用於和系統匯流排的聯接以及實現信號雙向傳輸等方面。
❸ 邏輯門電路的詳細介紹
CMOS門電路
由單極型MOS管構成的門電路稱為Mos門電路。MOS電路具有製造工藝簡單、功耗低、集成度高、電源電壓使用范圍寬、抗干擾能力強等優點,特別適用於大規模集成電路。MOS門電路按所用MOS管的不同可分為三種類型:第一種是由PMOS管構成的PMOS門電路,其工作速度較低;第二種是由NMOS管構成的NMOS門電路,工作速度比PMOS電路要高,但比不上TTL電路;第三種是由PMOS管和NMOS管兩種管子共同組成的互補型電路,稱為CMOS電路,CMOS電路的優點突出,其靜態功耗極低,抗干擾能力強,工作穩定可靠且開關速度也大大高於NMOS和PMOS電路,故得到了廣泛應用。
MOS管主要參數
1、開啟電壓VT
·開啟電壓(又稱閾值電壓):使得源極S和漏極D之間開始形成導電溝道所需的柵極電壓;
·標準的N溝道MOS管,VT約為3~6V;
·通過工藝上的改進,可以使MOS管的VT值降到2~3V。
2、直流輸入電阻RGS
·即在柵源極之間加的電壓與柵極電流之比
·這一特性有時以流過柵極的柵流表示
·MOS管的RGS可以很容易地超過1010Ω。
3、漏源擊穿電壓BVDS
·在VGS=0(增強型)的條件下,在增加漏源電壓過程中使ID開始劇增時的VDS稱為漏源擊穿電壓BVDS
·ID劇增的原因有下列兩個方面:(1)漏極附近耗盡層的雪崩擊穿,(2)漏源極間的穿通擊穿。
·有些MOS管中,其溝道長度較短,不斷增加VDS會使漏區的耗盡層一直擴展到源區,使溝道長度為零,即產生漏源間的穿通,穿通後,源區中的多數載流子,將直接受耗盡層電場的吸引,到達漏區,產生大的ID4、柵源擊穿電壓BVGS
·在增加柵源電壓過程中,使柵極電流IG由零開始劇增時的VGS,稱為柵源擊穿電壓BVGS。
5、低頻跨導gm
·在VDS為某一固定數值的條件下,漏極電流的微變數和引起這個變化的柵源電壓微變數之比稱為跨導
·gm反映了柵源電壓對漏極電流的控制能力
·是表徵MOS管放大能力的一個重要參數
·一般在十分之幾至幾mA/V的范圍內
6、導通電阻RON
·導通電阻RON說明了VDS對ID的影響,是漏極特性某一點切線的斜率的倒數
·在飽和區,ID幾乎不隨VDS改變,RON的數值很大,一般在幾十千歐到幾百千歐之間
·由於在數字電路中,MOS管導通時經常工作在VDS=0的狀態下,所以這時的導通電阻RON可用原點的RON來近似
·對一般的MOS管而言,RON的數值在幾百歐以內
7、極間電容
·三個電極之間都存在著極間電容:柵源電容CGS、柵漏電容CGD和漏源電容CDS
·CGS和CGD約為1~3pF
·CDS約在0.1~1pF之間
8、低頻雜訊系數NF
·雜訊是由管子內部載流子運動的不規則性所引起的
·由於它的存在,就使一個放大器即便在沒有信號輸人時,在輸出端也出現不規則的電壓或電流變化
·雜訊性能的大小通常用雜訊系數NF來表示,它的單位為分貝(dB)
·這個數值越小,代表管子所產生的雜訊越小
·低頻雜訊系數是在低頻范圍內測出的雜訊系數
·場效應管的雜訊系數約為幾個分貝,它比雙極性三極體的要小
CMOS反相器
CMOS邏輯門電路是在TTL電路問世之後,所開發出的第二種廣泛應用的數字集成器件,從發展趨勢來看,由於製造工藝的改進,CMOS電路的性能有可能超越TTL而成為佔主導地位的邏輯器件。CMOS電路的工作速度可與TTL相比較,而它的功耗和抗干擾能力則遠優於TTL。此外,幾乎所有的超大規模存儲器件,以及PLD器件都採用CMOS藝製造,且費用較低。早期生產的CMOS門電路為4000系列,隨後發展為4000B系列。當前與TTL兼容的CMO器件如74HCT系列等可與TTL器件交換使用。MOSFET有P溝道和N溝道兩種,每種中又有耗盡型和增強型兩類。由N溝道和P溝道兩種MOSFET組成的電路稱為互補MOS或CMOS電路。CMOS反相器電路,由兩只增強型MOSFET組成,其中一個為N溝道結構,另一個為P溝道結構。為了電路能正常工作,要求電源電壓VDD大於兩個管子的開啟電壓的絕對值之和,即VDD>(VTN+|VTP|)。
CMOS門電路
1、與非門電路:包括兩個串聯的N溝道增強型MOS管和兩個並聯的P溝道增強型MOS管。每個輸入端連到一個N溝道和一個P溝道MOS管的柵極。當輸入端A、B中只要有一個為低電平時,就會使與它相連的NMOS管截止,與它相連的PMOS管導通,輸出為高電平;僅當A、B全為高電平時,才會使兩個串聯的NMOS管都導通,使兩個並聯的PMOS管都截止,輸出為低電平。因此,這種電路具有與非的邏輯功能,即n個輸入端的與非門必須有n個NMOS管串聯和n個PMOS管並聯。
2.或非門電路:包括兩個並聯的N溝道增強型MOS管和兩個串聯的P溝道增強型MOS管。當輸入端A、B中只要有一個為高電平時,就會使與它相連的NMOS管導通,與它相連的PMOS管截止,輸出為低電平;僅當A、B全為低電平時,兩個並聯NMOS管都截止,兩個串聯的PMOS管都導通,輸出為高電平。因此,這種電路具有或非的邏輯功能,其邏輯表達式為。顯然,n個輸入端的或非門必須有n個NMOS管並聯和n個PMOS管並聯。比較CMOS與非門和或非門可知,與非門的工作管是彼此串聯的,其輸出電壓隨管子個數的增加而增加;或非門則相反,工作管彼此並聯,對輸出電壓不致有明顯的影響。因而或非門用得較多。
3、異或門電路:它由一級或非門和一級與或非門組成。或非門的輸出。而與或非門的輸出L即為輸入A、B的異或如在異或門的後面增加一級反相器就構成異或非門,由於具有的功能,因而稱為同或門。
CMOS傳輸門
MOSFET的輸出特性在原點附近呈線性對稱關系,因而它們常用作模擬開關。模擬開關廣泛地用於取樣——保持電路、斬波電路、模數和數模轉換電路等。下面著重介紹CMOS傳輸門。所謂傳輸門(TG)就是一種傳輸模擬信號的模擬開關。CMOS傳輸門由一個P溝道和一個N溝道增強型MOSFET並聯而成,如上圖所示。TP和TN是結構對稱的器件,它們的漏極和源極是可互換的。設它們的開啟電壓|VT|=2V且輸入模擬信號的變化范圍為-5V到+5V。為使襯底與漏源極之間的PN結任何時刻都不致正偏,故TP的襯底接+5V電壓,而TN的襯底接-5V電壓。兩管的柵極由互補的信號電壓(+5V和-5V)來控制,分別用C和表示。傳輸門的工作情況如下:當C端接低電壓-5V時TN的柵壓即為-5V,vI取-5V到+5V范圍內的任意值時,TN均不導通。同時、TP的柵壓為+5V,TP亦不導通。可見,當C端接低電壓時,開關是斷開的。為使開關接通,可將C端接高電壓+5V。此時TN的柵壓為+5V,vI在-5V到+3V的范圍內,TN導通。同時TP的棚壓為-5V,vI在-3V到+5V的范圍內TP將導通。由上分析可知,當vI<-3V時,僅有TN導通,而當vI>+3V時,僅有TP導通當vI在-3V到+3V的范圍內,TN和TP兩管均導通。進一步分析還可看到,一管導通的程度愈深,另一管的導通程度則相應地減小。換句話說,當一管的導通電阻減小,則另一管的導通電阻就增加。由於兩管系並聯運行,可近似地認為開關的導通電阻近似為一常數。這是CMOS傳輸門的優點。在正常工作時,模擬開關的導通電阻值約為數百歐,當它與輸入阻抗為兆歐級的運放串接時。可以忽略不計。CMOS傳輸門除了作為傳輸模擬信號的開關之外,也可作為各種邏輯電路的基本單元電路。
❹ 時序邏輯電路有哪些
時序邏輯電路有以下3種:
1、時序邏輯電路的設計(一)
下圖的時序邏輯電路是:設計一個串列數據檢測器,對它的要求是:連續輸入3個或3個以上的1時輸出為1,其他輸入情況下輸出為0。
(4)6種邏輯電路擴展閱讀:
時序邏輯電路的特點:
1、功能特點:電路在某采樣周期內的穩態輸出Y(n),不僅取決於該采樣周期內的「即刻輸入X(n)」,而且還與電路原來的狀態Q(n)有關。(通常Q(n)記錄了以前若干周期內的輸入情況)
2、結構特點:除含有組合電路外,時序電路必須含有存儲信息的有記憶能力的電路:觸發器、寄存器、計數器等。
3、信號衰減和畸變:長的並行匯流排和控制線可能會發生交互串擾和傳輸線故障,表現為相鄰的信號線出現尖峰脈沖(交互串擾),或驅動線上形成減幅振盪(相當於邏輯電平的多次轉換),從而可能加入錯誤數據或控制信號。發生信號衰減的可能原因比較多,常見的有高濕度環境、長的傳輸線、高速率轉換等。而大的電子干擾源會產生電磁干擾(EMI),導致信號畸變,引起電路的功能紊亂。
❺ 門電路與門邏輯電路圖講解。
門電路的輸入
用以實現基本邏輯運算和復合邏輯運算的單元電路稱為門電路。常用的門電路在邏輯功能上有與門、或門、非門、與非門、或非門、與或非門、異或門等幾種。 「門」是這樣的一種電路:它規定各個輸入信號之間滿足某種邏輯關系時,才有信號輸出,通常有下列三種門電路:與門、或門、非門(反相器)。從邏輯關系看,門電路的輸入端或輸出端只有兩種狀態,無信號以「0」表示,有信號以「1」表示。也可以這樣規定:低電平為「0」,高電平為「1」,稱為正邏輯。反之,如果規定高電平為「0」,低電平為「1」稱為負邏輯,然而,高與低是相對的,所以在實際電路中要選說明採用什麼邏輯,才有實際意義,例如,負與門對「1」來說,具有「與」的關系,但對「0」來說,卻有「或」的關系,即負與門也就是正或門;同理,負或門對「1」來說,具有「或」的關系,但對「0」來說具有「與」的關系,即負或門也就是正與門。
基本的邏輯電路
凡是對脈沖通路上的脈沖起著開關作用的電子線路就叫做門電路,是基本的邏輯電路。門電路可以有一個或多個輸入端,但只有一個輸出端。門電路的各輸入端所加的脈沖信號只有滿足一定的條件時,「門」才打開,即才有脈沖信號輸出。從邏輯學上講,輸入端滿足一定的條件是「原因」,有信號輸出是「結果」,門電路的作用是實現某種因果關系——邏輯關系。所以門電路是一種邏輯電路。基本的邏輯關系有三種:與邏輯、或邏輯、非邏輯。與此相對應,基本的門電路有與門、或門、非門。
集成電路
分立元件組成
門電路可用分立元件組成,也可做成集成電路,但目前實際應用的都是集成電路。由於單一品種的與非門可以構成各種復雜的數字邏輯電路,而器件品種單一,給備件、調試都會帶來很大方便,所以集成電路工業產品中並沒有與門、或門,而供應與非門。
與門電路真值表
A B 結果 0 0 0 0 1 0 1 0 0 1 1 1 或門電路真值表: A B 結果 0 0 0 0 1 1 1 0 1 1 1 1 非門電路真值表: A 結果 0 1 1 0
------------------------------------------
門邏輯電路圖(就是相應電路圖)網路里發不上去
❻ 我們學過的基本邏輯門電路有哪些
應該說我們學過的基本邏輯門電路有與門邏輯電路非門邏輯電路與非門邏輯電路和或門邏輯電路。這些都是最基本的邏輯門電路。
❼ 基本的邏輯電路有哪些
邏輯電路按其邏輯功能和結構特點可分為組合邏輯電路和時序邏輯電路。
單一的與門回、或門、與非門答、或非門、非門等邏輯門不足以完成復雜的數字系統設計要求。組合邏輯電路是採用兩個或兩個以上基本邏輯門來實現更實用、復雜的邏輯功能。
一、組合邏輯電路的基本特點
組合邏輯電路是由與門、或門、非門、與非門、或非門等邏輯門電路組合而成的,組合邏輯電路不具有記憶功能,它的某一時刻的輸出直接由該時刻電路的輸入狀態所決定,與輸入信號作用前的電路狀態無關。
二、組合邏輯電路的分析方法
組合邏輯電路的分析方法一般按以下步驟進行:
1. 根據邏輯電路圖,由輸入到輸出逐級推導出輸出邏輯函數式。
2. 對邏輯函數式進行化簡和變換,得到最簡式。
3. 由化簡的邏輯函數式列出真值表。
4. 根據真值表分析、確定電路所完成的邏輯功能。
例1 分析如圖所示電路的邏輯功能。
❽ 如何看懂電路圖(六):數字邏輯電路詳解
數字電子電路中的後起之秀是數字邏輯電路。把它叫做數字電路是因為電路中傳遞的雖然也是脈沖,但這些脈沖是用來表示二進制數碼的,例如用高電平表示 1 ,低電平表示 0 。聲音圖像文字等信息經過數字化處理後變成了一串串電脈沖,它們被稱為數字信號。能處理數字鄭友信號的電路就稱為數字電路。 這種電路同時又被叫做邏輯電路,那是因為電路中的 1 和 0 還具有邏輯意義,例如邏輯 1 和邏輯 0 可以分別表示電路的接通和斷開、事件的是和否、邏輯推理的真和假等等。電路的輸出和輸入之間是一種邏輯關系。這種電路除了能進行二進制算術運算外還能完成邏輯運算和具有邏輯推理能力,所以才把它叫做邏輯電路。 由於數字邏輯電路有易於集成、傳輸質量高、有運算和邏輯推理能力等優點,因此被廣泛用於計算機、自動控制、通信、測量等領域。一般家電產品中,如定時器、告警器、控制器、電子鍾表、電子玩具等都要用數字邏輯電路。 數字邏輯電路的第一個特點是為了突出邏輯兩個字,使用的是獨特的圖形符號。數字邏輯電路中有門電路和觸發器兩種基本單元電路,它們都是以晶體管和電阻等元件組成的,但在邏輯電路中我們只用幾個簡化了的圖形符號去表示它們,而不畫出它們的具體電路,也不管它們使用多高電壓,是 TTL 電路還是 CMOS 電路等等。按邏輯功能要求把這些圖形符號組合起來畫成的圖就是邏輯電路圖,它完全不同於一般的放大振盪或脈沖電路圖。 數字電路中有關信息是包含在 0 和 1 的數字組合內的,所以只要電路能明顯地區分開 0 和 1 , 0 和 1 的組合關系沒有破壞就行,脈沖波形的好壞喊正槐我們是不大理會的。所以數字邏輯電路的第二個特點是我們主要關心它能完成什麼樣的邏輯功清毀能,較少考慮它的電氣參數性能等問題。也因為這個原因,數字邏輯電路中使用了一些特殊的表達方法如真值表、特徵方程等,還使用一些特殊的分析工具如邏輯代數、卡諾圖等等,這些也都與放大振盪電路不同。 門電路和觸發器 ( 1 )門電路 門電路可以看成是數字邏輯電路中最簡單的元件。目前有大量集成化產品可供選用。 最基本的門電路有 3 種:非門、與門和或門。非門就是反相器,它把輸入的 0 信號變成 1 , 1 變成 0 。這種邏輯功能叫非,如果輸入是 A ,輸出寫成 P=A 。與門有 2 個以上輸入,它的功能是當輸入都是 1 時,輸出才是 1 。這種功能也叫邏輯乘,如果輸入是 A 、 B ,輸出寫成 P=A·B 。或門也有 2 個以上輸入,它的功能是輸入有一個 1 時,輸出就是 1 。這種功能也叫邏輯加,輸出就寫成 P=A + B 。 把這三種基本門電路組合起來可以得到各種復合門電路,如與門加非門成與非門,或門加非門成或非門。圖 1 是它們的圖形符號和真值表。此外還有與或非門、異或門等等。 數字集成電路有 TTL 、 HTL 、 CMOS 等多種,所用的電源電壓和極性也不同,但只要它們有相同的邏輯功能,就用相同的邏輯符號。而且一般都規定高電平為 1 、低電平為 0 。
❾ 組合邏輯電路有哪些
組合邏輯電路有:有編碼器、解碼器、數據選擇器、加法器、數值比較器、函數發生器、奇偶校驗器/發生器等。
組合邏輯電路的分析,是指對電路的狀態變化過程進行分析,進而得出電路所要實現的功能。組合邏輯電路分析主要就是列出輸入與輸出的邏輯表達式並化簡。一般步驟襪賀薯是根據邏輯圖列出邏輯表達式,根據表達式列出正值表,對正值表進行運算化簡,得到簡化的邏輯表達式。
組合邏輯電路由什麼組成:
數字電路根據邏輯功能的不同特點,可以分成兩大類,一類叫組合邏輯電路(簡稱組合電路),另一類叫做時序邏輯電路(簡稱時序電路)。
組合邏輯電路在邏輯功能上的特點是任意時刻的輸出僅僅取決於該時刻的輸入,與電路原來的狀態無關。而時序邏輯電路在邏輯功能上的特點是任意時刻的輸出不僅取決於當時的輸入信號,而且還取決於電路原來的狀態,或者說,還與以前的輸入有關。
❿ 數字邏輯電路可以分為哪兩種類型
數字邏輯電路可以分為哪兩種類型
TTL、CMOS。