⑴ 如何設計奇偶分析電路,比如4位奇偶校驗電路
異或門並聯。回答
http://wenku..com/view/9b4420f5f61fb7360b4c6586.html
⑵ 數字電路 用74Ls151設計一個四位奇校驗邏輯電路 過程詳細一點 需要邏輯電路圖 和邏輯表達式
真值表:
ABCD Y
0000 0
0001 1
0010 1
0011 0
0100 1
0101 0
0110 0
0111 1
1000 1
1001 0
1010 0
1011 1
1100 0
1101 1
1110 1
1111 0
表達式:
Y=A』B』C』D+A』B』CD』+A』BC』D』+AB』C』D』+ABCD』+ABC』D+AB』CD+A』BCD,
連接圖:
74151的端子A2、A1、A0分別接A、B、C,
74151的端子D0、D3、D5、D6接D,D1、D2、D4、D7接D』,
74151的輸出端為Y。
(2)4位奇偶校驗電路擴展閱讀:
在asic設計和pld設計中組合邏輯電路設計的最簡化是很重要的,在設計時常要求用最少的邏輯門或導線實現。在asic設計和pld設計中需要處理大量的約束項,值為1或0的項卻是有限的,提出組合邏輯電路設計的一種新方法。
與邏輯表示只有在決定事物結果的全部條件具備時,結果才發生的因果關系。輸出變數為1的某個組合的所有因子的與表示輸出變數為1的這個組合出現、所有輸出變數為0的組合均不出現,因而可以表示輸出變數為1的這個組合。
組合邏輯電路的分析分以下幾個步驟:
(1)有給定的邏輯電路圖,寫出輸出端的邏輯表達式;
(2)列出真值表;
(3)通過真值表概括出邏輯功能,看原電路是不是最理想,若不是,則對其進行改進。
⑶ 如何用74LS151設計4位奇偶校驗電路
如果傳輸數據是3位的話,假設你需要奇校驗
那麼把數據位連到151片子的ABC埠,回而D0~D7分別連到Vcc或GND,具體答的電位高低為:
D0-----H
D1-----L
D2-----L
D3-----H
D4-----L
D5-----H
D6-----H
D7-----L
最後的輸出為YABC,對應為增加奇校驗的數據
⑷ 用8選1數據選擇器74ls151設計四位奇偶校驗電路怎麼弄!!急!!!
Y是同相輸出端,W是反向輸出端。X表示隨意態。G』=1時,禁止工作,Y端輸出始終為0,W端輸出始終為1;G』=0,參考如下:
1111 0表達式:Y=A』B』C』D+A』B』CD』+A』BC』D』+AB』C』D』+ABCD』+ABC』D+AB』CD+A』BCD,
連接圖:74151的端子A2、A1、A0分別接A、B、C,74151的端子D0、D3、D5、D6接D,D1、D2、D4、D7接D』,74151的輸出端為Y。
真值表:ABCD Y,0000 0,0001 1,0010 1,0011 0,0100 1,0101 0,0110 0,0111 1,1000 11001 0,1010 0,1011 1,1100 0,1101 1,1110 1。
(4)4位奇偶校驗電路擴展閱讀:
在 asic 設計和 pld 設計中,簡化組合邏輯電路的設計非常重要,因為這些設計通常需要最少的邏輯門或導線。 在專用集成電路設計和可編程邏輯器件設計中,有很多約束條件需要處理,但只有有限的1或0。 本文提出了一種新的組合邏輯電路設計方法。 以及一種因果關系的邏輯表示。
其中結果只有在所有決定事物結果的條件都滿足的情況下才發生。 與輸出變數為1的組合的所有因子不會與輸出變數為1的組合一起出現,與輸出變數為0的組合也不會出現,因此可以表示與輸出變數為1的組合。
組合邏輯電路的分析分以下幾個步驟:
(1)有給定的邏輯電路圖,寫出輸出端的邏輯表達式;
(2)列出真值表;
(3)通過真值表概括出邏輯功能,看原電路是不是最理想,若不是,則對其進行改進。
⑸ 數字電路:設計四位數數據的輸入時的奇偶校驗電路 用異或門(74LS86)實現4位數據輸入的偶校驗