導航:首頁 > 電器電路 > 集成電路71

集成電路71

發布時間:2023-01-25 00:34:49

① 集成電路是怎麼生產的

環境與靜電對集成電路封裝過程的影響

hc360慧聰網電子行業頻道 2003-09-29 17:21:27

摘要:本文主要敘述了半導體集成電路在封裝過程中,環境因素和靜電因素對IC封裝方面的影響,同時對封裝工藝中提高封裝成品率也作了一點探討。
關鍵詞:環境因素;靜電防護;封裝

引言

現代發達國家經濟發展的重要支柱之一--集成電路(以下稱IC)產業發展十分迅速。自從1958年世界上第一塊IC問世以來,特別是近20年來,幾乎每隔2-3年就有一代產品問世,至目前,產品以由初期的小規模IC發展到當今的超大規模IC。IC設計、IC製造、IC封裝和IC測試已成為微電子產業中相互獨立又互相關聯的四大產業。微電子已成為當今世界各項尖端技術和新興產業發展的前導和基礎。有了微電子技術的超前發展,便能夠更有效地推動其它前沿技術的進步。隨著IC的集成度和復雜性越來越高,污染控制、環境保護和靜電防護技術就越盲膨響或制約微電子技術的發展。同時,隨著我國國民經濟的持續穩定增長和生產技術的不斷創新發展,生產工藝對生產環境的要求越來越高。大規模和超大規模Ic生產中的前後道各工序對生產環境提出了更高要求,不僅僅要保持一定的溫、濕度、潔凈度,還需要對靜電防護引起足夠的重視。

2 環境因素對IC封裝的影響

在半導體IC生產中,封裝形式由早期的金屬封裝或陶瓷封裝逐漸向塑料封裝方向發展。塑料封裝業隨著IC業快速發展而同步發展。據中國半導體信息網對我國國內28家重點IC製造業的IC總產量統計,2001年為44.12億塊,其中95%以上的IC產品都採用塑料封裝形式。

眾所周知,封裝業屬於整個IC生產中的後道生產過程,在該過程中,對於塑封IC、混合IC或單片IC,主要有晶圓減薄(磨片)、晶圓切割(劃片)、上芯(粘片)、壓焊(鍵合)、封裝(包封)、前固化、電鍍、列印、後固化、切筋、裝管、封後測試等等工序。各工序對不同的工藝環境都有不同的要求。工藝環境因素主要包括空氣潔凈度、高純水、壓縮空氣、C02氣、N:氣、溫度、濕度等等。

對於減薄、劃片、上芯、前固化、壓焊、包封等工序原則上要求必須在超凈廠房內設立,因在以上各工序中,IC內核--芯粒始終裸露在外,直到包封工序後,芯粒才被環氧樹脂包裹起來。這樣,包封以後不僅能對IC芯粒起著機械保護和引線向外電學連接的功能,而且對整個晶元的各種參數、性能及質量都起著根本的保持作用。在以上各工序中,哪個環節或因素不合要求都將造成芯粒的報廢,所以說,凈化區內工序對環境諸因素要求比較嚴格和苛刻。超凈廠房的設計施工要嚴格按照國家標准GB50073-2001《潔凈廠房設計規范》的內容進行。

2.1 空調系統中潔凈度的影響

對於凈化空調系統來講,空氣調節區域的潔凈度是最重要的技術參數之一。潔凈廠房的潔凈級別常以單位體積的空氣中最大允許的顆粒數即粒子計數濃度來衡量。為了和國際標准盡快接軌,我國在根據IS014644-1的基礎上制定了新的國家標准GB50073-2001《潔凈廠房設計規范》,其中把潔凈室的潔凈度劃分了9個級別,具體見表1所示。

結合不同封裝企業的凈化區域面積的大小不一,再加之由於塵粒在各工序分布的不均勻性和隨機性,如何針對不同情況來確定合適恰當的採集測試點和頻次,使潔凈區域內潔凈度控制工作既有可行性,又具有經濟性,進而避免偶然性,各封裝企業可依據國家行業標准JGJ71-91《潔凈室施工及驗收規范》中的規定靈活掌握。具體可參照表2進行。

由於微電子產品生產中,對環境中的塵粒含量和潔凈度有嚴格的要求,目前,大規模IC生產要求控制0.1μm的塵粒達到1級甚至更嚴。所以對IC封裝來說,凈化區內的各工序的潔凈度至少必須達到1級。

2.2超純水的影響

IC的生產,包括IC封裝,大多數工序都需要超純水進行清洗,晶圓及工件與水直接接觸,在封裝過程中的減薄工序和劃片工序,更是離不開超純水,一方面晶圓在減薄和劃片過程中的硅粉雜質得到洗凈,而另一方面純水中的微量雜質又可能使芯粒再污染,這毫無疑問將對封裝後的IC質量有著極大的影響。

隨著IC集成度的進一步提高,對水中污染物的要求也將更加嚴格。據美國提出的水質指標說明,集成度每提高一代,雜質都要減少1/2~1/10。表3所示為最新規定的對超純水隨半導體IC進展的不同要求。

從表3可以看到,隨著半導體IC設計規則從1.5~0.25μm的變化,相應地超純水的水質除電阻率已接近理論極限值外,其TOC(總有機碳)、DO(溶解氧)、Si02、微粒和離子性雜質均減少2-4個數量級。

在當前的水處理中,各項雜質處理的難易程度依次是TOC、SiO2、DO、電阻率,其中電阻率達到18MΩ·cm(25℃)是當前比較容易達到的。由於TOC含量高會使柵氧化膜尤其是薄柵氧化膜中缺陷密度增大,所以柵愈薄要求TOC愈低,況且現在IC技術的發展趨勢中,晶元上柵膜越來越薄,故降低TOC是當前和今後的最大難點,因而已成為當今超純水水質的象徵和重心。據有關資料介紹,在美國晶元廠中,50%以上的成品率損失起因於化學雜質和微粒污染;在日本工廠中由於微粒污染引起器件電氣特性的不良比例,已由2μm的70%上升到0.8μm超大規模IC的90%以上,可見IC線條寬度越細,其危害越突出。相應的在IC封裝過程中超純水的重要性就顯而易見了。

在半導體製造工藝中,大約有80%以上的工藝直接或間接與超純水,並且大約有一半以上工序,矽片與水接觸後,緊接著就進人高溫過程,若此時水中含有雜質就會進入矽片而導致IC器件性能下降、成品率降低。確切一點說,向生產線提供穩定優質的超純水將涉及到企業的成本問題。

2.3純氣的影響

在IC的加工與製造封裝中,高純的氣體可作為保護氣、置換氣、運載氣、反應氣等,為保證晶元加工與封裝的成品率和可靠性,其中一個重要的環節,就是嚴格控制加工過程中所用氣體的純度。所謂"高純"或"超純"也不是無休止的要求純而又純,而是指把危害IC性能、成品率和可靠性的有害雜質及塵粒必須減少到一定值以下。表4列出了半導體大規模IC加工與製造中用的幾種常用氣體的純度。

例如在IC封裝過程中,把待減薄的晶圓,劃後待粘片的晶圓,粘片固化後待壓焊的引線框架(LF)與芯粒放在高純的氮氣儲藏櫃中可有效地防止污染和氧化;把高純的C02氣體混合人高純水中,可產生一定量的H+,這樣的混合水具有一定的消除靜電吸附作用,代劃片工序使用可有效地去除劃痕內和芯粒表面的硅粉雜質,以此來減少封裝過程中的芯粒浪費。

2.4 溫、濕度的影響

溫、濕度在IC的生產中扮演著相當重要的角色,幾乎每個工序都與它們有密不可分的關系。GB50073-2001《潔凈廠房設計規范》中明確強調了對潔凈室溫、濕度的要求要按生產工藝要求來確定,並按冬、夏季分別規定。見表5。

根據國家要求標准,也結合我廠IC塑封生產線的實際情況,特對相關工序確定了溫、濕度控制的范圍,運行數年來效果不錯。控制情況見表6。

但是,由於空調系統發生故障,在2001年12月18日9:30~9:40期間,粘片工序工作區域發生了一起濕度嚴重超標事故。當時相對濕度高達86.7%RH,而在正常情況下相對濕度為45~55%RH。

當時濕度異常時粘片現場狀況描述如下:

所有現場桌椅板凳、玻璃、設備、晶圓、晶元以及人身上的防靜電服表面都有嚴重的水汽,玻璃上的水汽致使室內人看不清過道,用手觸摸桌椅設備表面,都有很明顯的手指水跡印痕。更為嚴重的是在粘片工序現場存放的晶元有許多,其中SOPl6L產品7088就在其列,對其成品率的影響見表7所示。所有這些產品中還包括其它系列產品,都象經過了一次"蒸汽
浴"一樣。

從下表可看出或說明以下問題:

針對這批7088成品率由穩到不穩,再到嚴重下降這一現象,我們對粘片、壓焊、塑封等工序在此批次產品加工期間的各種工藝參數,原材料等使用情況進行了詳細匯總,沒有發現異常情況,排除了工藝等方面的原因。

事後進一步對廢品率極高的18#、21#、25#、340、55#卡中不合格晶進行了超聲波掃描,發現均有不同程度的離層,經解剖發現:從離層處發生裂痕、金絲斷裂、部分晶元出現裂紋。最後得出結論如下:

(1)造成成品率下降的原因主要是封裝離層處產生裂痕,導致晶元裂紋或金絲斷裂。

(2)產生離層的原因是由於晶元表面水汽包封在塑封體內產生。

由此可見,溫、濕度對IC封裝生產中的重大影響!

2.5其它因素的影響

諸如壓差因素、微振因素、雜訊因素等對IC封裝加工中都有一定的影響。鑒於篇幅所限,這里就不再逐一贅述。

3靜電因素對IC封裝的影響

首先,靜電產生的原因是隨處可見的。

在科技飛速發展和工業生產高度自動化的今天,靜電在工業生產中的危害已是顯而易見的,它可以造成各種障礙,限制自動化水平的提高和影響產品質量。這里結合我廠在集成電路封裝、生產過程的實際情況來說明之所以有靜電的產生,主要有以下幾個方面的原因。

3.1 生產車間建築裝修材料多採用高阻材料

IC生產工藝要求使用潔凈車間或超凈車間。要求除塵微粒粒徑從以往的0.3μm變到0.1μm擬下,塵粒密度約為353個/m3。為此,除了安裝各吸塵設備之外,還要採用無機和有機不發塵材料,以防起塵。但對於建材的電性能沒有作為一項指標考慮進去。工業企業潔凈廠房設計規范中也未作規定。IC工廠的潔凈廠房主要採用的室內裝修材料有:聚氨酯彈性地面、尼綸、硬塑料、聚乙烯、塑料壁紙、樹脂、木材、白瓷板、瓷漆、石膏等等。上述材料中,大部分是高分子化合物或絕緣體。例如,有機玻璃體電阻率為1012~1014Ω·cm,聚乙烯體電阻率為1013~1015n·cm,因而導電性能比較差,某種原因產生靜電不容易通過
它們向大地泄漏,從而造成靜電的積聚。

3.2人體靜電

潔凈廠房操作人員的不同動作和來回走動,鞋底和地面不斷的緊密接觸和分離,人體各部分也有活動和磨擦,不論是快走、慢走,小跑都會產生靜電,即所謂步行帶電;人體活動後起立,人體穿的工作服與椅子面接觸後又分離也會產生靜電。人體的靜電電壓如果消不掉,而去接觸IC晶元,就可能在不知不覺中造成IC的擊穿。

3.3 空氣調節和空氣凈化引起的靜電

由於IC生產要求在45-55%RH的條件下進行,所以要實行空氣調節,同時要進行空氣凈化。降濕的空氣要經過初效過濾器、中效過濾器、高效過濾器和風管送人潔凈室。一般總風管風速為8~10m/s,風管內壁塗油漆,當乾燥的空氣和風管,乾燥的空氣和過濾器作相對運動時,都會產生靜電。應該引起注意的是靜電與濕度有著較敏感的關系。

另外,運送半成品和IC成品在包裝運輸過程中都會產生靜電,這都是靜電起電的因素之一。

其次,靜電對IC的危害是相當大的。

一般來說,靜電具有高電位、強電場的特點,在靜電起電-放電過程中,有時會形成瞬態大電流放電和電磁脈沖(EMP),產生頻譜很寬的電磁輻射場。另外,與常規電能量相比,靜電能量比較小,在自然起電-放電過程中,靜電放電(ESD)參數是不可控制的,是一種難於重復的隨機過程,因此它的作用往往被人們所忽視。尤其在微電子技術領域,它給我們造成的危害卻是驚人的,據報道每年因靜電造成直接經濟損失高達幾億元人民幣,靜電危害以成為發展微電子工業的重大障礙。

在半導體器件生產車間,由於塵埃吸附在晶元上,IC尤其是超大規模集成電路(VLSI)的成品率會大大下降。

IC生產車間操作人員都穿潔凈工作服,若人體帶靜電,則極易吸附塵埃、污物等,若這些塵埃、污物被帶到操作現場的話,將影響產品質量,惡化產品性能、大大降低Ic成品率。如果吸附的灰塵粒子的半徑大於100μm線條寬度約100μm時,薄膜厚度在50μm下時,則最易使產品報廢。

再次,靜電對IC的損害具有一定的特點。

(1)隱蔽性

除非發生靜電放電,人體不能直接感知靜電,但發生靜電放電人體也不一定能有電擊的感覺,這是因為人體感知的靜電放電電壓為2~3kv,所以靜電具有隱蔽性。

(2)潛在性

有些匯受到靜電損傷後的性能沒有明顯的下降,但多次累加放電會給IC器件造成內傷而形成隱患。因此靜電對IC的損傷具有潛在性。

(3)隨機性

IC什麼情況下會遭受靜電破壞呢?可以這么說,從一個IC晶元產生以後一直到它損壞以前,所有的過程都受到靜電的威脅,而這些靜電的產生也具有隨機性,其損壞也具有隨機性。

(4)復雜性

靜電放電損傷的失效分析工作,因微電子IC產品的精、細、微小的結構特點而費時、費事、費財,要求較高的技術並往往需要使用高度精密儀器,即使如此,有些靜電損傷現象也難以與其它原因造成的損傷加以區別;使人誤把靜電放電損傷的失效當作其它失效,這在對靜電放電損害未充分認識之前,常常歸因於早期失效或情況不明的失效,從而不自覺地掩蓋了失效的真正原因。所以分析靜電對IC的損傷具有復雜性。

總而言之,在IC的加工生產和封裝過程中建立起靜電防護系統是很有必要的!

IC封裝生產線對靜電的要求更為嚴格。為了保證生產線的正常運行,對其潔凈廠房進行防靜電建築材料的整體裝修,對進出潔凈廠房的所有人員配備防靜電服裝等採取硬體措施外,封裝企業可根據國家有關標准和本企業的實際隋況制定出在防靜電方面的企業標准或具體要求,來配合IC封裝生產線的正常運轉。隨著我國IC封裝線的擴建、封裝能力的逐年提高、封裝品種的增加以及對產品質量和成品率的更高要求,相應地對各種軟、硬體要求和對全體從業人員的靜電防護意識的加強就顯得更為重要,而這也正扮演和充當著影響我們產品質量的"主要角色"和"無形殺手"。所以說,靜電防護將是目前和今後擺在我們整個IC行業的一大課題。

4結束語

綜上所述,環境諸多因素和靜電因素始終對IC的封裝加工過程起著很重要的作用,這也是IC的發展趨勢和封裝加工過程的固有特性所決定的,微電子半導體IC的超前發展,就勢必要求我們在環境與靜電方面緊緊跟上IC的發展,使之不要成為制約IC封裝加工發展的障礙和"絆腳石"。本文也正是出於這樣的考慮來進行拋磚引玉的。

② 71nl6e晶元是干什麼用的

71nl6e晶元實際上是半導體元件產品的統稱,屬於集成電路的一種。
製造晶元還需要一種重要的材料就是金屬。
晶元主要由半導體材料,固態電子器件,硅等材料經過多重負責的程序加工出來的。

③ 2018年集成電路采購金額全球前三的是哪三個公司

小米、惠普企業、金士頓。
根據第一財經官網可知:小米(采購支出為71億美元)、惠普企業(采購支出為73億美元)、金士頓(采購支出為78億美元),這三個公司位於全球前三。
集成電路也稱為集成塊、晶元,是採用一定的工藝,把一個電路中所需要的器件和配線等,製作在一小塊矽片上,集聚成一個器件。

④ 數顯電壓表一般都用什麼晶元

建議使用SD8100,這款晶元能夠正四位顯示,精度高;交直流通用,無需AC/DC轉換;功耗也很低;可以直接驅動LCD;杭州晶華微電子免費提供方案

⑤ 超大規模集成電路的發展現狀

截至2012年晚期,數十億級別的晶體管處理器已經得到商用。隨著半導體製造工藝從32納米水平躍升到下一步22納米,這種集成電路會更加普遍,盡管會遇到諸如工藝角偏差之類的挑戰。值得注意的例子是英偉達的GeForce 700系列的首款顯示核心,代號『GK110』的圖形處理器,採用了全部71億個晶體管來處理數字邏輯。而Itanium的大多數晶體管是用來構成其3千兩百萬位元組的三級緩存。Intel Core i7處理器的晶元集成度達到了14億個晶體管。所採用的設計與早期不同的是它廣泛應用電子設計自動化工具,設計人員可以把大部分精力放在電路邏輯功能的硬體描述語言表達形式,而功能驗證、邏輯模擬、邏輯綜合、布局、布線、版圖等可以由計算機輔助完成。

⑥ 集成電路封裝的IC封裝

1、BGA(ball grid array)
球形觸點陳列,表面貼裝型封裝之一。在印刷基板的背面按陳列方式製作出球形凸點用 以 代替引腳,在印刷基板的正面裝配LSI 晶元,然後用模壓樹脂或灌封方法進行密封。也 稱為凸 點陳列載體(PAC)。引腳可超過200,是多引腳LSI 用的一種封裝。 封裝本體也可做得比QFP(四側引腳扁平封裝)小。例如,引腳中心距為1.5mm 的360 引腳 BGA 僅為31mm 見方;而引腳中心距為0.5mm 的304 引腳QFP 為40mm 見方。而且BGA 不 用擔心QFP 那樣的引腳變形問題。 該封裝是美國Motorola 公司開發的,首先在攜帶型電話等設備中被採用,今後在美國有可能在個人計算機中普及。最初,BGA 的引腳(凸點)中心距為1.5mm,引腳數為225。現在 也有 一些LSI 廠家正在開發500 引腳的BGA。 BGA 的問題是迴流焊後的外觀檢查。現在尚不清楚是否有效的外觀檢查方法。有的認為,由於焊接的中心距較大,連接可以看作是穩定的,只 能通過功能檢查來處理。 美國Motorola 公司把用模壓樹脂密封的封裝稱為OMPAC,而把灌封方法密封的封裝稱為GPAC(見OMPAC 和GPAC)。
2、BQFP(quad flat package with bumper)
帶緩沖墊的四側引腳扁平封裝。QFP 封裝之一,在封裝本體的四個角設置突起(緩沖墊) 以 防止在運送過程中引腳發生彎曲變形。美國半導體廠家主要在微處理器和ASIC 等電路中 採用 此封裝。引腳中心距0.635mm,引腳數從84 到196 左右(見QFP)。
3、碰焊PGA(butt joint pin grid array) 表面貼裝型PGA 的別稱(見表面貼裝型PGA)。
4、C-(ceramic)
表示陶瓷封裝的記號。例如,CDIP 表示的是陶瓷DIP。是在實際中經常使用的記號。
5、Cerdip
用玻璃密封的陶瓷雙列直插式封裝,用於ECL RAM,DSP(數字信號處理器)等電路。帶有 玻璃窗口的Cerdip 用於紫外線擦除型EPROM 以及內部帶有EPROM 的微機電路等。引腳中 心 距2.54mm,引腳數從8 到42。在日本,此封裝表示為DIP-G(G 即玻璃密封的意思)。
6、Cerquad
表面貼裝型封裝之一,即用下密封的陶瓷QFP,用於封裝DSP 等的邏輯LSI 電路。帶有窗 口的Cerquad 用於封裝EPROM 電路。散熱性比塑料QFP 好,在自然空冷條件下可容許1. 5~ 2W 的功率。但封裝成本比塑料QFP 高3~5 倍。引腳中心距有1.27mm、0.8mm、0.65mm、 0.5mm、 0.4mm 等多種規格。引腳數從32 到368。
7、CLCC(ceramic leaded chip carrier)
帶引腳的陶瓷晶元載體,表面貼裝型封裝之一,引腳從封裝的四個側面引出,呈丁字形 。 帶有窗口的用於封裝紫外線擦除型EPROM 以及帶有EPROM 的微機電路等。此封裝也稱為 QFJ、QFJ-G(見QFJ)。
8、COB(chip on board)
板上晶元封裝,是裸晶元貼裝技術之一,半導體晶元交接貼裝在印刷線路板上,晶元與 基 板的電氣連接用引線縫合方法實現,晶元與基板的電氣連接用引線縫合方法實現,並用 樹脂覆 蓋以確保可靠性。雖然COB 是最簡單的裸晶元貼裝技術,但它的封裝密度遠不如TAB 和 倒片 焊技術。
9、DFP(al flat package)
雙側引腳扁平封裝。是SOP 的別稱(見SOP)。以前曾有此稱法,現在已基本上不用。
10、DIC(al in-line ceramic package)
陶瓷DIP(含玻璃密封)的別稱(見DIP).
11、DIL(al in-line)
DIP 的別稱(見DIP)。歐洲半導體廠家多用此名稱。
12、DIP(al in-line package)
雙列直插式封裝。插裝型封裝之一,引腳從封裝兩側引出,封裝材料有塑料和陶瓷兩種 。 DIP 是最普及的插裝型封裝,應用范圍包括標准邏輯IC,存貯器LSI,微機電路等。 引腳中心距2.54mm,引腳數從6 到64。封裝寬度通常為15.2mm。有的把寬度為7.52mm 和10.16mm 的封裝分別稱為skinny DIP 和slim DIP(窄體型DIP)。但多數情況下並不加 區分, 只簡單地統稱為DIP。另外,用低熔點玻璃密封的陶瓷DIP 也稱為cerdip(見cerdip)。
13、DSO(al small out-lint)
雙側引腳小外形封裝。SOP 的別稱(見SOP)。部分半導體廠家採用此名稱。
14、DICP(al tape carrier package)
雙側引腳帶載封裝。TCP(帶載封裝)之一。引腳製作在絕緣帶上並從封裝兩側引出。由於 利 用的是TAB(自動帶載焊接)技術,封裝外形非常薄。常用於液晶顯示驅動LSI,但多數為 定製品。 另外,0.5mm 厚的存儲器LSI 簿形封裝正處於開發階段。在日本,按照EIAJ(日本電子機 械工 業)會標准規定,將DICP 命名為DTP。
15、DIP(al tape carrier package)
同上。日本電子機械工業會標准對DTCP 的命名(見DTCP)。
16、FP(flat package)
扁平封裝。表面貼裝型封裝之一。QFP 或SOP(見QFP 和SOP)的別稱。部分半導體廠家采 用此名稱。
17、flip-chip
倒焊晶元。裸晶元封裝技術之一,在LSI 晶元的電極區製作好金屬凸點,然後把金屬凸 點 與印刷基板上的電極區進行壓焊連接。封裝的佔有面積基本上與晶元尺寸相同。是所有 封裝技 術中體積最小、最薄的一種。 但如果基板的熱膨脹系數與LSI 晶元不同,就會在接合處產生反應,從而影響連接的可 靠 性。因此必須用樹脂來加固LSI 晶元,並使用熱膨脹系數基本相同的基板材料。
18、FQFP(fine pitch quad flat package)
小引腳中心距QFP。通常指引腳中心距小於0.65mm 的QFP(見QFP)。部分導導體廠家采 用此名稱。
19、CPAC(globe top pad array carrier)
美國Motorola 公司對BGA 的別稱(見BGA)。
20、CQFP(quad fiat package with guard ring)
帶保護環的四側引腳扁平封裝。塑料QFP 之一,引腳用樹脂保護環掩蔽,以防止彎曲變 形。 在把LSI 組裝在印刷基板上之前,從保護環處切斷引腳並使其成為海鷗翼狀(L 形狀)。 這種封裝 在美國Motorola 公司已批量生產。引腳中心距0.5mm,引腳數最多為208 左右。
21、H-(with heat sink)
表示帶散熱器的標記。例如,HSOP 表示帶散熱器的SOP。
22、pin grid array(surface mount type)
表面貼裝型PGA。通常PGA 為插裝型封裝,引腳長約3.4mm。表面貼裝型PGA 在封裝的 底面有陳列狀的引腳,其長度從1.5mm 到2.0mm。貼裝採用與印刷基板碰焊的方法,因而 也稱 為碰焊PGA。因為引腳中心距只有1.27mm,比插裝型PGA 小一半,所以封裝本體可製作得 不 怎麼大,而引腳數比插裝型多(250~528),是大規模邏輯LSI 用的封裝。封裝的基材有 多層陶 瓷基板和玻璃環氧樹脂印刷基數。以多層陶瓷基材製作封裝已經實用化。
23、JLCC(J-leaded chip carrier)
J 形引腳晶元載體。指帶窗口CLCC 和帶窗口的陶瓷QFJ 的別稱(見CLCC 和QFJ)。部分半 導體廠家採用的名稱。
24、LCC(Leadless chip carrier)
無引腳晶元載體。指陶瓷基板的四個側面只有電極接觸而無引腳的表面貼裝型封裝。是 高 速和高頻IC 用封裝,也稱為陶瓷QFN 或QFN-C(見QFN)。
25、LGA(land grid array)
觸點陳列封裝。即在底面製作有陣列狀態坦電極觸點的封裝。裝配時插入插座即可。現 已 實用的有227 觸點(1.27mm 中心距)和447 觸點(2.54mm 中心距)的陶瓷LGA,應用於高速 邏輯 LSI 電路。 LGA 與QFP 相比,能夠以比較小的封裝容納更多的輸入輸出引腳。另外,由於引線的阻 抗 小,對於高速LSI 是很適用的。但由於插座製作復雜,成本高,現在基本上不怎麼使用 。預計 今後對其需求會有所增加。
26、LOC(lead on chip)
晶元上引線封裝。LSI 封裝技術之一,引線框架的前端處於晶元上方的一種結構,晶元 的 中心附近製作有凸焊點,用引線縫合進行電氣連接。與原來把引線框架布置在晶元側面 附近的 結構相比,在相同大小的封裝中容納的晶元達1mm 左右寬度。
27、LQFP(low profile quad flat package)
薄型QFP。指封裝本體厚度為1.4mm 的QFP,是日本電子機械工業會根據制定的新QFP 外形規格所用的名稱。
28、L-QUAD
陶瓷QFP 之一。封裝基板用氮化鋁,基導熱率比氧化鋁高7~8 倍,具有較好的散熱性。 封裝的框架用氧化鋁,晶元用灌封法密封,從而抑制了成本。是為邏輯LSI 開發的一種 封裝, 在自然空冷條件下可容許W3的功率。現已開發出了208 引腳(0.5mm 中心距)和160 引腳 (0.65mm 中心距)的LSI 邏輯用封裝,並於1993 年10 月開始投入批量生產。
29、MCM(multi-chip mole)
多晶元組件。將多塊半導體裸晶元組裝在一塊布線基板上的一種封裝。根據基板材料可 分 為MCM-L,MCM-C 和MCM-D 三大類。 MCM-L 是使用通常的玻璃環氧樹脂多層印刷基板的組件。布線密度不怎麼高,成本較低 。 MCM-C 是用厚膜技術形成多層布線,以陶瓷(氧化鋁或玻璃陶瓷)作為基板的組件,與使 用多層陶瓷基板的厚膜混合IC 類似。兩者無明顯差別。布線密度高於MCM-L。
MCM-D 是用薄膜技術形成多層布線,以陶瓷(氧化鋁或氮化鋁)或Si、Al 作為基板的組 件。 布線密謀在三種組件中是最高的,但成本也高。
30、MFP(mini flat package)
小形扁平封裝。塑料SOP 或SSOP 的別稱(見SOP 和SSOP)。部分半導體廠家採用的名稱。
31、MQFP(metric quad flat package)
按照JEDEC(美國聯合電子設備委員會)標准對QFP 進行的一種分類。指引腳中心距為 0.65mm、本體厚度為3.8mm~2.0mm 的標准QFP(見QFP)。
32、MQUAD(metal quad)
美國Olin 公司開發的一種QFP 封裝。基板與封蓋均採用鋁材,用粘合劑密封。在自然空 冷 條件下可容許2.5W~2.8W 的功率。日本新光電氣工業公司於1993 年獲得特許開始生產 。
33、MSP(mini square package)
QFI 的別稱(見QFI),在開發初期多稱為MSP。QFI 是日本電子機械工業會規定的名稱。
34、OPMAC(over molded pad array carrier)
模壓樹脂密封凸點陳列載體。美國Motorola 公司對模壓樹脂密封BGA 採用的名稱(見 BGA)。
35、P-(plastic)
表示塑料封裝的記號。如PDIP 表示塑料DIP。
36、PAC(pad array carrier)
凸點陳列載體,BGA 的別稱(見BGA)。
37、PCLP(printed circuit board leadless package)
印刷電路板無引線封裝。日本富士通公司對塑料QFN(塑料LCC)採用的名稱(見QFN)。引
腳中心距有0.55mm 和0.4mm 兩種規格,正處於開發階段。
38、PFPF(plastic flat package)
塑料扁平封裝。塑料QFP 的別稱(見QFP)。部分LSI 廠家採用的名稱。
39、PGA(pin grid array)
陳列引腳封裝。插裝型封裝之一,其底面的垂直引腳呈陳列狀排列。封裝基材基本上都 采 用多層陶瓷基板。在未專門表示出材料名稱的情況下,多數為陶瓷PGA,用於高速大規模 邏輯 LSI 電路。成本較高。引腳中心距通常為2.54mm,引腳數從64 到447 左右。 了為降低成本,封裝基材可用玻璃環氧樹脂印刷基板代替。也有64~256 引腳的塑料PG A。 另外,還有一種引腳中心距為1.27mm 的短引腳表面貼裝型PGA(碰焊PGA)。(見表面貼裝 型PGA)。
40、piggy back
馱載封裝。指配有插座的陶瓷封裝,形關與DIP、QFP、QFN 相似。在開發帶有微機的設 備時用於評價程序確認操作。例如,將EPROM 插入插座進行調試。這種封裝基本上都是 定製 品,市場上不怎麼流通。
41、PLCC(plastic leaded chip carrier)
帶引線的塑料晶元載體。表面貼裝型封裝之一。引腳從封裝的四個側面引出,呈丁字形 , 是塑料製品。美國德克薩斯儀器公司首先在64k 位DRAM 和256kDRAM 中採用,現在已經 普 及用於邏輯LSI、DLD(或程邏輯器件)等電路。引腳中心距1.27mm,引腳數從18 到84。 J 形引腳不易變形,比QFP 容易操作,但焊接後的外觀檢查較為困難。 PLCC 與LCC(也稱QFN)相似。以前,兩者的區別僅在於前者用塑料,後者用陶瓷。但現 在已經出現用陶瓷製作的J 形引腳封裝和用塑料製作的無引腳封裝(標記為塑料LCC、PC LP、P -LCC 等),已經無法分辨。為此,日本電子機械工業會於1988 年決定,把從四側引出 J 形引 腳的封裝稱為QFJ,把在四側帶有電極凸點的封裝稱為QFN(見QFJ 和QFN)。
42、P-LCC(plastic teadless chip carrier)(plastic leaded chip currier)
有時候是塑料QFJ 的別稱,有時候是QFN(塑料LCC)的別稱(見QFJ 和QFN)。部分
LSI 廠家用PLCC 表示帶引線封裝,用P-LCC 表示無引線封裝,以示區別。
43、QFH(quad flat high package)
四側引腳厚體扁平封裝。塑料QFP 的一種,為了防止封裝本體斷裂,QFP 本體製作得 較厚(見QFP)。部分半導體廠家採用的名稱。
44、QFI(quad flat I-leaded packgac)
四側I 形引腳扁平封裝。表面貼裝型封裝之一。引腳從封裝四個側面引出,向下呈I 字 。 也稱為MSP(見MSP)。貼裝與印刷基板進行碰焊連接。由於引腳無突出部分,貼裝佔有面 積小 於QFP。 日立製作所為視頻模擬IC 開發並使用了這種封裝。此外,日本的Motorola 公司的PLL IC 也採用了此種封裝。引腳中心距1.27mm,引腳數從18 於68。
45、QFJ(quad flat J-leaded package)
四側J 形引腳扁平封裝。表面貼裝封裝之一。引腳從封裝四個側面引出,向下呈J 字形 。 是日本電子機械工業會規定的名稱。引腳中心距1.27mm。
材料有塑料和陶瓷兩種。塑料QFJ 多數情況稱為PLCC(見PLCC),用於微機、門陳列、 DRAM、ASSP、OTP 等電路。引腳數從18 至84。
陶瓷QFJ 也稱為CLCC、JLCC(見CLCC)。帶窗口的封裝用於紫外線擦除型EPROM 以及 帶有EPROM 的微機晶元電路。引腳數從32 至84。
46、QFN(quad flat non-leaded package)
四側無引腳扁平封裝。表面貼裝型封裝之一。現在多稱為LCC。QFN 是日本電子機械工業 會規定的名稱。封裝四側配置有電極觸點,由於無引腳,貼裝佔有面積比QFP 小,高度 比QFP 低。但是,當印刷基板與封裝之間產生應力時,在電極接觸處就不能得到緩解。因此電 極觸點 難於作到QFP 的引腳那樣多,一般從14 到100 左右。 材料有陶瓷和塑料兩種。當有LCC 標記時基本上都是陶瓷QFN。電極觸點中心距1.27mm。
塑料QFN 是以玻璃環氧樹脂印刷基板基材的一種低成本封裝。電極觸點中心距除1.27mm 外, 還有0.65mm 和0.5mm 兩種。這種封裝也稱為塑料LCC、PCLC、P-LCC 等。
47、QFP(quad flat package)
四側引腳扁平封裝。表面貼裝型封裝之一,引腳從四個側面引出呈海鷗翼(L)型。基材有 陶 瓷、金屬和塑料三種。從數量上看,塑料封裝占絕大部分。當沒有特別表示出材料時, 多數情 況為塑料QFP。塑料QFP 是最普及的多引腳LSI 封裝。不僅用於微處理器,門陳列等數字 邏輯LSI 電路,而且也用於VTR 信號處理、音響信號處理等模擬LSI 電路。引腳中心距 有1.0mm、0.8mm、 0.65mm、0.5mm、0.4mm、0.3mm 等多種規格。0.65mm 中心距規格中最多引腳數為304。 日本將引腳中心距小於0.65mm 的QFP 稱為QFP(FP)。但現在日本電子機械工業會對QFP 的外形規格進行了重新評價。在引腳中心距上不加區別,而是根據封裝本體厚度分為 QFP(2.0mm~3.6mm 厚)、LQFP(1.4mm 厚)和TQFP(1.0mm 厚)三種。
另外,有的LSI 廠家把引腳中心距為0.5mm 的QFP 專門稱為收縮型QFP 或SQFP、VQFP。 但有的廠家把引腳中心距為0.65mm 及0.4mm 的QFP 也稱為SQFP,至使名稱稍有一些混亂 。 QFP 的缺點是,當引腳中心距小於0.65mm 時,引腳容易彎曲。為了防止引腳變形,現已 出現了幾種改進的QFP 品種。如封裝的四個角帶有樹指緩沖墊的BQFP(見BQFP);帶樹脂 保護 環覆蓋引腳前端的GQFP(見GQFP);在封裝本體里設置測試凸點、放在防止引腳變形的專 用夾 具里就可進行測試的TPQFP(見TPQFP)。 在邏輯LSI 方面,不少開發品和高可靠品都封裝在多層陶瓷QFP 里。引腳中心距最小為 0.4mm、引腳數最多為348 的產品也已問世。此外,也有用玻璃密封的陶瓷QFP(見Gerqa d)。
48、QFP(FP)(QFP fine pitch)
小中心距QFP。日本電子機械工業會標准所規定的名稱。指引腳中心距為0.55mm、0.4mm 、 0.3mm 等小於0.65mm 的QFP(見QFP)。
49、QIC(quad in-line ceramic package)
陶瓷QFP 的別稱。部分半導體廠家採用的名稱(見QFP、Cerquad)。
50、QIP(quad in-line plastic package)
塑料QFP 的別稱。部分半導體廠家採用的名稱(見QFP)。
51、QTCP(quad tape carrier package)
四側引腳帶載封裝。TCP 封裝之一,在絕緣帶上形成引腳並從封裝四個側面引出。是利 用 TAB 技術的薄型封裝(見TAB、TCP)。
52、QTP(quad tape carrier package)
四側引腳帶載封裝。日本電子機械工業會於1993 年4 月對QTCP 所制定的外形規格所用 的 名稱(見TCP)。
53、QUIL(quad in-line)
QUIP 的別稱(見QUIP)。
54、QUIP(quad in-line package)
四列引腳直插式封裝。引腳從封裝兩個側面引出,每隔一根交錯向下彎曲成四列。引腳 中 心距1.27mm,當插入印刷基板時,插入中心距就變成2.5mm。因此可用於標准印刷線路板 。是 比標准DIP 更小的一種封裝。日本電氣公司在台式計算機和家電產品等的微機晶元中采 用了些 種封裝。材料有陶瓷和塑料兩種。引腳數64。
55、SDIP (shrink al in-line package)
收縮型DIP。插裝型封裝之一,形狀與DIP 相同,但引腳中心距(1.778mm)小於DIP(2.54 mm),
因而得此稱呼。引腳數從14 到90。也有稱為SH-DIP 的。材料有陶瓷和塑料兩種。
56、SH-DIP(shrink al in-line package)
同SDIP。部分半導體廠家採用的名稱。
57、SIL(single in-line)
SIP 的別稱(見SIP)。歐洲半導體廠家多採用SIL 這個名稱。
58、SIMM(single in-line memory mole)
單列存貯器組件。只在印刷基板的一個側面附近配有電極的存貯器組件。通常指插入插 座 的組件。標准SIMM 有中心距為2.54mm 的30 電極和中心距為1.27mm 的72 電極兩種規格 。 在印刷基板的單面或雙面裝有用SOJ 封裝的1 兆位及4 兆位DRAM 的SIMM 已經在個人 計算機、工作站等設備中獲得廣泛應用。至少有30~40%的DRAM 都裝配在SIMM 里。
59、SIP(single in-line package)
單列直插式封裝。引腳從封裝一個側面引出,排列成一條直線。當裝配到印刷基板上時 封 裝呈側立狀。引腳中心距通常為2.54mm,引腳數從2 至23,多數為定製產品。封裝的形 狀各 異。也有的把形狀與ZIP 相同的封裝稱為SIP。
60、SK-DIP(skinny al in-line package)
DIP 的一種。指寬度為7.62mm、引腳中心距為2.54mm 的窄體DIP。通常統稱為DIP(見 DIP)。
61、SL-DIP(slim al in-line package)
DIP 的一種。指寬度為10.16mm,引腳中心距為2.54mm 的窄體DIP。通常統稱為DIP。
62、SMD(surface mount devices)
表面貼裝器件。偶爾,有的半導體廠家把SOP 歸為SMD(見SOP)。
63、SO(small out-line)
SOP 的別稱。世界上很多半導體廠家都採用此別稱。(見SOP)。
64、SOI(small out-line I-leaded package)
I 形引腳小外型封裝。表面貼裝型封裝之一。引腳從封裝雙側引出向下呈I 字形,中心 距 1.27mm。貼裝佔有面積小於SOP。日立公司在模擬IC(電機驅動用IC)中採用了此封裝。引 腳數 26。
65、SOIC(small out-line integrated circuit)
SOP 的別稱(見SOP)。國外有許多半導體廠家採用此名稱。
66、SOJ(Small Out-Line J-Leaded Package)
J 形引腳小外型封裝。表面貼裝型封裝之一。引腳從封裝兩側引出向下呈J 字形,故此 得名。 通常為塑料製品,多數用於DRAM 和SRAM 等存儲器LSI 電路,但絕大部分是DRAM。用SO J 封裝的DRAM 器件很多都裝配在SIMM 上。引腳中心距1.27mm,引腳數從20 至40(見SIMM )。
67、SQL(Small Out-Line L-leaded package)
按照JEDEC(美國聯合電子設備工程委員會)標准對SOP 所採用的名稱(見SOP)。
68、SONF(Small Out-Line Non-Fin)
無散熱片的SOP。與通常的SOP 相同。為了在功率IC 封裝中表示無散熱片的區別,有意 增添了NF(non-fin)標記。部分半導體廠家採用的名稱(見SOP)。
69、SOF(small Out-Line package)
小外形封裝。表面貼裝型封裝之一,引腳從封裝兩側引出呈海鷗翼狀(L 字形)。材料有 塑料 和陶瓷兩種。另外也叫SOL 和DFP。
SOP 除了用於存儲器LSI 外,也廣泛用於規模不太大的ASSP 等電路。在輸入輸出端子不 超過10~40 的領域,SOP 是普及最廣的表面貼裝封裝。引腳中心距1.27mm,引腳數從8 ~44。
另外,引腳中心距小於1.27mm 的SOP 也稱為SSOP;裝配高度不到1.27mm 的SOP 也稱為 TSOP(見SSOP、TSOP)。還有一種帶有散熱片的SOP。
70、SOW (Small Outline Package(Wide-Jype))
寬體SOP。部分半導體廠家採用的名稱。
71、COB(Chip On Board)
通過bonding 將IC裸片固定於印刷線路板上。也就是是將晶元直接粘在PCB上用引線鍵合達到晶元與PCB的電氣聯結然後用黑膠包封。COB的關鍵技術在於Wire Bonding(俗稱打線)及Molding(封膠成型),是指對裸露的機體電路晶片(IC Chip),進行封裝,形成電子元件的製程,其中IC藉由焊線(Wire Bonding)、覆晶接合(Flip Chip)、或卷帶接合(Tape Automatic Bonding;簡稱(TAB)等技術,將其I/O經封裝體的線路延伸出來。
72、COG(Chip on Glass)
國際上正日趨實用的COG(Chip on Glass)封裝技術。對液晶顯示(LCD)技術發展大有影響的封裝技術。

⑦ 製造晶元需要什麼

晶元原材料主要是硅,製造晶元還需要一種重要的材料就是金屬。
電路製造在半導體晶元表面上的集成電路又稱薄膜(thin-film)集成電路。另有一種厚膜(thick-film)集成電路(hybridintegratedcircuit)是由獨立半導體設備和被動組件,集成到襯底或線路板所構成的小型化電路。
電路製造在半導體晶元表面上的集成電路又稱薄膜(thin-film)集成電路。另有一種厚膜(thick-film)集成電路(hybridintegratedcircuit)是由獨立半導體設備和被動組件,集成到襯底或線路板所構成的小型化電路。

⑧ 【五華區公司注冊】如何享受稅收優惠的政策

據悉,為推進大眾創業、萬眾創新,國家稅務總局發布了《「大眾創業萬眾創新」稅收優惠政策指引》。截至2017年5月10日,我國針對創業就業主要環節和關鍵領域陸續推出了83項稅收優惠措施,尤其是2013年以來,新出台了73項稅收優惠,覆蓋企業整個生命周期。
以下是企業不同時期可享受的優惠政策目錄,您可根據自身企業情況進行對照。
一、企業初創期稅收優惠
企業初創期,除了普惠式的稅收優惠,重點行業的小微企業購置固定資產,特殊群體創業或者吸納特殊群體就業(高校畢業生、失業人員、退役士兵、軍轉幹部、隨軍家屬、殘疾人、回國服務的在外留學人員、長期來華定居專家等)還能享受特殊的稅收優惠。同時,國家還對扶持企業成長的科技企業孵化器、國家大學科技園等創新創業平台、創投企業、金融機構、企業和個人等給予稅收優惠,幫助企業聚集資金。具體包括:
(一)小微企業稅收優惠
1.個人增值稅起征點政策;
2.企業或非企業性單位銷售額未超限免徵增值稅;
3.增值稅小規模納稅人銷售額未超限免徵增值稅;
4.小型微利企業減免企業所得稅;
5.重點行業小型微利企業固定資產加速折舊;
6.企業免徵政府性基金;
(二)重點群體創業就業稅收優惠
7.重點群體創業稅收扣減;
8.吸納重點群體就業稅收扣減;
9.退役士兵創業稅收扣減;
10.吸納退役士兵就業企業稅收扣減;
11.隨軍家屬創業免徵增值稅;
12.隨軍家屬創業免徵個人所得稅;
13.安置隨軍家屬就業的企業免徵增值稅;
14.軍隊轉業幹部創業免徵增值稅;
15.自主擇業的軍隊轉業幹部免徵個人所得稅;
16.安置軍隊轉業幹部就業的企業免徵增值稅;
17.殘疾人創業免徵增值稅;
18.安置殘疾人就業的單位和個體戶增值稅即征即退;
19.特殊教育學校舉辦的企業安置殘疾人就業增值稅即征即退;
20.殘疾人就業減征個人所得稅;
21.安置殘疾人就業的企業殘疾人工資加計扣除;
22.安置殘疾人就業的單位減免城鎮土地使用稅;
23.長期來華定居專家進口自用小汽車免徵車輛購置稅;
24.回國服務的在外留學人員購買自用國產小汽車免徵車輛購置稅;
(三)創業就業平台稅收優惠
25.科技企業孵化器(含眾創空間)免徵增值稅;
26.符合非營利組織條件的孵化器的收入免徵企業所得稅;
27.科技企業孵化器免徵房產稅;
28.科技企業孵化器免徵城鎮土地使用稅;
29.國家大學科技園免徵增值稅;
30.符合非營利組織條件的大學科技園的收入免徵企業所得稅;
31.國家大學科技園免徵房產稅;
32.國家大學科技園免徵城鎮土地使用稅;
(四)對提供資金、非貨幣性資產投資助力的創投企業、金融機構等給予稅收優惠
33.創投企業投資未上市的中小高新技術企業按比例抵扣應納稅所得額;
34.有限合夥制創業投資企業法人合夥人投資未上市的中小高新技術企業按比例抵扣應納稅所得額;
35.公司制創投企業投資初創科技型企業按比例抵扣應納稅所得額;
36.有限合夥制創業投資企業法人合夥人投資初創科技型企業按比例抵扣應納稅所得額;
37.有限合夥制創業投資企業個人合夥人投資初創科技型企業按比例抵扣應納稅所得額;
38.天使投資人投資初創科技型企業按比例抵扣應納稅所得額;
39.以非貨幣性資產對外投資確認的非貨幣性資產轉讓所得分期繳納企業所得稅;
40.以非貨幣性資產對外投資確認的非貨幣性資產轉讓所得分期繳納個人所得稅;
41.金融企業發放涉農和中小企業貸款按比例計提的貸款扣失准備金企業所得稅稅前扣除;
42.金融機構與小型微型企業簽訂借款合同免徵印花稅;
二、企業成長期稅收優惠
為營造良好的科技創新稅收環境,促進企業快速健康成長,國家出台了一系列稅收優惠政策幫助企業不斷增強轉型升級的動力。對研發費用實施所得稅加計扣除政策。對企業固定資產實行加速折舊,尤其是生物葯品製造業、軟體和信息技術服務業等6個行業、4個領域重點行業的企業用於研發活動的儀器設備不超過100萬元的,可以一次性稅前扣除。企業購買用於科學研究、科技開發和教學的設備享受進口環節增值稅、消費稅免稅和國內增值稅退稅等稅收優惠。幫助企業和科研機構留住創新人才,鼓勵創新人才為企業提供充分的智力保障和支持。具體包括:
(一)研發費用加計扣除政策
43.研發費用加計扣除;
44.提高科技型中小企業研發費用加計扣除比例
(二)固定資產加速折舊政策
45.固定資產加速折舊或一次性扣除;
46.重點行業固定資產加速折舊;
(三)購買符合條件設備稅收優惠
47.重大技術裝備進口免徵增值稅;
48.內資研發機構和外資研發中心采購國產設備增值稅退稅;
49.科學研究機構、技術開發機構、學校等單位進口符合條件的商品享受免徵進口環節增值稅、消費稅;
(四)科技成果轉化稅收優惠
50.技術轉讓、技術開發和與之相關的技術咨詢、技術服務免徵增值稅;
51.技術轉讓所得減免企業所得稅;
(五)科研機構創新人才稅收優惠
52.科研機構、高等學校股權獎勵延期繳納個人所得稅;
53.高新技術企業技術人員股權獎勵分期繳納個人所得稅;
54.中小高新技術企業個人股東分期繳納個人所得稅;
55.獲得非上市公司股票期權、股權期權、限制性股票和股權獎勵遞延繳納個人所得稅;
56.獲得上市公司股票期權、限制性股票和股權獎勵適當延長納稅期限;
57.企業以及個人以技術成果投資入股遞延繳納個人所得稅;
58.由國家級、省部級以及國際組織對科技人員頒發的科技獎金免徵個人所得稅。
三、企業成熟期稅收優惠政策
發展壯大有成長性的企業,同樣具有稅收政策優勢,國家充分補給「營養」,助力企業枝繁葉茂、獨木成林。目前稅收優惠政策覆蓋科技創新活動的各個環節領域,幫助搶占科技制高點的創新型企業加快追趕的步伐。對高新技術企業減按15%的稅率徵收企業所得稅,並不斷擴大高新技術企業認定范圍。對處於服務外包示範城市和國家服務貿易創新發展試點城市地區的技術先進型服務企業,減按15%的稅率徵收企業所得稅。對軟體和集成電路企業,可以享受「兩免三減半」等企業所得稅優惠,尤其是國家規劃布局內的重點企業,可減按10%的稅率徵收企業所得稅。對自行開發生產的計算機軟體產品、集成電路重大項目企業還給予增值稅期末留抵稅額退稅的優惠。具體包括:
(一)高新技術企業稅收優惠
59.高新技術企業減按15%的稅率徵收企業所得稅;
60.高新技術企業職工教育經費稅前扣除;
61.技術先進型服務企業享受低稅率企業所得稅;
62.技術先進型服務企業職工教育經費稅前扣除;
(二)軟體企業稅收優惠
63.軟體產業增值稅超稅負即征即退;
64.新辦軟體企業定期減免企業所得稅;
65.國家規劃布局內重點軟體企業減按10%的稅率徵收企業所得稅;
66.軟體企業取得即征即退增值稅款用於軟體產品研發和擴大再生產的企業所得稅優惠;
67.軟體企業職工培訓費用應納稅所得額扣除;
68.企業外購的軟體縮短折舊或攤銷年限;
(三)動漫企業稅收優惠
69.動漫企業增值稅超稅負即征即退;
(四)集成電路企業稅收優惠
70.集成電路重大項目增值稅留抵稅額退稅;
71.集成電路線寬小於0.8微米(含)的集成電路生產企業定期減免企業所得稅;
72.線寬小於0.25微米的集成電路生產企業減按15%稅率徵收企業所得稅;
73.投資額超過80億元的集成電路生產企業減按15%稅率徵收企業所得稅;
74.線寬小於0.25微米的集成電路生產企業定期減免企業所得稅;
75.投資額超過80億元的集成電路生產企業定期減免企業所得稅;
76.新辦集成電路設計企業定期減免企業所得稅;
77.國家規劃布局內的集成電路設計企業減按10%的稅率徵收企業所得稅;
78.集成電路設計企業計算應納稅所得額時扣除職工培訓費用;
79.集成電路生產企業生產設備縮短折舊年限;
80.集成電路封裝、測試企業定期減免企業所得稅;
81.集成電路關鍵專用材料生產企業、集成電路專用設備生產企業定期減免企業所得稅;
82.集成電路企業退還的增值稅期末留抵稅額在城市維護建設稅、教育費附加和地方教育附加的計稅依據中扣除;
(五)研製大型客機、大型客機發動機項目和生產銷售新支線飛機企業
83.研製大型客機、大型客機發動機項目和生產銷售新支線飛機增值稅期末留抵退稅。
閱讀完這些稅收優惠政策後,希望各企業能合理利用,合理避稅啦!
工商注冊多少錢?找曼德企服放心,公司代辦安全高效,稅務顧問專業,曼德企服一站式服務專家。

閱讀全文

與集成電路71相關的資料

熱點內容
紅木傢具銷售旺季是什麼時候 瀏覽:258
蕪湖家電維修店電話 瀏覽:192
重慶九陽豆漿機江北區維修點查詢 瀏覽:921
香口家電電腦經銷部怎麼樣6 瀏覽:566
傢具合同違約怎麼辦 瀏覽:964
網件路由器保修 瀏覽:600
新家家電需要注意什麼東西 瀏覽:219
物業公司承擔哪些維修責任 瀏覽:234
國家電網用的角支鐵價格多少錢一根 瀏覽:361
中央空調維修售後服務 瀏覽:573
閑魚買電腦怎麼鑒定是不是翻新機 瀏覽:171
半球壁掛爐售後維修電話 瀏覽:245
西峽網通網路維修電話 瀏覽:790
無錫深南電路招聘信息 瀏覽:520
北京液晶電視維修視頻 瀏覽:366
翻新紅木傢具怎麼保養 瀏覽:429
華為保修期查詢老是不顯示 瀏覽:349
凱鑫防水塗料怎麼用 瀏覽:697
接家電維修單 瀏覽:745
米家電磁爐c1怎麼用 瀏覽:667