❶ 《數字邏輯電路》 作業 求解.50分/
1. 一個8選一數據選擇器的數據輸入端有(D)個
A. 1
B. 2
C. 3
D. 8 數據端有8個,地址端3個,數據輸出1個
2. 8位移位寄存器,串列輸入時經(D)個脈沖後,8位數碼全部移入寄存器中
A. 1
B. 2
C. 4
D. 8 每個脈沖移入1位
3. 下列觸發器中,沒有約束條件的是(D)
A. 基本RS觸發器 只要是RS觸發器,都有約束條件:不得出現R=S=1的情況
B. 主從RS觸發器
C. 同步RS觸發器
D. 邊沿D觸發器
4. 與十進制數(53.5)10等值的數或代碼為(A).
A. (0101 0011.0101)8421BCD
B. (36.8)16 --- 54.5
C. (100101.1)2 -----37.5
D. (65.7)8 -------53.875
5. 一個16選一的數據選擇器,其地址輸入(選擇控制輸入)端有(C)個.
A. 1
B. 2
C. 4 2^4 = 16
D. 16
6. 邊沿式D觸發器是一種(C)穩態電路
A. 無
B. 單
C. 雙
D. 多
7. 在何種輸入情況下,「與非」運算的結果是邏輯0(D).
A. 全部輸入是0
B. 任一輸入是0
C. 僅一輸入是0
D. 全部輸入是1 1 AND 1 = 1, 所以 NOT(1 AND 1) = 0
8. 與八進制數(47.3)8等值的數為(A).
A. (100111.011)2 3位2進制對應1為8進制
B. (27.8)16
C. (27.3)16
D. (100111.11)2
9. 以下表達式中符合邏輯運演算法則的是(D).
A. C·C=C2
B. 1+1=10
C. 0<1
D. A+1=1
10. 為實現將JK觸發器轉換為D觸發器,應使( A )
A. J=D,K=/D
B. K=D,J=/D
C. J=K=D
D. J=K=/D
11. 若在編碼器中有50個編碼對象,則要求輸出二進制代碼位數為(B)位
A. 5
B. 6 2^6 = 64 > 50
C. 10
D. 50
12. 對於D觸發器,欲使Qn+1=Qn,應使輸入D=( C )
A. 0
B. 1
C. Q
D. /Q
13. 欲使JK觸發器按Qn+1=1工作,可使JK觸發器的輸入端( B )
A. J=K=1
B. J=1,K=0
C. J=K=/Q或B
D. J=K=0
14. 把一個5進制計數器與一個10進制計數器串聯可得到( D )進制計數器
A. 4
B. 5
C. 9
D. 20 新計數器的模是10的整倍數
15. 以下代碼中為無權碼的為( C ).
A. 8421BCD碼
B. 5421BCD碼
C. 餘三碼
D. 2421碼
16. 描述觸發器的邏輯功能的方法不包括( B )
A. 狀態轉表
B. 特性方程
C. 狀態轉換圖
D. 狀態方程
17. 在下列觸發器中,有約束條件的是( C )
A. 主從JK F/F
B. 主從D F/F
C. 同步RS F/F
D. 邊沿D F/F
18. 同步計數器和非同步計數器比較,同步計數器的顯著優點是( A )。
A. 工作速度高
B. 觸發器利用率高
C. 電路簡單
D. 不受時鍾CP控制
19. N個觸發器可以構成最大計數長度(進制數)為( D )的計數器
A. N
B. 2N
C. N的平方
D. 2的N次方
20. 對於T觸發器,若原態Qn=0,欲使新態Qn+1=1,應使輸入T=(D)
A. 0 保持
B. 1 翻轉
C. Q 保持
D. /Q或1 翻轉,選這個是因為答案比較全
21. 以下代碼中為恆權碼的為( B ).
A. 循環碼
B. 5421BCD碼
C. 餘三碼
D. 格雷碼
22. 下列觸發器中,有空翻現象的有( D )
A. 邊沿D觸發器
B. 主從RS觸發器
C. 同步RS觸發器
D. 主從JK觸發器
23. 欲使JK觸發器按Qn+1=Qn工作,可使JK觸發器的輸入端(B)
A. J=K=1
B. J=Q,K=/Q 當Qn=0,J=0,K=1,輸出0;當Qn=1,J=1,K=0,輸出1
C. J=/Q ,K=Q
D. J=Q,K=1
24. N個觸發器可以構成能寄存(B)位二進制數碼的寄存器
A. N-1
B. N
C. N+1
D. 2N
25. 對於T觸發器,若原態Qn=1,欲使新態Qn+1=1,應使輸入T=(A)
A. 0或/Q
B. 1
C. Q
D. /Q
26. 一位十六進制數可以用( C )位二進制數來表示
A. 1
B. 2
C. 4
D. 16
27. 下列邏輯電路中為時序邏輯電路的是(C)
A. 變數解碼器
B. 加法器
C. 數碼寄存器
D. 數據選擇器
28. 卡諾圖上變數的取值順序是採用( B )的形式,以便能夠用幾何上的相鄰關系表示邏輯上的相鄰。
A. 二進制碼
B. 循環碼
C. ASCII碼
D. 十進制碼
29. A+BC= ( C ).
A. A+B
B. A+C
C. (A+B)(A+C)
D. B+C
30. 對於JK觸發器,若J=K,則可完成(C)觸發器的邏輯功能
A. RS
B. D
C. T
D. T'問題補充:
31. 程序控制中,常用下列哪種電路作定時器( B )
A. 比較器
B. 計數器
C. 解碼器
D. 編碼器
32. 存儲8位二進制信息要( D )個觸發器
A. 2
B. 3
C. 4
D. 8
33. 常用的BCD碼有( C ).
A. 奇偶校驗碼
B. 格雷碼
C. 8421碼
D. 漢明碼
34. 以下電路中,加以適當輔助門電路,( B )適於實現單輸出組合邏輯電路
A. 奇偶校驗器
B. 數據選擇器
C. 數值比較器
D. 七段顯示解碼器
35. 在一個8位的存儲單元中,能夠存儲的最大無符號整數是( D ).
A. (256)10
B. (127)10
C. (FE)16
D. (255)10
36. 在何種輸入情況下,「或非」運算的結果是邏輯1( A ).
A. 全部輸入是0
B. 全部輸入是1
C. 任一輸入為0,其他輸入為1
D. 任一輸入為1
37. 同步時序電路和非同步時序電路比較,其差異在於後者( B )
A. 沒有觸發器
B. 沒有統一的時鍾脈沖控制
C. 沒有穩定狀態
D. 輸出只與內部狀態有關
38. 在下列邏輯電路中,不是組合邏輯電路的有( D )
A. 解碼器
B. 編碼器
C. 全加器
D. 寄存器
39. 當邏輯函數有n個變數時,共有( D )個變數取值組合?
A. n
B. 2n
C. n的平方
D. 2的n次方
總算做完了,採納的話,記得加分啊,哈哈
❷ 數字邏輯電路請問下列各門電路的輸出是什麼狀態,答案是不是錯了求大神指點!
74HC,CMOS電路,第一個輸入接下拉電阻10KΩ,輸入是低電平,(0+0)非,Y1輸出高電平。
第二個1與0再非,Y2輸出高電平。
CMOS電路,不是TTL電路。
❸ 求數字邏輯電路試題答案
你這問題發錯地方了,這是程序設計區,不是數字電子技術區。
❹ 求幾道數字邏輯電路判斷題答案!!!
1、觸發器是數字系統中除邏輯門以外的另一類基本單元電路,
有兩個基本特性:
一個是具有兩個穩定狀態,可分別用來表示二進制數碼0和1
2、觸發器具有兩個狀態,一個是0狀態,一個是1狀態。
3、RS觸發器要用正脈沖觸發,即高電平1觸發。
邏輯功能分析:
(1)第一種情況S-1、R-O。根據或非門邏輯功能可知,當或非門A有一個輸入端為高電平l時,輸出端Q=0,Q=0加到或非門B的另一個輸入端,此時由於R=O,所以輸出端Q=l。
(2)第二種情況s-o、R-1。當或非門B有一個輸入端R=1時,其輸出端Q=O,Q=O加到或非門A的另一個輸入端,此時由於或非門A的另一個輸入端S=O,所以輸出或非門端Q=1。
(3)第三種情況S-O、R-O。設RS觸發器原先為Q=l,Q=O,由於或非門A的兩個輸入端一個是0(S=0),一個是l(Q=1),A門輸出O,即Q=0,可見此時的輸入觸發下能改變觸發器輸出狀態。
(4)第四種情況S=l、R=1。這種觸發情況,同用與非門構成的RS觸發器一樣,輸出狀態不定,這是因為S=1、R=l對或非門A、B都是有效觸發脈沖,最終的觸發器輸出狀態將由隨機因素確定,這是觸發器工作過程中應該避免的問題
❺ 數字邏輯電路,邏輯函數化簡,請問左邊的結果是怎麼得到的
左邊紅線給出的結果是利用數字邏輯電路中的反演定理而直接得到的,你看一下反演定理就知道了。
右邊你求得的結果也是對的。你可以整理一下,就會得到左邊的結果(或者整理一下左邊,會得到右邊的結果)。
❻ 《數字邏輯電路》選擇題求答案
C.全部接地
妥妥的,一定是這樣!
如有意見,歡迎討論,共同學習;如有幫助,請選為滿意回答!
❼ 數字邏輯電路設計。。跪求答案了。。
解: 設,A為第一次1元錢投入,B為第二次1元錢投入,C為5角錢投入,E為送出的咖啡,F為找回5角錢,當檢測到硬幣投入時信號為1,反之為0 , 出咖啡信號為1,反之為0 ,找回錢信號為1,反之為0. 真值表: A B C / E F 0 0 0 0 0 _ _ 0 0 1 0 1 ------- A B C 0 1 0 0 0 _ 0 1 1 1 0 ------- A B C 1 0 0 0 0 _ 1 0 1 1 0 ------- A B C _ 1 1 0 1 1 --------------- A B C 1 1 1 1 1 _ _ _ E= A B C + A B C + A B C _ _ _ F= A B C + A B C