⑴ 74ls161做成24進制計數器接線圖電路圖!!急
電路圖:
清零端CR=「0」,計數器輸出Q3、Q2、Q1、Q0立即為全「0」,這個時候為非同步復位功能。當CR=「1」且LD=「0」時,在CP信號上升沿作用後,74LS161輸出端Q3、Q2、Q1、Q0的狀態分別與並行數據輸入端D3,D2,D1,D0的狀態一樣,為同步置數功能。
而只有當CR=LD=EP=ET=「1」、CP脈沖上升沿作用後,計數器加1。74LS161還有一個進位輸出端CO,其邏輯關系是CO= Q0·Q1·Q2·Q3·CET。合理應用計數器的清零功能和置數功能,一片74LS161可以組成16進制以下的任意進制分頻器。
74ls161是非同步置數同步清零十六進制計數器,構成24進制計數器有兩種方法:
1、非同步置數法.因為是非同步,所以不用等待時鍾信號就可以直接置數,構成24進制計數器的話,需要兩塊晶元級聯,第一塊計數16次後進位一次,然後第二片計數1次,當第一片計數8次與第二片計數1次後就是計數24次,此時通過門電路譯出置數信號給置數端就行.
2、同步清零法.原理同置數法,只是它是同步清零,需要等待時鍾信號一起作用來清零,所以在第一片計數7次與第二片計數1次後就是23次計數,此時譯出清零信號,然後再等待一個時鍾信號,此時計數24次,又剛好完成清零。
⑵ 急求用74ls161設計24進制計數器,有電路圖更好
你好:
因為是手機,電路圖沒法給,我可以給你個方案。
74ls161是非同步置數同步清零十六進制計數器,構成24進制計數器有兩種方法:
1.非同步置數法。因為是非同步,所以不用等待時鍾信號就可以直接置數,構成24進制計數器的話,需要兩塊晶元級聯,第一塊計數16次後進位一次,然後第二片計數1次,當第一片計數8次與第二片計數1次後就是計數24次,此時通過門電路譯出置數信號給置數端就行。
2.同步清零法。原理同置數法,只是它是同步清零,需要等待時鍾信號一起作用來清零,所以在第一片計數7次與第二片計數1次後就是23次計數,此時譯出清零信號,然後再等待一個時鍾信號,此時計數24次,又剛好完成清零。
有不懂的地方隨時回復我。
希望我的回答能幫助到你。
⑶ 用兩片74ls290設計24進制計數器,還帶上電路圖
74LS90就是十進制計數器,可以做十位,個位計數器。而要解決是問題是個位向十版位進位,逢24回零,實現權24進制計數,最大數是23。
一片74LS290計數規律是滿十就清零,這樣就構成了10進制的計數器,一片74LS290滿六就清零,這樣就構成了6進制的計數器。
當十進制計數器滿十以後,輸出一個信號給六進制計數器。當六進制計數器滿六的時候,兩片同時清零。這樣就是一個六十進制的計數器了。
(3)24進制計數器電路圖擴展閱讀:
1、如果按照計數器中的觸發器是否同時翻轉分類,可將計數器分為同步計數器和非同步計數器兩種。
2、如果按照計數過程中數字增減分類,又可將計數器分為加法計數器、減法計數器和可逆計數器,隨時鍾信號不斷增加的為加法計數器,不斷減少的為減法計數器,可增可減的叫做可逆計數器。
另外還有很多種分類不一一列舉,但是最常用的是第一種分類,因為這種分類可以使人一目瞭然,知道這個計數器到底是什麼觸發方式,以便於設計者進行電路的設計。
⑷ 用cd40161實現24進制計數器電路圖
60搜索進制的是用一個4011的三個與非門搭建的吧,兩個60進制就多2個與非門,還有個24進制的4011,一共6個與非門,剛好。
⑸ 24進制計數器的設計
用74161做了個24進制的計數器,主要元器件為:74161(集成計數器)、7SEG-BCD(七段bcd數碼顯示管)、7401(與非門)、7404(與非門)、BUTTON(按鈕)、NAND(與非門)、AND(與門)、RES(電阻)。工作原理:沒按一次BUTTON,提供一次上升沿脈沖,第一塊74161計數一次,每計數到十次時,下一塊74161計數一次,計數從0開始,計數到23,為二十四進制計數器,到達23後又從0開始計數。
用的是proteus模擬的,不知合你的意不?
發張截圖給你看看吧!行的話就聯系我,給你模擬圖。
⑹ 用74LS161 設計一個24進制計數器的電路圖
看圖所示
⑺ 2個74ls192和一個74ls00怎麼構成24進制計數器(有原理圖)
用proteus模擬圖為:
⑻ 用multisim模擬161構成的24進制計數器電路圖
兩片4位二進制計數器74HC161組成8位二進制計數器。用反饋歸零法,將千位、萬位經與非門反饋到清零端CLR,每計到二進制11000相當十進制24,就使計數器清零,即實現24進制計數器。