⑴ 數字電路,兩輸入與非門 和 兩輸入或非門的特點是
與非門就是與門與非門的串接,其邏輯狀態為:有0出1,全1出0,即當兩輸入只要有一個內為低時輸出就為高,容當兩輸入都為高時輸出為低。
或非門就是或門與非門的串接,其邏輯狀態為:有1出0,全0出1,即當兩輸入只要有一個為高時輸出就為低,當兩輸入都為低時輸出為高。
⑵ CMOS門電路的特點
與TTL相比,CMOS的輸入阻抗高,使其扇出能力比TTL強。
此外,其閾值電壓專與電源電壓有正比關系,比如低屬電平閾值0.3VDD,高電平閾值0.7VDD。
TTL輸入端可以開路,相當於輸入高電平,而CMOS輸入端不允許開路,否則可能會造成電路不穩定甚至損壞,一般需要上拉或下拉電阻。
(2)非門電路特徵擴展閱讀:
CMOSRAM晶元由系統通過一塊後備電池供電,因此無論是在關機狀態中,還是遇到系統掉電情況,CMOS信息都不會丟失。
由於CMOSRAM晶元本身只是一塊存儲器,只具有保存數據的功能,所以對CMOS中各項參數的設定要通過專門的程序。
早期的CMOS設置程序駐留在軟盤上的(如IBM的PC/AT機型),使用很不方便。現在多數廠家將CMOS設置程序做到了BIOS晶元中,在開機時通過按下某個特定鍵就可進入CMOS設置程序而非常方便地對系統進行設置,因此這種CMOS設置又通常被叫做BIOS設置。
⑶ 與非門、或非門、異或門、同或門的邏輯表達式和邏輯符號怎麼寫
與非門:邏輯表達式:Y=(A·B)'
與門:邏輯乘有0出0, 全1出1。Y=AB。
或門:邏輯加有1 出1,全0出0。Y=A+B。
非門:「非」即否定, 也稱反相器。0出1, 1出0。Y=非A。
(3)非門電路特徵擴展閱讀
邏輯運算,又稱布爾運算。布爾用數學方法研究邏輯問題,成功地建立了邏輯演算。他用等式表示判斷,把推理看作等式的變換。這種變換的有效性不依賴人們對符號的解釋,只依賴於符號的組合規律 。這一邏輯理論人們常稱它為布爾代數。
20世紀30年代,邏輯代數在電路系統上獲得應用,隨後,由於電子技術與計算機的發展,出現各種復雜的大系統,它們的變換規律也遵守布爾所揭示的規律。
⑷ TTL門電路與CMOS門電路各有什麼特點,它們
特點得細究很多東西,就是相關器件性能問題.TTL門是由晶體三極體和一些電阻組成,而CMOS門是MOS門的一種,由P型和N型溝道兩種絕緣柵場效應管(有些有電阻)組成.所以,TTL門輸出內阻較低(一般只有幾歐到幾十歐),電壓擺幅較小,靜態功耗相對較大(1~22mW),抗干擾能力較弱;CMOS門輸出內阻很大,電壓擺幅較大(3~20V),靜態功耗很小抗干擾能力較強.等等.它們多餘的輸入端處理大致相同,或門、或非門及與或非門可接低電平或,具體措施是通過小於500歐(CMOS接任意大小的電阻)的電阻接地或直接接地.與門和與非門接高電平,具體措施是通過電阻(約幾千歐)接Ucc或Udd,TTL 門還可以通過大於2千歐的電阻接地.大致就這樣,在有需要和允許的情況下還可以和有用端並聯連接.
⑸ TTL與非門的特性參數是什麼
1輸出高電平U(OH):至少有一個輸入端接低電平時的輸出電平。電壓傳輸特性的截止區的輸出電壓為3.6V,一般產品規定UOH≥2.4V即為合格。 2輸出低電平U(OL):輸入全為高電平時的輸出電平。電壓傳輸特性的飽和區的輸出電壓為0.3V。一般產品規定UOL<0.4V時即為合格。 3開門電平U(ON):是保證輸出電平達到額定低電平(0.3V)時,所允許輸入高電平的最低值,表示使與非門開通的最小輸入電平。一般產品規定UON≤1.8V。 4關門電平U(OFF):是保證輸出電平為額定高電平(2.7V左右)時,允許輸入低電平的最大值,表示與非門關斷所允許的最大輸入電平。一般產品要求UOFF≥0.8V。 5扇入系數N(i):是指與非門的輸入端數目。 6扇出系數N(O):是指與非門輸出端連接同類門的個數。反映了與非門的帶負載能力。 7平均傳輸延遲時間t(pd):平均延遲時間是衡量門電路速度的重要指標,指一個矩形波信號從與非門輸入端到與非門輸出端所延遲的時間。通常將從輸入波上沿中點到輸出波下沿中點的時間延遲稱為導通延遲時間t(PHL),從輸入波下沿中點到輸出波上沿中點的時間延遲稱為截止延遲時間t(PLH)。tpd為t(PLH)和t(PHL)的平均值,TTL門的t(pd)在3~40ns之間。 8平均功耗P:指在空載條件下工作時所消耗的電功率。
⑹ 邏輯門電路有哪些特性和參數,並給出參數的定義
主要有以下參數: 1、工作電源上下限 2、輸入高低電平上下限 3、輸出高低電平上下限 4、輸入阻抗 5、輸出阻抗。CMOS門電路由單極型MOS管構成的門電路稱為Mos門電路。MOS電路具有製造工藝簡單、功耗低、集成度高、電源電壓使用范圍寬、抗干擾能力強等優點,特別適用於大規模集成電路。MOS門電路按所用MOS管的不同可分為三種類型:第一種是由PMOS管構成的PMOS門電路,其工作速度較低;第二種是由NMOS管構成的NMOS門電路,工作速度比PMOS電路要高,但比不上TTL電路;第三種是由PMOS管和NMOS管兩種管子共同組成的互補型電路,稱為CMOS電路,CMOS電路的優點突出,其靜態功耗極低,抗干擾能力強,工作穩定可靠且開關速度也大大高於NMOS和PMOS電路,故得到了廣泛應用。MOS管主要參數1、開啟電壓VT·開啟電壓(又稱閾值電壓):使得源極S和漏極D之間開始形成導電溝道所需的柵極電壓;·標準的N溝道MOS管,VT約為3~6V;·通過工藝上的改進,可以使MOS管的VT值降到2~3V。2、直流輸入電阻RGS·即在柵源極之間加的電壓與柵極電流之比·這一特性有時以流過柵極的柵流表示·MOS管的RGS可以很容易地超過1010Ω。3、漏源擊穿電壓BVDS·在VGS=0(增強型)的條件下,在增加漏源電壓過程中使ID開始劇增時的VDS稱為漏源擊穿電壓BVDS·ID劇增的原因有下列兩個方面:(1)漏極附近耗盡層的雪崩擊穿,(2)漏源極間的穿通擊穿。
⑺ TTL與非門,三態門和CMOS與非門的特點
1、CMOS與非門電路多餘輸入端的處理
與非門電路的邏輯功能是輸入信號只要有低電平.輸出信號就是高電平.
只有當輸入信號全部為高電平時.輸出信號才是低電平。所以某輸入端輸入電平為高電平時.對電路的邏輯功能並無影響.即其它使用的輸入端與輸出
端之間仍具有與或者與非邏輯功能。這樣對於CMOS與門、與非門電路的多餘輸入端就應採用高電平,即可通過限流電阻接電源。
2. TTL與非門電路多餘輸入端的處理
對於TTL 與非門,只要電路輸入端有低電平輸入,輸出就為高電平.只有輸入端全部為高電平時.輸出才為低電平。根據其邏輯功能.當某輸入端外接高電平時耐其邏輯功能無影響.根據這一特點應採用以下四種方法
1、將多餘輸入端接高電平.即通過限流電阻與電源相連接。
2、根據TTL門電路的輸入特性可知,當外接電阻為大電阻時.其輸入電壓為高電平。這樣可以把多餘的輸入端懸空.此時.輸入端相當於外接高電平。
3、通過大電阻到地,這也相當於輸入端外接高電平。
4、當TTL門電路的工作速度不高.信號源驅動能力較強.多餘輸入端也可與使用的輸入端並聯使用。
⑻ 分別畫出與,或,非三種基本邏輯門電路符號
「|與,或,非三種基本邏輯門電路符號是:
1 「!」(邏輯內非)、「&&」(邏輯與)、「||」(邏輯或)是三種邏輯運容算符。
2 「邏輯與」相當於生活中說的「並且」,就是兩個條件都同時成立的情況下「邏輯與」的運算結果才為「真」。
(8)非門電路特徵擴展閱讀:
邏輯運算又稱布爾運算布爾用數學方法研究邏輯問題,成功地建立了邏輯演算。他用等式表示判斷,把推理看作等式的變換。
這種變換的有效性不依賴人們對符號的解釋,只依賴於符號的組合規律 。這一邏輯理論人們常稱它為布爾代數。邏輯非,就是指本來值的反值。
但是如果左邊操作數為false,就不計算右邊的表達式,直接得出false。類似於短路了右邊。| 稱為邏輯或,只有兩個操作數都是false,結果才是false。
|| 稱為簡潔或或者短路或,也是只有兩個操作數都是false,結果才是false。但是如果左邊操作數為true,就不計算右邊的表達式,直接得出true。類似於短路了右邊。
⑼ 基本邏輯門電路有哪些各有什麼特點
高、低電平可以分別代表邏輯上的「真」與「假」或二進制當中的1和0,從而實現邏輯運算。常見的邏輯門包括「與」門,「或」門,「非」門,「異或」門(也稱:互斥或)等等。
組成
邏輯門可以用電阻、電容、二極體、三極體等分立原件構成,成為分立元件門。也可以將門電路的所有器件及連接導線製作在同一塊半導體基片上,構成集成邏輯門電路。
簡單的邏輯門可由晶體管組成。這些晶體管的組合可以使代表兩種信號的高低電平在通過它們之後產生高電平或者低電平的信號。
作用
高、低電平可以分別代表邏輯上的「真」與「假」或二進制當中的1和0,從而實現邏輯運算。常見的邏輯門包括「與」門,「或」門,「非」門,「異或」門(也稱:互斥或)等等。
邏輯門可以組合使用實現更為復雜的邏輯運算。
類別
邏輯門電路是數字電路中最基本的邏輯元件。所謂門就是一種開關,它能按照一定的條件去控制信號的通過或不通過。門電路的輸入和輸出之間存在一定的邏輯關系(因果關系),所以門電路又稱為邏輯門電路。基本邏輯關系為「與」、「或」、「非」三種。邏輯門電路按其內部有源器件的不同可以分為三大類。第一類為雙極型晶體管邏輯門電路,包括TTL、ECL電路和I2L電路等幾種類型;第二類為單極型MOS邏輯門電路,包括NMOS、PMOS、LDMOS、VDMOS、VVMOS、IGT等幾種類型;第三類則是二者的組合BICMOS門電路。常用的是CMOS邏輯門電路。
1、TTL全稱Transistor-Transistor Logic,即BJT-BJT邏輯門電路,是數字電子技術中常用的一種邏輯門電路,應用較早,技術已比較成熟。TTL主要有BJT(Bipolar Junction Transistor 即雙極結型晶體管,晶體三極體)和電阻構成,具有速度快的特點。最早的TTL門電路是74系列,後來出現了74H系列,74L系列,74LS,74AS,74ALS等系列。但是由於TTL功耗大等缺點,正逐漸被CMOS電路取代。 TTL門電路有74(商用)和54(軍用)兩個系列,每個系列又有若干個子系列。TTL電平信號被利用的最多是因為通常數據表示採用二進制規定,+5V等價於邏輯「1」,0V等價於邏輯「0」,這被稱做TTL(晶體管-晶體管邏輯電平)信號系統,這是計算機處理器控制的設備內部各部分之間通信的標准技術。
TTL電平信號對於計算機處理器控制的設備內部的數據傳輸是很理想的,首先計算機處理器控制的設備內部的數據傳輸對於電源的要求不高以及熱損耗也較低,另外TTL電平信號直接與集成電路連接而不需要價格昂貴的線路驅動器以及接收器電路;再者,計算機處理器控制的設備內部的數據傳輸是在高速下進行的,而TTL介面的操作恰能滿足這個要求。TTL型通信大多數情況下,是採用並行數據傳輸方式,而並行數據傳輸對於超過10英尺的距離就不適合了。這是由於可靠性和成本兩面的原因。因為在並行介面中存在著偏相和不對稱的問題,這些問題對可靠性均有影響。
⑽ 簡述cmos門電路的特點
coms集成來電路是源用MOS管,而TTL電路是用三極體。所以COMS電路功耗低、適用電壓范圍寬,高低電平接近理想曲線,由於輸入阻抗高,輸入端懸空容易受到干擾,不能懸空。 COMS速度比TTL低,只要速度夠用,設計電路就應該選擇COMS器件。