『壹』 數字電路,模擬電路,與或非門的電路圖工作原理是什麼
非門 又稱反相器電路,它的輸入為高或低電位時,輸出分別為低或高電位(圖3)。圖3中輸入為零(即高電位)時,三極體截止,使R0上的壓降為零,輸出端即為負(低電位)。當輸入端為負脈沖(低電位)時,三極體通導,使電源電壓全部加在R0上,輸出端即為零。 或門 又稱邏輯和電路。當它的輸入端中至少有一個有輸入脈沖時,其輸出端就有相同符號的脈沖輸出。當所有輸入端均為零時,所有二極體都處於通導狀態,電源電壓全部加在電阻R上,使輸出為零。只要有一個輸入端輸入負脈沖時,該端二極體仍然通導,其餘二極體則變為斷開狀態,使輸出端由零變為負,輸出一個負脈沖。圖1b為適用於正脈沖輸入的或門電路,其原理類推。 與門 又稱邏輯乘電路,只有在幾個輸入端同時輸入脈沖信號時,輸出端才有相同符號的脈沖輸出(圖2)。在圖2a中,只要有一個輸入端為零,該端二極體即通導,使電源電壓全部加在電阻R上,輸出為零。因此只有三個二極體同時輸入負脈沖時,輸出端才會由零變為負,輸出一個負脈沖。為適用於正脈沖輸入的與門電路,其原理類推。
採納哦
『貳』 與門電路和非門電路的區別是什麼
邏輯電路
信號取值為0和1或有限個值,而且輸入信號與輸出信號之間存在確定邏輯關系的電路 。信號值為0的含義是 :電路斷開,或低電位信號 ,或無脈沖信號 ;信號為1的含義是 :電路導通,或高電位,或有脈沖信號。邏輯電路有兩種基本類型:一為組合邏輯電路,一為時序邏輯電路。
最簡單的二值邏輯電路在兩個輸入信號a、b與一個輸出信號 p之間的三種最基本的邏輯關系為「與」運算 、「或」運算和「非」運算(見表)。這三種基本運算可用相應的門電路實現。
由各種門電路和記憶元件(如觸發器)等組成的電路通稱為數字電路。研究邏輯電路主要是研究數字電路和其他具有開關特性的元件所構成的電路中各點信號之間的邏輯關系(包括時間關系)及所實現的功能。早期的邏輯電路主要是繼電器接點電路。隨著電子計算機的出現,數字電路成為研究邏輯電路的主要對象。20世紀60年代以前,研究的重點在於如何用最少的元件實現給定的邏輯功能。後來隨數字集成電路技術的發展,電路的可靠性、易測性、模塊化,以及工作速度的提高和故障診斷等遂成為研究的主要課題。利用計算機對邏輯電路進行分析、設計,也是研究邏輯電路的重要方向。邏輯電路的應用范圍十分廣泛,特別是在計算機、數字控制、通信、生產過程自動化和儀表方面應用更多。它與大規模、超大規模數字集成電路的研究和發展有密切的關系。
英國數學家G.布爾為了研究思維規律(邏輯學、數理邏輯 )於1847和1854年提出的數學模型。此後R.戴德金把它作為一種特殊的格。所謂一個布爾代數,是指一個有序的四元組〈B,∨,∧,*〉 ,其中B是一個非空的集合 ,∨與∧是定義在B上的兩個二元運算 ,* 是定義在B上的一個一元運算,並且它們滿足一定的條件。
布爾代數由於缺乏物理背景,所以研究緩慢,到了20世紀30~40年代才又有了新的進展,大約在 1935年, M.H.斯通首先指出布爾代數與環之間有明確的聯系,他還得到了現在所謂的斯通表示定理:任意一個布爾代數一定同構於某個集上的一個集域;任意一個布爾代數也一定同構於某個拓撲空間的閉開代數等,這使布爾代數在理論上有了一定的發展。布爾代數在代數學(代數結構)、邏輯演算、集合論、拓撲空間理論、測度論、概率論、泛函分析等數學分支中均有應用;1967年後,在數理邏輯的分支之一的公理化集合論以及模型論的理論研究中也起著一定的作用。近幾十年來,布爾代數在自動化技術、電子計算機的邏輯設計等工程技術領域中有重要的應用。
『叄』 怎麼用三極體作一個非門電路
按照下圖電路圖即可:
當輸入為高電平+5V時,Q1基極與發射極間Ube> 0.7V,Q1導通,輸出點專電壓屬為Q1的集電極和發射極之間的壓降,即0.3V,即輸出為數字量0;當輸入為低時,Q1集電極和發射極之間未導通,輸出電壓為上拉的電壓,+5V,即數字量1。
TTL與非門電路結構與工作原理
分立元件門電路雖然結構簡單,但是存在著體積大、工作可靠性差、工作速度慢等許多缺點。1961年美國德克薩斯儀器公司率先將數字電路的元器件和連線製作在同一矽片上,製成了集成電路。
由於集成電路體積小、質量輕、工作可靠,因而在大多數領域迅速取代了分立元件電路。隨著集成電路製作工藝的發展,集成電路的集成度越來越高。
按照集成度的高低,將集成電路分為小規模集成電路、中規模集成電路、大規模集成電路、超大規模集成電路。根據製造工藝的不同,集成電路又分為雙極型和單極型兩大類。TTL門電路是目前雙極型數字集成電路中用的最多的一種。
『肆』 三極體非門電路的工作原理
這里T1不是當成三極體使用的,而是具有一個正極、兩個負極的特殊二極體。因為一般內三極體發射結有電容流時,就產生大很多倍的電流流進管子。這里T1「發射結」有電流時,集電極根本無電流。發射結」有電流時,集電極產生電流流出管子。
從4kΩ電阻到T1的「集電結」,到T2的發射結,再到1kΩ電阻,實際是兩只電阻、兩只pn結組成的串聯分壓電路,在這個迴路中,越往下電位就越低。所以T1的基極電位總是高於集電極0.7V的。
pn結正向壓降0.7V,兩只pn結正向壓降1.4V,那麼兩只電阻壓降為(5-1.4)V=3.6V,4kΩ電阻壓降為[4/(4+1)]×3.6V≈2.9V,故T1集電極電壓為5-2.9-0.7=1.4V。
水向低處流,電流也是向低處流。
A端輸入3.6V以上高電平電壓時,T1集電極1.4V電壓低於發射極電壓,4kΩ電阻電流經T1集點結流向T2發射結,使T2飽和,T4飽和,電路輸出低電平。
A端輸入1V以下低電平電壓時,T1發射極電壓低於集電極1.4V電壓,4kΩ電阻電流經T1發射結流向低電平輸入端A,T2得不到電流而截止,T4截止,Ucc經R2使T3飽和導通,電路輸出高電平,實現非邏輯關系。
『伍』 晶體管非門電路
這都是初中運算而已了,
你想讓三極體飽和,那就是C和E完全導通,導通之後.C和E之間的電壓是0.3V,這個上面已經說了
那麼,在RC上面的電壓就應該是15V-0.3=14.7V,
現在要用到歐姆定律了吧,RC的電壓是14.7V,它的電阻是3K,IC=14.7V/3000,自己算去
然後再算出B極的電流
得到了B極的電流,再算一個B極的電壓,把那-9V也算進去就得了
就是一個電壓的回頭而已,如果說這得這么明白了還不會,那就沒有辦法了
『陸』 在模擬電子中與門與與非門構成的整形電路原理是什麼
只有數字電路才有整形這個說法,數字電路是方行波,整形電路就是把模擬波變成更接近理想的方形波
你現在的問題是數字電路的基礎問題沒弄懂
『柒』 有沒有簡單的非門電路完成圖求!
使用一隻三極體的放大電路就是非門電路
『捌』 請問邏輯門電路中 非門原理 結果很簡單的,需要詳細一點的分析。
我再說得詳細一些吧。一般的數字電路邏輯,低電平為0,高電平為1,可以理解內吧。那麼什麼是低電平呢容,一般在TTL(VCC=5V)電路中,<1.4V的電壓為低電壓,>2.7V的為高電壓。有了上面基礎,我們再說上面的電路。我們假設VCC為5V
(a)圖是三極體,當A點電壓<0.7V時(A為低電平,0),三極體從上到下截止,VCC到地之間,是斷開的,那麼F的輸出就是VCC(F為高電平,1)。 同時,如果A點電壓比較高,比如說為5V,那麼此時三極體從上到下導通,即VCC通過Rc接到了地,此時F點輸出就為0了,所以由此可以得出,F點,從邏輯上來說,是A點得反。
你可能會有幾個問題,比如說,為什麼是<1.4V,為什麼是>2.7V,中間的去哪了,又或者說,我說<0.7V截止,那麼稍微大一點,A為0.8,此時導通F也為0啊之類的,這些就是稍微深入點了,你就可以去讀讀書,從書中尋找更多的為什麼。