『壹』 CD4060電路圖
不知你要接成怎樣功能.
提供一個定時電路接法供你參照:
『貳』 NE555 CD4060 定時器
我非常願意幫助你。
QQ37326185
不明白的可以問我。
『叄』 CD4060的定時,外接RC,1.5M和104電容,定時時間多少
就題意回 1.5M×.1×0.7積為秒 若以振盪、分頻按理論計與實際必有很大誤差,因沒考慮4060的內部結構
『肆』 cd4060秒脈沖發生器,其時間是怎樣計算的,電阻和電容應怎麼樣選擇,謝謝
這個要看你需要的脈沖頻率是多少?4060可對輸入脈沖倍減!一般電容20P電阻1兆以上,晶振用32768
14級二進制串列計數/分頻器
CD4060由一振盪器和14級二進制串列計數器位組成,振盪器的結構可以是RC或晶振電路,CR為高電平時,計數器清零且振盪器使用無效。所有的計數器位均為主從觸發器。在CP1(和CP0)的下降沿計數器以二進制進行計數。在時鍾脈沖線上使用斯密特觸發器對時鍾上升和下降時間無限制。
Absolute Maximum Ratings 絕對最大額定值:
Supply Voltage電源電壓(VDD) -0.5V to +18V
Input Voltage輸入電壓 (VIN) -0.5V to VDD +0.5V
Storage Temperature Range儲存溫度范圍 (TS) -65℃ to +150℃
Package Dissipation (PD)
Dual-In-Line 普通雙列封裝 700 mW
Small Outline 小外形封裝 500 mW
Lead Temperature 焊接溫度(TL)
Soldering, 10 seconds)(焊接10秒) 260℃
Recommended Operating Conditions 建議操作條件:
Supply Voltage電源電壓(VDD) +3V to +15V
Input Voltage輸入電壓 (VIN) 0V to VDD
Operating Temperature Range工作溫度范圍 (TA) -40℃ to +85℃
DC Electrical Characteristics 直流電氣特性:
Symbol符號 Parameter參數 Conditions 測試條件 -40°C +25°C +85°C Units 單位
最小 最大 最小 典型 最大 最小 最大
IDD Quiescent Device Current靜態電流 VDD=5V,VIN = VDD or VSS 20 20 150 μA
VDD=10V,VIN = VDD or VSS 40 40 300
VDD=15V,VIN= VDD or VSS 80 80 600
VOL LOW Level Output Voltage 輸出低電平電壓 VDD = 5V 0.05 0 0.05 0.05 V
VDD = 10V 0.05 0 0.05 0.05
VDD = 15V 0.05 0 0.05 0.05
VOH HIGH Level Output Voltage 輸出高電平電壓 VDD = 5V 4.95 4.95 5 4.95 V
VDD = 10V 9.95 9.95 10 9.95
VDD = 15V 14.95 14.95 15 14.95
VIL LOW Level Input Voltage 輸入低電平電壓 VDD=5V,VO=0.5V or 4.5V 1.5 2 1.5 1.5 V
VDD=10V,VO=1.0V or 9.0V 3.0 4 3.0 3.0
VDD=15V,VO=1.5V or 13.5V 4.0 6 4.0 4.0
VIH HIGH Level Input Voltage 輸入高電平電壓 VDD=5V,VO=0.5V or 4.5V 3.5 3.5 3 3.5 V
VDD=10V,VO=1.0V or 9.0V 7.0 7.0 6 7.0
VDD=15V,VO=1.5V or 13.5V 11.0 11.0 9 11.0
IOL LOW Level Output Current 輸出低電平電流 (Note 3) VDD = 5V, VO = 0.4V 0.52 0.44 0.88 0.36 mA
VDD = 10V, VO = 0.5V 1.3 1.1 2.25 0.9
VDD = 15V, VO = 1.5V 3.6 3.0 8.8 2.4
IOH HIGH Level Output Current 輸出高電平電流 (Note 3) VDD = 5V, VO = 4.6V -0.52 -0.44 -0.88 -0.36 mA
VDD = 10V, VO = 9.5V -1.3 -1.1 -2.25 -0.9
VDD = 15V, VO = 13.5V -3.6 -3.0 -8.8 -2.4
IIN Input Current 輸入電流 VDD = 15V, VIN = 0V -0.30 -10-5 -0.30 -1.0 μA
VDD = 15V, VIN = 15V 0.30 10-5 0.30 1.0
CD4060 AC Electrical Characteristics 交流電氣特性:
Symbol 符號 Parameter 參數 Conditions 條件 最小 典型 最大 Units 單位
tPHL4, tPLH4 Propagation Delay Time to Q4 傳遞延遲時間到Q4 VDD = 5V 550 1300 ns
VDD = 10V 250 525
VDD = 15V 200 400
tPHL, tPLH Interstage Propagation Delay Time
from Qn to Qn+1 VDD = 5V 150 330 ns
VDD = 10V 60 125
VDD = 15V 45 90
tTHL, tTLH Transition Time過渡時間 VDD = 5V 100 200 ns
VDD = 10V 50 100
VDD = 15V 40 80
tWL, tWH Minimum Clock Pulse Width最小時鍾脈沖寬度 VDD = 5V 170 500 ns
VDD = 10V 65 170
VDD = 15V 50 125
trCL, tfCL Maximum Clock Rise and Fall Time最大時鍾上升和下降時間 VDD = 5V No Limit ns
VDD = 10V No Limit
VDD = 15V No Limit
fCL Maximum Clock Frequency 最大時鍾頻率 VDD = 5V 1 3 MHz
VDD = 10V 3 8
VDD = 15V 4 10
tPHL(R) Reset Propagation Delay 重置傳輸時延 VDD = 5V 200 450 ns
VDD = 10V 100 210
VDD = 15V 80 170
tWH(R) Minimum Reset Pulse Width 最小復位脈沖寬度 VDD = 5V 200 450 ns
VDD = 10V 100 210
VDD = 15V 80 170
CIN Average Input Capacitance 平均輸入電容 Any Input 5 7.5 pF
CPD Power Dissipation Capacitance 功耗電容 50 pF
應用電路:
圖1:電路類似的一款秒信號發生電路。IC1(CD4060)的32768 Hz的振盪源經14級分頻後在輸出端3腳(Q14)得到1/2S脈沖並沖入由IC2(CD4040)構成的二分頻器,分頻後在輸出端IC2的9腳上得到秒基準脈沖。
脈沖發生器是數字鍾的核心部分,它的精度和穩定度決定了數字鍾的質量,通常用晶體振盪器發出的脈沖經過整形、分頻獲得1Hz的秒脈沖。如晶振為32768 Hz,通過15次二分頻後可獲得1Hz的脈沖輸出,電路圖如圖2所示。
CD4060定時電路
『伍』 CD4060典型應用電路
用來做14分頻,用在數字鍾里與晶振一起產生1Hz脈沖
『陸』 請教晶振與cd4060產生振盪電路的電路原理及頻率計算
首先在電路上,振盪頻率,基本上就是晶振的標稱頻率了,不用計算了;
至於產生振盪的原理,還是比較復雜的,必須有正反饋才能振盪,這個與晶振特性有關;
晶振特性與頻率相關,在不同的頻率范圍內,其可等效為電容、電感、或電容電感的並聯、串聯等等;我也說不清楚了,有興趣的話,建議你去研究下晶振
『柒』 CD4060電路
該電路的振盪周期:T=2.2RC,單位:秒
由於要求的震盪周期很長,需要選擇電容值大一點的電解電容,應考慮選用漏電樓極小的鉭電容,以10uF為例,那麼需要的電阻值約為2*3600/(2.2*10*0.000001)=327兆歐,這個電阻值非常大,需要大量高阻電阻串聯,但影響穩定性,及時採取分頻輸出,也需要幾十兆歐的電阻。
『捌』 用CD4060構成的時間控制器電路的波形
CD4060是計數器(邏輯器件),輸出肯定是矩形波..
『玖』 CD4060和74HC240電路圖,簡述整個電路的作用和工作原理
74HC240電路的1Y2輸出高電平,繼電器釋放,觸點斷開,沒信號輸出;當松開S1後,1Y2輸出低電平,繼電器吸合,觸點閉合,由CD4060產生的定時方波信號,得以輸出。
工作原理:
1)排阻在此稱謂上拉電阻,而輸出信號狀態,仍然是由CD4060的輸出端確定;
2)圖中K1應該是繼電器線包,3引腳端接電源,是高電平,1引腳端接1Y2,只有1Y2為低電平時,線包才有電壓差,才有電流流經,所以繼電器吸合。
拓展介紹:
用電路元件符號表示電路連接的圖,叫電路圖。電路圖是人們為研究、工程規劃的需要,用物理電學標准化的符號繪制的一種表示各元器件組成及器件關系的原理布局圖。由電路圖可以得知組件間的工作原理,為分析性能、安裝電子、電器產品提供規劃方案。在設計電路中,工程師可從容在紙上或電腦上進行,確認完善後再進行實際安裝。通過調試改進、修復錯誤、直至成功。採用電路模擬軟體進行電路輔助設計、虛擬的電路實驗,可提高工程師工作效率、節約學習時間,使實物圖更直觀。