⑴ 誰有抗干擾的電路圖
簡單
⑵ 哪種串口電路抗干擾最好
串口電路抗干擾性能比好的是RS485電路,採用雙線差分信號傳輸,具有很強的共模信號抑製作用,對差分信號具有很強的增益。
⑶ 如何在排插上做一個抗干擾電路
加一個共模、差模濾波器,就是較高端的開關電源輸入端的那種EMI濾波器,可以買到成品。
加壓敏電阻和瞬態抑制二極體只能防止過壓和浪涌,對共模和差模干擾無能為力。
⑷ 進線抗電磁干擾電路
濾波器、電抗器、磁環等等,這些裝在進線上,對於抑制電磁干擾是有一定效果的。
⑸ 什麼是電路 提高電子電路抗干擾能力的方法
電路:由金屬導線和電氣、電子部件組成的導電迴路,稱為電路。在電路輸入端加上電源使輸入端產生電勢差,電路連通時即可工作。電流的存在可以通過一些儀器測試出來,如電壓表或電流表偏轉、燈泡發光等;按照流過的電流性質,一般把它分為兩種:直流電通過的電路稱為「直流電路」,交流電通過的電路稱為「交流電路」。
一、減小來自電源的雜訊
電源在向系統提供能源的同時,也將其雜訊加到所供電的電源上。電路中微控制器的復位線,中斷線,以及其它一些控制線最容易受外界雜訊的干擾。
電網上的強干擾通過電源進入電路。即使電池供電的系統,電池本身也有高頻雜訊。模擬電路中的模擬信號更經受不住來自電源的干擾。因此設計電源時要採取一定的抗干擾措施:(如輸入電源與強電設備動力線分開;採用隔離變壓器;採用低通濾波器;採用獨立功能塊單獨供電等)。
二、減小信號傳輸中的畸變
微控制器主要採用高速CMOS技術製造。信號輸入端靜態輸入電流在1 mA左右,輸入電容10pF左右,輸入阻抗相當高。高速CMOS電路的輸出端都有相當的帶載能力,即相當大的輸出值,將一個門的輸出端通過一段很長線引到輸入阻抗相當高的輸入端,反射問題就很嚴重。它會引起信號畸變,增加系統雜訊。當Tpd>Tr時,就成了一個傳輸線問題,必須考慮信號反射、阻抗匹配等問題。
三、減小信號線間的交叉干擾
CMOS工藝製造的微控制由輸入阻抗高,雜訊高,雜訊容限也很高,數字電路迭加100~200mv雜訊並不影響其工作。若是模擬電路,這種干擾就變為不能容忍。如果印刷線路板為四層板,其中有一層是大面積的地。或雙面板,信號線的反面是大面積的地時,這種信號間的交又干擾就會變小。原因是,大面積的地減小了信號線的特性阻抗,信號的反射大大減小。特性阻抗與信號線到地間的介質的介電常數的平方成反比,與介質厚度的自然對數成正比。若一模擬信號,要避免數字電路信號對它的干擾,那麼模擬信號線下方要有大面積的地,模擬信號線到數字信號線的距離要大於模擬信號線與地距離的2~3倍。可用局部屏蔽地,在有引結的一面引線左右兩側布以地線。
四、注意印刷線路板與元器件的高頻特性
在高頻情況下,印刷線路板上的引線,過孔,電阻、電容、接插件的分布電感與電容等不可忽略。電容的分布電感不可忽略,電感的分布電容不可忽略。電阻產生對高頻信號的反射,引線的分布電容會起作用,當長度大於雜訊頻率相應波長的1/20時,就產生天線效應,雜訊通過引線向外發射。
五、元件布置要合理分區元件
在印刷線路板上排列的位置要充分考慮抗電磁干擾問題,原則之一是各部件之間的引線要盡量短。在布局上,要把模擬信號部分,高速數字電路部分,雜訊源部分(如繼電器,大電流開關等)這三部分合理地分開。使相互間的信號耦合為0。印刷電路板上,電源線和地線最重要。克服電磁干擾,最主要的手段就是接地。
⑹ 如何加強電視的抗干擾電路
220v交流輸入端用電抗器和0.1uF/630v電容,對於機內的開關電源傳至市電的干擾波抑制很有效
⑺ 什麼叫電路的抗干擾能力
通俗點說,就是電路在有干擾的環境中正常工作的性能。現在電路工作的環境越來越小,越來越惡劣,對於電路正常工作有很大的挑戰,有些電路設計的好,就可以面對比較復雜的環境,而設計簡單的電路就經受不住考驗。
⑻ 抗電磁干擾電容有哪些
1、原理上將所有的電容都有抗電磁干擾的功能。一般對高頻干擾出沒的內地方,用容容值很小的陶瓷介質電容或獨石電容;在有低頻干擾出沒的地方,用容值較大的電容;直流信號或直流電壓時可選用容值較大的鉭電解電容和鋁電解電容。
2、電容器,通常簡稱其容納電荷的本領為電容,用字母C表示。定義1:電容器,顧名思義,是『裝電的容器』,是一種容納電荷的器件。英文名稱:capacitor。電容器是電子設備中大量使用的電子元件之一,廣泛應用於電路中的隔直通交,耦合,旁路,濾波,調諧迴路, 能量轉換,控制等方面。定義2:電容器,任何兩個彼此絕緣且相隔很近的導體(包括導線)間都構成一個電容器。
⑼ 電路的抗干擾
提高電子電路抗干擾能力的方法:
一、減小來自電源的雜訊
電源在向系統提供能源的同時,也將其雜訊加到所供電的電源上。電路中微控制器的復位線,中斷線,以及其它一些控制線最容易受外界雜訊的干擾。
電網上的強干擾通過電源進入電路。即使電池供電的系統,電池本身也有高頻雜訊。模擬電路中的模擬信號更經受不住來自電源的干擾。因此設計電源時要採取一定的抗干擾措施:(如輸入電源與強電設備動力線分開;採用隔離變壓器;採用低通濾波器;採用獨立功能塊單獨供電等)。
二、減小信號傳輸中的畸變
微控制器主要採用高速CMOS技術製造。信號輸入端靜態輸入電流在1mA左右,輸入電容10pF左右,輸入阻抗相當高。高速CMOS電路的輸出端都有相當的帶載能力,即相當大的輸出值,將一個門的輸出端通過一段很長線引到輸入阻抗相當高的輸入端,反射問題就很嚴重。它會引起信號畸變,增加系統雜訊。當Tpd>Tr時,就成了一個傳輸線問題,必須考慮信號反射、阻抗匹配等問題。
信號在印製板上的延遲時間與引線的特性阻抗有關,即與印製線路板材料的介電常數有關。可以粗略地認為,信號在印製板引線的傳輸速度,約為光速的1/3到1/2之間。微控制器構成的系統中常用邏輯電子元件的Tr(標准延遲時間)為3到18ns之間。
在印製線路板上,信號通過一個7W的電阻和一段25cm長的引線,線上延遲時間大致在4~20ns之間。也就是說,信號在印刷線路上的引線越短越好,最長不宜超過25cm。而且過孔數目也應盡量少,最好不多於2個。
當信號的上升時間快於信號延遲時間,就要按照快電子學處理。此時要考慮傳輸線的阻抗匹配,對於一塊印刷線路板上的集成塊之間的信號傳輸,要避免出現Td>Trd的情況,印刷線路板越大系統的速度就越不能太快。
用以下結論歸納印刷線路板設計的一個規則:信號在印刷板上傳輸,其延遲時間不應大於所用器件的標稱延遲時間。
·電源電路:產生各種電子電路的所需求電源。
·電子電路:亦稱電氣迴路。
·基頻電路,基頻,低頻率,使用基頻元件。
·高頻電路,高頻,高頻率,使用高頻元件。
·基頻、高頻混合電路
·被動元件:如電阻、電容、電感、二極體…等,有分基頻被動元件、高頻被動元件。
·主動元件:如電晶體、微處理器…等有分基頻主動元件、高頻主動元件。
【微處理器電路】:亦稱微控制器電路,形成計算機、游戲機、(播放器影、音)、各式各樣家電、滑鼠、鍵盤、觸控…等。
【電腦電路】:為微處理器電路進階電路,形成桌上型電腦、筆記型電腦、掌上型電腦、工業電腦…各樣電腦等。
【通訊電路】:形成電話、手機、有線網路、有線傳送、無線網路、無線傳送、光通訊、紅外線、光纖、微波通訊、衛星通訊等。
【顯示器電路】:形成螢幕、電視、儀表等各類顯示器。
【光電電路】:如太陽能電路。
【電機電路】:常運用於大電源設備、如電力設備、運輸設備、醫療設備、工業設備…等。
【串聯電路】:使同一電流通過所有相連接器件的聯結方式
【並聯電路】: 使同一電壓施加於所有相連接器件的聯結方式