1. 問個非門自激振盪電路
任何電源給電容充電抄都襲必須形成迴路,只有一個線頭是不能進行的。
如果忽略門電路的輸入電流,那麼C1R3串聯網路與C2R4串聯網路都是連接在3腳4腳之間的,而3,4腳在工作過程中電平總是相反的,3高4低,或者3低4高。
3高4低時電流從R3C1流向4,反之從4經過C1R3流向3,如果你認定前者的電流方向為充電,那麼後者就叫放電或者叫反充電,由於這個過程是對等的,所以C1可以左正右負,也可以右正左負,如果用有極性的電解電容,正極沖哪頭都不合適,應該用無極性電容。
振盪過程:
由於電容電壓不能突變,設某瞬間若3腳高,則通過C2使5高,則4低,通過C1使2低,保持了3腳高的暫穩狀態。
然後3腳4腳向C1C2充電,使C1C2左高右低,5腳電壓不斷下降,2腳電壓不斷上升,當它們超過電源電壓的一半,門電路翻轉,2腳電壓的上升使得3腳為低電平,加快5腳下降,4腳翻高,使得2腳更高,狀態跳為另一個暫穩狀態。
然後根據對稱性,4腳高電平用同樣的過程可以翻轉回來。
2. CMOS反相器構成的對稱式多諧振盪器輸入端為什麼會跳變到負電位
因為當你輸入端來由高電平下降到自Vth閾值電壓時輸出由Vdd跳到低電平(如果低電平為0)則輸出端即Vdd-Vdd,由於電容電壓不能越變,所以輸入端也一樣變為Vth-Vdd。顯然,輸入為負的了,但是cmos有輸入保護二極體,所以,它的負電壓不會小於-Vd
3. 這個振盪電路怎麼算頻率 ,給個算的公式
這是分立件對稱式多諧振盪器,Vdd接電源正極,Vcc要接電源負極。其振盪頻率F=1/[0.7(R5*C5+R8*C6)],若版電路完全對稱,即權P1=P2,R5=R8=Rb,R6=R7=Rc,C5=C6=C,則該振盪器的振盪頻率F≈1/(1.4Rb*C)。
4. LC振盪器產生高頻震盪波形不對稱
這些波形看起來已經相當漂亮了,大多數LC振盪器波形遠不如它。
波形失真程度與LC選頻Q值有關,更多是與器件的非線性程度有關,環路增益越高,起振越容易,振幅越大,進入器件的非線性區域就越深,如果進入的是截止區尚可,如果進入飽和區波形就非常難看。你可以通過測量BE結的直流偏置來判斷,放大器的BE偏置電壓為0.7V,振盪器小於此值,小得越多,表示振盪越強,波形越差,有時甚至出現負值。
因此指給你一個改善波形的途徑:可以減小環路增益(包括放大量和反饋系數),最簡單的辦法就是減小直流工作點(加大R35或加大R2的數值)以減小器件增益,隨之輸出電壓幅度下降,從器件非線性區退出,失真改善,當然減低得過量增益太低就會停振。
5. 多諧振盪中對稱的電路為何一個先亮一個後亮
通常說多諧振盪器的電路參數是對稱的,但是元器件的參數有細微差別,所以上電的瞬間,如果沒有採取強制措施,兩個輸出端子誰高、誰低是不確定的。
6. 左右對稱三極體 無穩態電路
所謂對稱電晶體又稱配對電晶體,是一個npn型配對pnp型的組合,對非穩態振盪電路就不需要達到這種要求
npn跟pnp偏壓方式不同計算方式也不同,快天亮了,有空再說
7. 對稱式多諧振盪器在multisim中模擬的問題
振盪器是不來需要輸入信號的,3V電壓應源該是門電路供電電壓,不應該加到輸入端。
multisim軟體中的模型與真實元件不同,門電路不可以偏置到線性放大區做振盪器,運放只能線性放大,不能用作比較器。模擬無效,請用實際元件搭出電路調試。或者換其他模擬軟體。
8. 請回答者上傳兩張最簡單的振盪電路圖
RC文氏電橋震盪器的計算說明振盪周期 T=6.28RC這個電路由RC串並網路構成選頻專網路,同時兼作正屬反饋電路以產生振盪,兩個電阻和電容的數值各自相等。負反饋電路中有兩個二極體,它們的作用是穩定輸出信號的幅度。也可以採用其他的非線形元件來自動調節反饋的強度,以穩定振幅,如:熱敏電阻、場效應管等。該電路輸出波形較好,缺點是頻率調節比較困難。電感反饋振盪器電路 (a) 實際電路 (b) 交流等效電路 頻率=1/6.28根號LC
9. multisim RC振盪電路
兩個問題:
1、電路連接錯誤,正反饋信號被短路到地線了。
2、串並聯網路不對稱,串聯電路多合上了一個選擇開關。
10. 對稱式多諧振盪器充放電迴路怎麼看
首先你要確定一點,輸入決定輸出,而不是反過來。其次,它就是一個自我充放電電路。
電阻和電容一起決定脈沖的頻率和占空比,而不是由電阻一個決定。