1. TTL门电路是什么
晶体管-晶体管逻辑电路(transistor-transistor logic)。集成电路输入级和输出级全采用晶体管组成的单元门电路。简内称TTL电路。它是将二容极管-晶体管逻辑电路(DTL)中的二极管,改为使用多发射极晶体管而构成。TTL电路于1962年研制成功,它的“与非”门的结构和元件参数已经历三次大的改进。通常,以电路的速度和功耗的乘积作为优值来衡量逻辑集成电路的性能和水平。因此,改进TTL逻辑电路“与非”门是从速度和功耗两个方面入手的。
2. 求解数电题目,TTL门电路状态怎么判断
当某输入端悬空,TTL电路视这输入为"1",
EN为使能输入,高电平有效,有小圈就低电平有效,
输出有倒三角为集电极开路输出类型。
3. ttl门电路和cmos门电路有什么区别
TTL是由晶体管构成的逻辑电路,这里所谓的TTL信号是一个电平标准.由于器件的电压不同内,TTL电路容和CMOS电路定义的高低电平电压以及电流不一样.
所谓的需要加TTL信号就是可以以TTL标准的高或低电平信号来触发它.
4. cmos门电路,TTL门电路有什么组成,他们的原理是什么
内部都是基本来门电路。
门电源路是有集成制造的场效应管(CMOS门电路)、三极管(TTL)、电阻、二极管构成。
内部三极管、场效应管都工作在开关状态。
由于各种门电路、厂家工艺等原因,内部电路不完全相同,所以原理不赘述了。
想学的话,首先要学会三极管基本电路(模电知识),逻辑电路(数电知识)才好理解。
5. 什么是TTL门电路线与
线与逻辑是指多个电路的输出端直接互连就可以实现“与”的逻辑功能。
多个集专电极开路输出(OC)的端子共用属一个上拉电阻时,只有全部输出端是高电平,即输出三极管全部是截止状态时,Vcc通过上拉电阻输出高电平,这就是“与”逻辑的结果,只要有一个输出端是低电平,即输出三极管是导通状态,共用的上拉电阻就被三极管接地,输出等于低电平。
OC门不用增加器件就可以完成与逻辑,这就是线与的优点。只要是集电极开路输出的器件都可以这样用,如LM339比较器。
6. TTL电路和门电路
TTL门电复路一般由晶体三极管电路构制成。对于TTL电路多余输入端的处理,应采用以下方法:
TTL与门和与非门电路:
将多余输入端接高电平,即通过限流电阻与电源相连接;
根据TTL门电路的输入特性可知,当外接电阻为大电阻时,其输入电压为高电平,这样可以把多余的输入端悬空,此时输入端相当于外接高电平;
通过大电阻(大于1kΩ)到地,这也相当于输入端外接高电平;
当TTL门电路的工作速度不高,信号源驱动能力较强,多余输入端也可与使用的输入端并联使用。
TTL或门、或非门:
接低电平;
接地;
由TTL输入端的输入伏安特性可知,当输入端接小于IKΩ的电阻时输入端的电压很小,相当于接低电平,所以可以通过接小于IKΩ(500Ω)的电阻到地。
CMOS 门电路一般是由MOS管构成,在使用CMOS门电路时输入端特别注意不能悬空
与门和与非门电路:多余输入端应采用高电平,即可通过限流电阻(500Ω)接电源。
或门、或非门电路:多余输入端的处理方法应是将多余输入端接低电平,即通过限流电阻(500Ω)接地。
7. TTL门电路有哪几种
ttl是由晶抄体管构成的逻袭辑电路,这里所谓的ttl信号是一个电平标准.由于器件的电压不同,ttl电路和cmos电路定义的高低电平电压以及电流不一样.
所谓的需要加ttl信号就是可以以ttl标准的高或低电平信号来触发它.
8. TTL 门电路求逻辑表达式
a是或非门电路,抄由于10K电阻大于开门电阻(即通过10K电阻的电流会形成高电位),所以形成Y1=(A+B+1)`=0的局面,说明输出为“0”,与A、B无关。
b是异或门,A、B同时为“1”时出“0”,不同时出“1”。
c通过10Ω电阻的电流会形成低电位,因此Y3=(AB+0)`=(AB)`。
9. TTL门电路,电源电压VCC为多少输入端悬空意味什么
TTL门电路中,电源电压VCC低电平0V,高电平+5V。
输入端悬空属于多余输入端的处理范畴,悬空相当于接高电平(+5V),但悬空时对地呈现的阻抗很高,容易受到外界干扰。
如果是CMOS电路的话,不用的输入端,不允许悬空的,必须按逻辑要求接Udd或Uss。否则不仅会造成逻辑混乱,而且容易损坏器件,与TTL电路不同。
(9)门电路ttl扩展阅读:
TTL集成电路的系列标准:
TTL集成电路主要有54/74系列标准TTL、高速型TTL(H-TTL)、低功耗型TTL(L-TTL)、肖特基型TTL(S-TTL)、低功耗肖特基型TTL(LS-TTL)五个系列。
标准TTL输入高电平最小2V,输出高电平最小2.4V,典型值3.4V,输入低电平最大0.8V,输出低电平最大0.4V,典型值0.2V。S-TTL输入高电平最小2V,输出高电平最小Ⅰ类2.5V,Ⅱ、Ⅲ类2.7V,典型值3.4V,输入低电平最大0.8V,输出低电平最大0.5V。
LS-TTL输入高电平最小2V,输出高电平最小Ⅰ类2.5V,Ⅱ、Ⅲ类2.7V,典型值3.4V,输入低电平最大Ⅰ类0.7V,Ⅱ、Ⅲ类0.8V,输出低电平最大Ⅰ类0.4V,Ⅱ、Ⅲ类0.5V,典型值0.25V。TTL电路的电源VDD供电只允许在+5V±10%范围内,扇出数为10个以下TTL门电路。