⑴ 74ls161做成24进制计数器接线图电路图!!急
电路图:
清零端CR=“0”,计数器输出Q3、Q2、Q1、Q0立即为全“0”,这个时候为异步复位功能。当CR=“1”且LD=“0”时,在CP信号上升沿作用后,74LS161输出端Q3、Q2、Q1、Q0的状态分别与并行数据输入端D3,D2,D1,D0的状态一样,为同步置数功能。
而只有当CR=LD=EP=ET=“1”、CP脉冲上升沿作用后,计数器加1。74LS161还有一个进位输出端CO,其逻辑关系是CO= Q0·Q1·Q2·Q3·CET。合理应用计数器的清零功能和置数功能,一片74LS161可以组成16进制以下的任意进制分频器。
74ls161是异步置数同步清零十六进制计数器,构成24进制计数器有两种方法:
1、异步置数法.因为是异步,所以不用等待时钟信号就可以直接置数,构成24进制计数器的话,需要两块芯片级联,第一块计数16次后进位一次,然后第二片计数1次,当第一片计数8次与第二片计数1次后就是计数24次,此时通过门电路译出置数信号给置数端就行.
2、同步清零法.原理同置数法,只是它是同步清零,需要等待时钟信号一起作用来清零,所以在第一片计数7次与第二片计数1次后就是23次计数,此时译出清零信号,然后再等待一个时钟信号,此时计数24次,又刚好完成清零。
⑵ 急求用74ls161设计24进制计数器,有电路图更好
你好:
因为是手机,电路图没法给,我可以给你个方案。
74ls161是异步置数同步清零十六进制计数器,构成24进制计数器有两种方法:
1.异步置数法。因为是异步,所以不用等待时钟信号就可以直接置数,构成24进制计数器的话,需要两块芯片级联,第一块计数16次后进位一次,然后第二片计数1次,当第一片计数8次与第二片计数1次后就是计数24次,此时通过门电路译出置数信号给置数端就行。
2.同步清零法。原理同置数法,只是它是同步清零,需要等待时钟信号一起作用来清零,所以在第一片计数7次与第二片计数1次后就是23次计数,此时译出清零信号,然后再等待一个时钟信号,此时计数24次,又刚好完成清零。
有不懂的地方随时回复我。
希望我的回答能帮助到你。
⑶ 用两片74ls290设计24进制计数器,还带上电路图
74LS90就是十进制计数器,可以做十位,个位计数器。而要解决是问题是个位向十版位进位,逢24回零,实现权24进制计数,最大数是23。
一片74LS290计数规律是满十就清零,这样就构成了10进制的计数器,一片74LS290满六就清零,这样就构成了6进制的计数器。
当十进制计数器满十以后,输出一个信号给六进制计数器。当六进制计数器满六的时候,两片同时清零。这样就是一个六十进制的计数器了。
(3)24进制计数器电路图扩展阅读:
1、如果按照计数器中的触发器是否同时翻转分类,可将计数器分为同步计数器和异步计数器两种。
2、如果按照计数过程中数字增减分类,又可将计数器分为加法计数器、减法计数器和可逆计数器,随时钟信号不断增加的为加法计数器,不断减少的为减法计数器,可增可减的叫做可逆计数器。
另外还有很多种分类不一一列举,但是最常用的是第一种分类,因为这种分类可以使人一目了然,知道这个计数器到底是什么触发方式,以便于设计者进行电路的设计。
⑷ 用cd40161实现24进制计数器电路图
60搜索进制的是用一个4011的三个与非门搭建的吧,两个60进制就多2个与非门,还有个24进制的4011,一共6个与非门,刚好。
⑸ 24进制计数器的设计
用74161做了个24进制的计数器,主要元器件为:74161(集成计数器)、7SEG-BCD(七段bcd数码显示管)、7401(与非门)、7404(与非门)、BUTTON(按钮)、NAND(与非门)、AND(与门)、RES(电阻)。工作原理:没按一次BUTTON,提供一次上升沿脉冲,第一块74161计数一次,每计数到十次时,下一块74161计数一次,计数从0开始,计数到23,为二十四进制计数器,到达23后又从0开始计数。
用的是proteus仿真的,不知合你的意不?
发张截图给你看看吧!行的话就联系我,给你仿真图。
⑹ 用74LS161 设计一个24进制计数器的电路图
看图所示
⑺ 2个74ls192和一个74ls00怎么构成24进制计数器(有原理图)
用proteus仿真图为:
⑻ 用multisim仿真161构成的24进制计数器电路图
两片4位二进制计数器74HC161组成8位二进制计数器。用反馈归零法,将千位、万位经与非门反馈到清零端CLR,每计到二进制11000相当十进制24,就使计数器清零,即实现24进制计数器。