1. 一張PCB的電路圖這么復雜,是怎麼設計出來的
讓我們從大眾角度來看看如何從零開始設計出一張PCB。
1、PCB中文名稱叫印製電路板,功能是為板子上的電子元件提供電的通路。怎麼知道這個電通路應該如何連接?就要引入電路圖。
2、那麼電路圖的設計者是怎麼知道各個元器件如何連接?這個就要擴展到主要晶元。
3、一個電路圖主要有什麼晶元呢?舉個例子,如手機,主要晶元有:處理器、內存晶元、本地存儲晶元、4G通信模塊、WIFI模塊等。具體某一個模塊設計者怎麼知道如何設計?
4、針對某一個模塊的設計,歸結為兩點:匯流排連接設計、電源設計。匯流排的連接大部分是通用的。電源連接也是根據晶元手冊來的。
5、雖然匯流排連接跟電源連接大部分可以根據手冊來,但依然需要有更加明確的方法來設計,這時候就需要用到晶元廠家的參考設計,即各個介面如何連接、電源如何用電容電阻。
6、有了各個模塊的設計方法,但怎麼知道我要使用哪些模塊呢?這就需要一個文件叫「產品需求表」。
7、產品需求表哪裡來?可以是老闆、產品經理根據可能得產品方向衡量得來、可以是參考同款產品得來、可以是業務人員根據客戶提出的需求得來。
以上,已經從後往前推了一個pcb怎麼來的。下面我們再從前往後推:
領導層提出產品需求表 - 確定電路圖需要哪些模塊 - 每個模塊進行單獨的電路圖設計 - 匯總成一張完整電路圖 - 根據電路圖畫出PCB。
2. 什麼叫死區設計電路時為什麼要有死區詳細講解死區電路的設計。
通常叫做死區時間,deadtime,常用於功率開關控制信號翻轉時避免發生誤觸回發。
很多電源管理類晶元都會通答過檢測反饋電流或反饋電壓,對一個或多個外部功率器件進行控制,例如MOSFET或IGBT等等。這些反饋電流或電壓信號,常常會被功率器件開關時產生的雜訊所影響,導致輸入晶元內部的信號疊加了一些由導線寄生電感和晶元寄生電容引起的spike,這些spike雜訊會導致晶元內部產生誤觸發,輸出錯誤的控制信號。
為了避免spike雜訊的影響,通常在控制信號翻轉後到反饋信號穩定的一端時間內,對反饋信號的運算電路進行屏蔽,這段時間就是死區時間。
死區電路的設計實際上就是一端delay延時,以控制信號翻轉為起點,通過RC或clk counter,產生一定時長的高電平脈沖,用這段脈沖去disalbe那些sensitive的反饋電路,死區時間的長度必須保證能夠完全mask spike雜訊,同時盡可能短,否則會影響晶元的性能,尤其對於PWM類控制晶元來說,會影響到其max/min ty。
3. 設計一個電路
1)關於運放電路構成:
輸入是 > 0 的,而輸出是 < 0 的,並且增益 = -5;
所以取內反相比例運算放大器電路;容
那麼,當運放輸入電壓 Ui = 1V 時,輸出電壓 Uo = -5V;
2)比較器電路構成;
按條件以運放輸入 Ui = 1V 為界而變化,對應的就是以運放輸出 Uo = -5V為界;
那麼比較器的基準電壓 Uref = Uo = -5V,並施加到比較器的反相輸入端,如此運放輸出端就連接到比較器的同相輸入端了;
3)上拉電阻 R;
Ud = 2V,Id = 5mA,電源總電壓值 Uc = 24V;
因為比較器輸出高電平實際是輸出開路;
所以 R = (Uc - Ud)/ Id;
滿意請採納哈
4. 總體電路設計什麼意思
總體電路設計指的是根據用戶的需求制定的總的方針。比如負荷的計算,運行設備的容量,以及線路的走向等等。
5. 電路設計要學什麼
呵呵,遇到一個同道中人啊。看來你是學習電子的哦。
第一步:
學習電子模電、數電是基礎中的基礎。模電要好好看懂裡面的電路分析,對於一些常見的典型電路要求是圖一徒手畫出。數電裡面主要就是要能夠理解波形圖。
第二步:看一些書例如《晶體管放大電路設計(上、下)》、、《op放大電路的設計》並且可以利用模擬軟體仿Multisim真一下上面的例題,對他的工作有一個更深的理解。順便提一下,這個軟體是電子的同學不會的一個軟體,相信你也聽說哦過。
第三部:學習一下Protel99,自己做以下電路版試一下效果是不是那麼回事。因為實際電路和現實中的電路有太大的差距了。當然也可以利用其他的制圖軟體的。
第四步:
學習一些實用的。例如:單片機,FPGA,DSP。。。單片機有好多中建議還是以51做為入門的首選。因為他技術比較成熟,資料比較多易於學習。等你學會了51 ,那麼AVR\PIC 就很容易了。學習他們沒喲什麼捷徑就是多寫程序,最好自己做電路板。如果覺得自己硬體比較差的畫建議還是花錢買個電路版,不要買貴的差不多就可以了。200就可以買到比較好的了。學習嗎,就是要投資一下。
第五步:
做項目,無論給老師做還是自己做網上的。只要選定了舉要堅持做下去。不會可以網上提問。也可以問老師。在學校最不要怕的就是不會因為老師會告訴你。等到了社會上舉不一樣了啊。
祝你成功哦!
6. 什麼叫死區設計電路時為什麼要有死區
【簡介】:
通常叫做死區時間,deadtime,常用於功率開關控制信號翻轉時避免發生誤觸發。
很多電源管理類晶元都會通過檢測反饋電流或反饋電壓,對一個或多個外部功率器件進行控制,例如MOSFET或IGBT等等。這些反饋電流或電壓信號,常常會被功率器件開關時產生的雜訊所影響,導致輸入晶元內部的信號疊加了一些由導線寄生電感和晶元寄生電容引起的spike,這些spike雜訊會導致晶元內部產生誤觸發,輸出錯誤的控制信號。
為了避免spike雜訊的影響,通常在控制信號翻轉後到反饋信號穩定的一端時間內,對反饋信號的運算電路進行屏蔽,這段時間就是死區時間。
7. 電路原理圖的設計方法與步驟
需要根據實際電路的工作原理來編寫。
首先明確設備元件,設備的工作方式以及設備的個數。
根據這樣的個數參數來判斷原理圖設計方式與步驟。
8. 如何成為電路設計高手
多鍛煉訓練,認真總結每次設計的得失,不斷地吸取經驗教訓,熟能生巧,以後會更好。
9. 如何設計電路
能夠利用學習過物理知識解釋問題只是掌握知識的第一步,更高的階段就是利用學過的物理知識解決問題或創造,電路設計題就是鍛煉我們同學們的智慧了。當然,有法可尋。 首先,要會識別電路是串聯、並聯、還是局短(短接),當然只限2個用電器的情況。 閉合所有開關,用電器都工作,電路一定是串聯或並聯;只有一個用電器工作,電路一定是局部短路,因為不工作的用電器被閉合的開關短路了。 串聯和並聯的識別可以用以下方法: (1)定義法:分析電路中用電器的連接方法,如果電路中各用電器是逐個順次連接起來的,且用電器互相影響的電路就是串聯電路;如果用電器並列連接起來接在電路兩點之間(首相連,尾相連),且各自能獨立工作,互不影響的電路就是並聯電路. (2)電流法:讓電流從電源正極流出,電流只有一條路徑通過各用電器回到電源負極,途中不分流,這個電路一定是串聯;若電流在某處分成幾條支路,且每條支路上只有一個用電器,再在某點處匯成一股電流,則這幾個用電器就是並聯. (3)拆除法:拆除法是識別較復雜的電路的一種重要方法.因為在串聯電路中各用電器互相影響,並聯電路中各用電器互不影響,因此在串聯電路中,拆除任何一個用電器,其他用電器就沒有電流通過無法工作;在並聯電路中,拆除任何一個用電器,其他用電器中仍有電流通過可正常工作.拆除法就是根據這兩點,逐個拆除電路中的用電器,根據電路中其他用電器中有無電流通過來識別電路的連接方式. (4)短路法:用導線將某一用電器短路,若其他用電器仍能工作,這幾個用電器是串聯;若其他用電器都不能工作,則這幾個用電器是並聯.(5)節點法:在識別不規范的電路時,不論導線有多長,只要這兩點間沒有電流、用電器,導線兩端點就可以看成同一點,從而找出各用電器兩端的公共點.
10. 電路總體設計方框圖
1,整體方塊圖有問題
2,蓄電池到5V為何要整流濾波?
3,專充電為脈沖充電還是直流屬充電?
4,LM358控制什麼?控制充電?以電壓還是以電流,還是兩者具備決定充電條件?
5,48V降到5V, 採用什麼方式,線性降壓,還是Buck?如果是線性這個功耗散熱可是個問題
6,你需要別人幫你做什麼線路圖設計,還是方塊圖?
7.此最最為主要懸賞分太少,重金之下必有勇夫,說吧給多少?