導航:首頁 > 電器電路 > 上拉電路

上拉電路

發布時間:2022-09-13 23:38:41

『壹』 什麼是上拉電阻和下拉電阻,各有什麼作用

一、上拉就是將不確定的信號通過一個電阻鉗位在高電平,電阻同時起限流作用。

上拉電阻的作用:

1、當TTL電路驅動CMOS電路時,如果電路輸出的高電平低於CMOS電路的最低高電平(一般為3.5V), 這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。

2、OC門電路必須使用上拉電阻,以提高輸出的高電平值。

3、為增強輸出引腳的驅動能力,有的單片機管腳上也常使用上拉電阻。

4、在CMOS晶元上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻以降低輸入阻抗, 提供泄荷通路。

5、晶元的管腳加上拉電阻來提高輸出電平,從而提高晶元輸入信號的雜訊容限,增強抗干擾能力。

6、提高匯流排的抗電磁干擾能力,管腳懸空就比較容易接受外界的電磁干擾。

7、長線傳輸中電阻不匹配容易引起反射波干擾,加上、下拉電阻是電阻匹配,有效的抑制反射波干擾。

二、下拉電阻是直接接到地上,接二極體的時候電阻末端是低電平。

下拉電阻的作用:

1、提高電壓准位:

a、當TTL電路驅動COMS電路時,如果TTL電路輸出的高電平低於COMS電路的最低高電平(一般為3.5V), 這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。

b、OC門電路必須加上拉電阻,以提高輸出的高電平值。

2、加大輸出引腳的驅動能力,有的單片機管腳上也常使用上拉電阻。

3、N/Apin防靜電、防干擾:在COMS晶元上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產生降低輸入阻抗, 提供泄荷通路。

同時管腳懸空就比較容易接受外界的電磁干擾。

4、電阻匹配,抑制反射波干擾:長線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干擾。

5、預設空間狀態/預設電位:在一些 CMOS 輸入端接上或下拉電阻是為了預設預設電位。 當你不用這些引腳的時候, 這些輸入端下拉接 0 或上拉接 1。在I2C匯流排等匯流排上,空閑時的狀態是由上下拉電阻獲得

6、提高晶元輸入信號的雜訊容限:輸入端如果是高阻狀態,或者高阻抗輸入端處於懸空狀態,此時需要加上拉或下拉,以免收到隨機電平而影響電路工作。

同樣如果輸出端處於被動狀態,需要加上拉或下拉,如輸出端僅僅是一個三極體的集電極。從而提高晶元輸入信號的雜訊容限增強抗干擾能力。

(1)上拉電路擴展閱讀:

上拉電阻的缺點:

當電流流經時其將消耗額外的能量,並且可能會引起輸出電平的延遲。某些邏輯晶元對於經過上拉電阻引入的電源供應瞬間狀態較為敏感,這樣就迫使為上拉電阻配置獨立的、帶有濾波的電壓源。

下拉電阻原則和上拉電阻是一樣的,下拉電阻的選擇應結合開關管特性和下級電路的輸入特性進行設定,主要需要考慮以下幾個因素:

1、驅動能力與功耗的平衡。以上拉電阻為例,一般地說,上拉電阻越小,驅動能力越強,但功耗越大,設計時應注意兩者之間的均衡。

2、下級電路的驅動需求。同樣以上拉電阻為例,當輸出高電平時,開關管斷開,上拉電阻應適當選擇以能夠向下級電路提供足夠的電流。

3、高低電平的設定。不同電路的高低電平的門檻電平會有不同,電阻應適當設定以確保能輸出正確的電平。以上拉電阻為例,當輸出低電平時,開關管導通,上拉電阻和開關管導通電阻分壓值應確保在零電平門檻之下。

4、頻率特性。以上拉電阻為例,上拉電阻和開關管漏源級之間的電容和下級電路之間的輸入電容會形成RC延遲,電阻越大,延遲越大。上拉電阻的設定應考慮電路在這方面的需求。

OC門輸出高電平時是一個高阻態,其上拉電流要由上拉電阻來提供,設輸入端每埠不大於100uA,設輸出口驅動電流約500uA,標准工作電壓是5V,輸入口的高低電平門限為0.8V(低於此值為低電平);2V(高電平門限值)。

『貳』 上拉電阻是什麼電阻有什麼作用

一、上拉就是將不確定的信號通過一個電阻鉗位在高電平,電阻同時起限流作用。下拉同理,也是將不確定的信號通過一個電阻鉗位在低電平。

二、上拉電阻的作用:

1、當TTL電路驅動CMOS電路時,如果電路輸出的高電平低於CMOS電路的最低高電平(一般為3.5V), 這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。

2、OC門電路必須使用上拉電阻,以提高輸出的高電平值。

3、為增強輸出引腳的驅動能力,有的單片機管腳上也常使用上拉電阻。

4、在CMOS晶元上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻以降低輸入阻抗, 提供泄荷通路。

5、晶元的管腳加上拉電阻來提高輸出電平,從而提高晶元輸入信號的雜訊容限,增強抗干擾能力。

6、提高匯流排的抗電磁干擾能力,管腳懸空就比較容易接受外界的電磁干擾。

7、長線傳輸中電阻不匹配容易引起反射波干擾,加上、下拉電阻是電阻匹配,有效的抑制反射波干擾。

(2)上拉電路擴展閱讀:

注意事項:

上拉電阻阻值的選擇原則包括:

1、從節約功耗及晶元的灌電流能力考慮應當足夠大;電阻大,電流小。

2、從確保足夠的驅動電流考慮應當足夠小;電阻小,電流大。

3、對於高速電路,過大的上拉電阻可能邊沿變平緩。

綜合考慮以上三點,通常在1k到10k之間選取。對下拉電阻也有類似道理。

『叄』 上拉電阻的作用是什麼

上拉電阻是用來解決匯流排驅動能力不足時提供電流的。一般說法是拉電流,下拉電阻是用來吸收電流的,也就是通常所說的灌電流。

一般作單鍵觸發使用時,如果IC本身沒有內接電阻,為了使單鍵維持在不被觸發的狀態或是觸發後回到原狀態,必須在IC外部另接一電阻,數字電路有三種狀態:高電平、低電平、和高阻狀態,有些應用場合不希望出現高阻狀態,可以通過上拉電阻或下拉電阻的方式使處於穩定狀態,具體視設計要求而定。

上拉電阻注意事項

對於上拉電阻的選擇,最重要的就是要結合開關管的特性與下級電路的輸入特性。總的來說需要考慮以下幾個因素:

1、驅動能力與功耗的平衡。以上拉電阻為例,一般地說,上拉電阻越小,驅動能力越強,但功耗越大,設計是應注意兩者之間的均衡。

2、下級電路的驅動需求。同樣以上拉電阻為例,當輸出高電平時,開關管斷開,上拉電阻應適當選擇以能夠向下級電路提供足夠的電流。

3、高低電平的設定。不同電路的高低電平的門檻電平會有不同,電阻應適當設定以確保能輸出正確的電平。以上拉電阻為例,當輸出低電平時,開關管導通,上拉電阻和開關管導通電阻分壓值應確保在零電平門檻之下。

『肆』 什麼是上拉電阻

上拉電阻,一般用於數字信號,電阻當然消耗功率

當Vi沒有信號,或者信號為高電平時,輸出高電平,電阻沒有電流

當Vi為低電平時,電流內灌

『伍』 上拉電阻和下拉電阻的用處和區別是什麼

一、上拉電阻的作用:

在CMOS晶元上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻以降低輸入阻抗, 提供泄荷通路。晶元的管腳加上拉電阻來提高輸出電平,從而提高晶元輸入信號的雜訊容限,增強抗干擾能力;提高匯流排的抗電磁干擾能力,管腳懸空就比較容易接受外界的電磁干擾。

二、下拉電阻的作用:

提高晶元輸入信號的雜訊容限:輸入端如果是高阻狀態,或者高阻抗輸入端處於懸空狀態,此時需要加上拉或下拉,以免收到隨機電平而影響電路工作。

同樣如果輸出端處於被動狀態,需要加上拉或下拉,如輸出端僅僅是一個三極體的集電極。從而提高晶元輸入信號的雜訊容限增強抗干擾能力。

三、區別:

1、含義不同;

上拉電阻:將一個不確定的信號,通過一個電阻與電源VCC相連,固定在高電平;

下拉電阻:將一個不確定的信號,通過一個電阻與地GND相連,固定在低電平;

2、作用不同:

上拉是對器件注入電流;灌電流;當一個接有上拉電阻的IO埠設置為輸入狀態時,它的常態為高電平;

下拉電阻:下拉是從器件輸出電流;拉電流;當一個接有下拉電阻的IO埠設置為輸入狀態時,它的常態為低電平;

原理

在上拉電阻所連接的導線上,如果外部組件未啟用,上拉電阻則「微弱地」將輸入電壓信號「拉高」。當外部組件未連接時,對輸入端來說,外部「看上去」就是高阻抗的。這時,通過上拉電阻可以將輸入埠處的電壓拉高到高電平。如果外部組件啟用,它將取消上拉電阻所設置的高電平。通過這樣,上拉電阻可以使引腳即使在未連接外部組件的時候也能保持確定的邏輯電平。

以上內容參考:網路-上拉電阻

『陸』 什麼是上拉電阻和下拉電阻,都有什麼用

一、上拉就是將不確定的信號通過一個電阻鉗位在高電平,電阻同時起限流作用。

上拉電阻的作用:

1、當TTL電路驅動CMOS電路時,如果電路輸出的高電平低於CMOS電路的最低高電平(一般為3.5V), 這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。

2、OC門電路必須使用上拉電阻,以提高輸出的高電平值。

3、為增強輸出引腳的驅動能力,有的單片機管腳上也常使用上拉電阻。

4、在CMOS晶元上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻以降低輸入阻抗, 提供泄荷通路。

5、晶元的管腳加上拉電阻來提高輸出電平,從而提高晶元輸入信號的雜訊容限,增強抗干擾能力。

6、提高匯流排的抗電磁干擾能力,管腳懸空就比較容易接受外界的電磁干擾。

7、長線傳輸中電阻不匹配容易引起反射波干擾,加上、下拉電阻是電阻匹配,有效的抑制反射波干擾。

二、下拉電阻是直接接到地上,接二極體的時候電阻末端是低電平。

下拉電阻的作用:

1、提高電壓准位:

a、當TTL電路驅動COMS電路時,如果TTL電路輸出的高電平低於COMS電路的最低高電平(一般為3.5V), 這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。

b、OC門電路必須加上拉電阻,以提高輸出的高電平值。

2、加大輸出引腳的驅動能力,有的單片機管腳上也常使用上拉電阻。

3、N/Apin防靜電、防干擾:在COMS晶元上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產生降低輸入阻抗, 提供泄荷通路。

同時管腳懸空就比較容易接受外界的電磁干擾。

4、電阻匹配,抑制反射波干擾:長線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干擾。

5、預設空間狀態/預設電位:在一些 CMOS 輸入端接上或下拉電阻是為了預設預設電位。 當你不用這些引腳的時候, 這些輸入端下拉接 0 或上拉接 1。在I2C匯流排等匯流排上,空閑時的狀態是由上下拉電阻獲得

6、提高晶元輸入信號的雜訊容限:輸入端如果是高阻狀態,或者高阻抗輸入端處於懸空狀態,此時需要加上拉或下拉,以免收到隨機電平而影響電路工作。

同樣如果輸出端處於被動狀態,需要加上拉或下拉,如輸出端僅僅是一個三極體的集電極。從而提高晶元輸入信號的雜訊容限增強抗干擾能力。

(6)上拉電路擴展閱讀:

上拉電阻的缺點:

當電流流經時其將消耗額外的能量,並且可能會引起輸出電平的延遲。某些邏輯晶元對於經過上拉電阻引入的電源供應瞬間狀態較為敏感,這樣就迫使為上拉電阻配置獨立的、帶有濾波的電壓源。

下拉電阻原則和上拉電阻是一樣的,下拉電阻的選擇應結合開關管特性和下級電路的輸入特性進行設定,主要需要考慮以下幾個因素:

1、驅動能力與功耗的平衡。以上拉電阻為例,一般地說,上拉電阻越小,驅動能力越強,但功耗越大,設計時應注意兩者之間的均衡。

2、下級電路的驅動需求。同樣以上拉電阻為例,當輸出高電平時,開關管斷開,上拉電阻應適當選擇以能夠向下級電路提供足夠的電流。

3、高低電平的設定。不同電路的高低電平的門檻電平會有不同,電阻應適當設定以確保能輸出正確的電平。以上拉電阻為例,當輸出低電平時,開關管導通,上拉電阻和開關管導通電阻分壓值應確保在零電平門檻之下。

4、頻率特性。以上拉電阻為例,上拉電阻和開關管漏源級之間的電容和下級電路之間的輸入電容會形成RC延遲,電阻越大,延遲越大。上拉電阻的設定應考慮電路在這方面的需求。

OC門輸出高電平時是一個高阻態,其上拉電流要由上拉電阻來提供,設輸入端每埠不大於100uA,設輸出口驅動電流約500uA,標准工作電壓是5V,輸入口的高低電平門限為0.8V(低於此值為低電平);2V(高電平門限值)。

『柒』 什麼叫上拉電阻,下拉電阻,有什麼作用何時採用

上拉電阻是直接接在電源上,接二極體的時候電阻末端是高電平,下拉電阻是直接接到地上,接二極體的時候電阻末端是低電平。

左邊的是上拉電阻示意圖,右邊的是下拉電阻示意圖,換句換說,上拉電阻在開關S1斷開情況下,C1點提供的是高電平,當S1閉合時,C1點提供低電平,下拉電阻在開關S2斷開情況下在C2點提供的是低電平,當開關S2閉合時,在C2點提供高電平。

根據這兩種特性可以在不同器件選用,比如共陰共陽數碼管驅動,單片機IO引腳等靈活使用。當然要注意在下拉電阻使用時,在output2的位置一定要加限流電阻,否則會引起D2線路電流過大,類似短路。

當TTL電路驅動COMS電路時,如果TTL電路輸出的高電平低於COMS電路的最低高電平(一般為3.5V), 這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。

(7)上拉電路擴展閱讀:

提高晶元輸入信號的雜訊容限:輸入端如果是高阻狀態,或者高阻抗輸入端處於懸空狀態,此時需要加上拉或下拉,以免收到隨機電平而影響電路工作。同樣如果輸出端處於被動狀態,需要加上拉或下拉,如輸出端僅僅是一個三極體的集電極。從而提高晶元輸入信號的雜訊容限增強抗干擾能力。

原則和上拉電阻是一樣的,下拉電阻的選擇應結合開關管特性和下級電路的輸入特性進行設定,主要需要考慮以下幾個因素:

1.驅動能力與功耗的平衡。以上拉電阻為例,一般地說,上拉電阻越小,驅動能力越強,但功耗越大,設計時應注意兩者之間的均衡。

2.下級電路的驅動需求。同樣以上拉電阻為例,當輸出高電平時,開關管斷開,上拉電阻應適當選擇以能夠向下級電路提供足夠的電流。

3.高低電平的設定。不同電路的高低電平的門檻電平會有不同,電阻應適當設定以確保能輸出正確的電平。以上拉電阻為例,當輸出低電平時,開關管導通,上拉電阻和開關管導通電阻分壓值應確保在零電平門檻之下。

『捌』 什麼是上拉電阻和下拉電阻,各有什麼作用

一、上拉電阻:將一個不確定的信號,通過一個電阻與電源VCC相連,固定在高電平。
作用:上拉是對器件注入電流;灌電流;當一個接有上拉電阻的IO埠設置為輸入狀態時,它的常態為高電平。
二、下拉電阻:將一個不確定的信號,通過一個電阻與地GND相連,固定在低電平。
作用:下拉是從器件輸出電流;拉電流。當一個接有下拉電阻的IO埠設置為輸入狀態時,它的常態為低電平。
上拉電阻和下拉電阻2者共同的作用是:避免電壓的「懸浮」,造成電路的不穩定。

閱讀全文

與上拉電路相關的資料

熱點內容
有鎖機在國內保修嗎 瀏覽:847
K11家居 瀏覽:111
家用柔性防水成分是什麼 瀏覽:341
cad家居模板 瀏覽:455
朗動導航黑屏維修多久 瀏覽:93
廁所門百葉窗壞了怎麼維修 瀏覽:716
雨具品牌保修 瀏覽:811
華為智能手錶保修時間 瀏覽:965
電路板電感 瀏覽:231
加減法電路 瀏覽:916
免漆傢具板選什麼顏色高貴大氣 瀏覽:8
蘋果保修10年是真的嗎 瀏覽:926
國家電網網上報名注冊怎麼辦 瀏覽:665
維修基金為什麼沒有發票 瀏覽:144
鈴木王電路 瀏覽:749
心柏傢具官網 瀏覽:53
廣信手機保修多久 瀏覽:427
傢具廠電銷怎麼做 瀏覽:943
南京家居城有哪些品牌有哪些 瀏覽:849
汽車售後維修免費換件賬務處理 瀏覽:730