㈠ 二極體電平選擇電路分析
用數學方法來推:反推法!(假設二極體導通後正向壓降為0,但實際是0.7V,這里為版了分析方便權,把二極體當開關,即開和關)
首先,將兩只二極體都拿掉,那麼此時,電位是不是=E啊?因為電阻上沒有電流嘛!輸出UO=E;
假設U1>U2(為了便於說明的方便假設的,你也可以假設U2>U1,但都小於E啊,不然就都不導通了):
我再把二極體一個一個的裝上去,裝上V1後(V2沒裝),是不是V1導通了啊?那麼輸出電壓肯定等於U1;
這個時候我再裝上V2,因為UO=U1,而U1>U2,那麼V2就導通了,這個時候是不是U1導通了呢?
再回過頭去看,因為U2導通,那麼此時輸出UO=U2,而U1>U2,所以在裝上V2後,V1截止了,所以輸出UO=U2.
假設我不這樣分析,(還是假設的U1>U2),我想裝上的V2,V2導通,UO=U2,再裝V1,因為U1>U2,所以V1不導通,所以還是UO=U2.
所以不管先裝哪一個二極體,都不影響推導的結果。
以後碰到這種問題時,就先把二極體都拿掉。再一個一個往上裝,算電位就出來了。
㈡ 數字電路中的高電平電壓是指幾V到幾V,還有低電平
在數字電路中,般規定低電平為0~0.25V,高電平為3.5~5V。低電平表示0,高電平表示1。
但是也回有特殊情況,答在移動設備中,電池的電壓會隨使用時間的的推移而降低,如果規定高電平最低為3.5V的話可能設備的使用時間會大大降低,此時規定的高電平電壓會低一點,最低會有1.7V左右。
高電平、低電平是相對的。涉及各電路的「門坎」,高電平和低電平有時是一小范圍;有時是電源電壓的一半左右為中間量,數字電路高低電平接近正負電源值;
(2)電路電平擴展閱讀
脈沖信號與電平信號
電平即」電壓平台」,指的是電路中某一點電壓的高低狀態,在數字電路中常用高電平和低電平分別表示」1」或」0」(也可以是」0」或」1」).電平的高低是個相對概念,3V對於7V是低電平,但對於1V就是高電平.
脈沖指電子電路中的電平狀態突變,既可以是突然升高(脈沖的上升沿),也可以是突然降低(脈沖的下降沿).一般脈沖在電平突變後,又會在很短的時間內恢復原來的電平狀態.
㈢ 什麼是電平、高電平、低電平
邏輯電平的一些概念
要了解邏輯電平的內容,首先要知道以下幾個概念的含義:
1:輸入高電平(Vih):
保證邏輯門的輸入為高電平時所允許的最小輸入高電平,當輸入電平高於Vih時,則認為輸入電平為高電平。
2:輸入低電平(Vil):保證邏輯門的輸入為低電平時所允許的最大輸入低電平,當輸入電平低於Vil時,則認為輸入電平為低電平。
3:輸出高電平(Voh):保證邏輯門的輸出為高電平時的輸出電平的最小值,邏輯門的輸出為高電平時的電平值都必須大於此Voh。
4:輸出低電平(Vol):保證邏輯門的輸出為低電平時的輸出電平的最大值,邏輯門的輸出為低電平時的電平值都必須小於此Vol。
5:閥值電平(Vt):
數字電路晶元都存在一個閾值電平,就是電路剛剛勉強能翻轉動作時的電平。它是一個界於Vil、Vih之間的電壓值,對於CMOS電路的閾值電平,基本上是二分之一的電源電壓值,但要保證穩定的輸出,則必須要求輸入高電平>
Vih,輸入低電平<Vil,而如果輸入電平在閾值上下,也就是Vil~Vih這個區域,電路的輸出會處於不穩定狀態。
對於一般的邏輯電平,以上參數的關系如下:
Voh
>
Vih
>
Vt
>
Vil
>
Vol。
6:Ioh:邏輯門輸出為高電平時的負載電流(為拉電流)。
7:Iol:邏輯門輸出為低電平時的負載電流(為灌電流)。
8:Iih:邏輯門輸入為高電平時的電流(為灌電流)。
9:Iil:邏輯門輸入為低電平時的電流(為拉電流)。
門電路輸出極在集成單元內不接負載電阻而直接引出作為輸出端,這種形式的門稱為開路門。開路的TTL、CMOS、ECL門分別稱為集電極開路(OC)、漏極開路(OD)、發射極開路(OE),使用時應審查是否接上拉電阻(OC、OD門)或下拉電阻(OE門),以及電阻阻值是否合適。對於集電極開路(OC)門,其上拉電阻阻值RL應滿足下面條件:
(1):
RL
<
(VCC-Voh)/(n*Ioh+m*Iih)
(2):RL
>
(VCC-Vol)/(Iol+m*Iil)
其中n:線與的開路門數;m:被驅動的輸入端數。
:常用的邏輯電平
·邏輯電平:有TTL、CMOS、LVTTL、ECL、PECL、GTL;RS232、RS422、LVDS等。
·其中TTL和CMOS的邏輯電平按典型電壓可分為四類:5V系列(5V
TTL和5V
CMOS)、3.3V系列,2.5V系列和1.8V系列。
·5V
TTL和5V
CMOS邏輯電平是通用的邏輯電平。
·3.3V及以下的邏輯電平被稱為低電壓邏輯電平,常用的為LVTTL電平。
·低電壓的邏輯電平還有2.5V和1.8V兩種。
·ECL/PECL和LVDS是差分輸入輸出。
·RS-422/485和RS-232是串口的介面標准,RS-422/485是差分輸入輸出,RS-232是單端輸入輸出。
㈣ 怎樣理解電路中的高電平和低電平
電子電路中高電平是電壓高的狀態,一般記為1
電子電路中低電平是電壓低的狀態,一般記為內0
高低電平的劃分對於容TTL來說高電平是:2.4V-5.0V
低電平是:0.0V-0.4V
對於CMOS來說高電平是:4.99-5.0v
低電平是:0.0-0.01v
對於高低電平之間的電壓屬於不定電壓
在這個電壓下會使器件工作不穩定
比如有時電腦開機後有不正常現象,但重新啟動後又沒問題了.
就是因為數字電路有時因為器件遇到了這個不定電壓而無法識別發生紊亂
㈤ 電路里的電平是什麼 怎麼判斷高,低電平
電平:是指兩功率或電壓之比的對數,有時也可用來表示兩電流之比的對數。
當輸入電平高於Vih時,則認為輸入高電平;當輸入電平低於Vil時,則認為輸入低電平。
電平的單位分貝用dB表示。常用的電平有功率電平和電壓電平兩類,它們各自又可分為絕對電平和相對電平兩種。
輸出高電壓(Voh):保證邏輯門的輸出為高電平時的輸出電平的最小值,邏輯門的輸出為高電平時的電平值都必須大於此Voh。
輸出低電壓(Vol):保證邏輯門的輸出為低電平時的輸出電平的最大值,邏輯門的輸出為低電平時的電平值都必須小於此Vol。
(5)電路電平擴展閱讀
電平與電壓的關系
從電壓電平的定義就可以看出電平與電壓之間的關系,電平的測量實際上也是電壓的測量,只是刻度不同而已,任何電壓表都可以成為一個測量電壓電平的電平表,只要表盤按電平刻度標志即可,在此要注意的是電平刻度是以1 mW功率消耗於600 Ω電阻為零分貝進行計算的,即0dB=0.775V。
電平量程的擴大實質上也是電壓量程的擴大,只不過由於電平與電壓之間是對數關系,因而電壓量程擴大N倍時,由電平定義可知,即電平增加20lgN(dB)。
由此可知,電平量程的擴大可以通過相應的交流電壓表量程的擴大來實現,其測量值應為表頭指針示數再加一個附加分貝值(或量程分貝值)。附加分貝值的大小由電壓量程的擴大倍數來決定。
㈥ 電子電路中高電平和低電平是什麼意思
電子電路中高復電平是電壓高的狀態制,一般記為1
電子電路中低電平是電壓低的狀態,一般記為0
高低電平的劃分對於TTL來說高電平是:2.4V-5.0V
低電平是:0.0V-0.4V
對於CMOS來說高電平是:4.99-5.0v
低電平是:0.0-0.01v
對於高低電平之間的電壓屬於不定電壓
在這個電壓下會使器件工作不穩定
比如有時電腦開機後有不正常現象,但重新啟動後又沒問題了.
就是因為數字電路有時因為器件遇到了這個不定電壓而無法識別發生紊亂
㈦ 電子電路中高電平和低電平是什麼意思
電子電路中高電平是電壓高的狀態,一般記為1
電子電路中低電平是電壓內低的狀容態,一般記為0
高低電平的劃分對於TTL來說高電平是:2.4V-5.0V
低電平是:0.0V-0.4V
對於CMOS來說高電平是:4.99-5.0v
低電平是:0.0-0.01v
對於高低電平之間的電壓屬於不定電壓
在這個電壓下會使器件工作不穩定
比如有時電腦開機後有不正常現象,但重新啟動後又沒問題了.
就是因為數字電路有時因為器件遇到了這個不定電壓而無法識別發生紊亂
㈧ 二極體電平選擇電路分析
用數學方法抄來推:反推法!(假設二極體導通後正向壓降為0,但實際是0.7V,這里為了分析方便,把二極體當開關,即開和關)
首先,將兩只二極體都拿掉,那麼此時,電位是不是=E啊?因為電阻上沒有電流嘛!輸出UO=E;
假設U1>U2(為了便於說明的方便假設的,你也可以假設U2>U1,但都小於E啊,不然就都不導通了):
我再把二極體一個一個的裝上去,裝上V1後(V2沒裝),是不是V1導通了啊?那麼輸出電壓肯定等於U1;
這個時候我再裝上V2,因為UO=U1,而U1>U2,那麼V2就導通了,這個時候是不是U1導通了呢?
再回過頭去看,因為U2導通,那麼此時輸出UO=U2,而U1>U2,所以在裝上V2後,V1截止了,所以輸出UO=U2.
假設我不這樣分析,(還是假設的U1>U2),我想裝上的V2,V2導通,UO=U2,再裝V1,因為U1>U2,所以V1不導通,所以還是UO=U2.
所以不管先裝哪一個二極體,都不影響推導的結果。
以後碰到這種問題時,就先把二極體都拿掉。再一個一個往上裝,算電位就出來了。
㈨ 高電平在電子電路中代表什麼呢
是的。
現代計算機使用的數字邏輯電路都是用高低電平來代表數值0和1,使用時鍾發生器產生時序信號來將電平信號劃分為一個一個的數值。至於用高電平代表1、低電平代表0還是用高電平代表0、低電平代表1,就要看電路設計時的定義了。不過一般來說都是用高電平代表1、低電平代表0。你看電路圖上信號引腳名稱上有跟橫線的就表示低電平有效,其它的都是高電平有效。