① 怎樣用74ls194 構成奇偶分頻電路
利用194來設計奇數或偶數型的計數器,可以用反饋移位的方法來設計,具體可以見西安電子科技大學出版社,楊頌華編的數字電子技術基礎,第七章關於74LS194的部分 。設計時請注意能否自啟動的問題。
分頻器和計數器有本質聯系,比如把輸入信號作為模4計數器的時鍾信號,那麼計數器的輸出就可以將輸入信號4分頻。
(1)N分頻電路擴展閱讀:
第一,偶數倍分頻:偶數倍分頻應該是大家都比較熟悉的分頻,通過計數器計數是完全可以實現的。如進行N倍偶數分頻,那麼可以通過由待分頻的時鍾觸發計數器計數,當計數器從0計數到N/2‐1時,輸出時鍾進行翻轉,並給計數器一個復位信號,使得下一個時鍾從零開始計數。以此循環下去。這種方法可以實現任意的偶數分頻。
第二,奇數倍分頻:奇數倍分頻有兩種實現方法:
首先,完全可以通過計數器來實現,如進行三分頻,通過待分頻時鍾上升沿觸發計數器進行模三計數,當計數器計數到鄰近值進行兩次翻轉,比如可以在計數器計數到1時,輸出時鍾進行翻轉,計數到2時再次進行翻轉。即是在計數值在鄰近的1和2進行了兩次翻轉。
另外一種方法:對進行奇數倍n分頻時鍾,首先進行n/2分頻(帶小數,即等於(n‐1)/2+0.5),然後再進行二分頻得到。得到占空比為50%的奇數倍分頻。
② n進制計數器可以實現n分頻對嗎
n進制計數器可以實現n分頻,這個說法正確。按照計數器的計數進制把計數器分為二進制計數器、十進制計數器等等。
計數器在數字系統中主要是對脈沖的個數進行計數,以實現測量、計數和控制的功能,同時兼有分頻功能,計數器由基本的計數單元和一些控制門所組成,計數單元則由一系列具有存儲信息功能的各類觸發器構成,這些觸發器有RS觸發器、T觸發器、D觸發器及JK觸發器等。
計數器在數字系統中應用廣泛,如在電子計算機的控制器中對指令地址進行計數,以便順序取出下一條指令,在運算器中作乘法、除法運算時記下加法、減法次數,又如在數字儀器中對脈沖的計數等等。
(2)N分頻電路擴展閱讀
計數器應用包括通話、簡訊、數據等類別的記錄,並支持用戶自主選擇清零日期,以及按照類別添加提醒數值,如用戶可以選擇每月任一一天,或者第一天、最後一天作為記錄循環清零日,同時添加通話時長提醒節點。
為了使用方便,在有些單片集成計數器上還附加了非同步置零、預置數、保持等功能,並設置了相應的控制端。
計數器有用於工業上的特點有:
1、有6位LED數碼顯示;
2、同時有分A和B兩路計數輸入;
3、計數頻率可達20KHz;
4、還具有帶LED報警燈指示;
5、同時支持RS485、RS232串列介面,輸出、電源、通訊相互之間採用光電隔離互不幹擾。
③ 用verilog HDL 設計一個n分頻器,考試謝謝!
不知道考試是什麼難度的
但是一般的n分頻(n是2的整倍,即n是偶數)都是通過計數來實現,從0時刻開始,每一個原始時鍾上升沿(或下降沿,整個分頻過程基於同一邊沿)計數一次,計滿n/2則將輸出信號(分頻時鍾輸出)翻轉一次,再計n/2又翻轉一次,如此反復
如果要求奇數分頻,則對原始時鍾的上升沿和下降沿都計數,計滿n翻轉一次輸出時鍾信號即可
④ N/2分頻電路中N為什麼為奇數
如2,4,8,16.分頻比較好做,直接用T,JK,D觸發器串接就行了,但其他分頻的需要用時序邏輯組合來做,具體可根據時序圖寫出驅動方程,狀態方程...來設計.
⑤ 求一個N分頻電路
用一個1/N可預置計數器 CC4018 就可以實現你的要求。給個最佳答案吧
⑥ cd4013的N/2分頻電路
圖3是5/2分頻電路。IC1、IC2、IC3三級觸發器級聯為8分頻電路,電容C起濾波作用,輸出信號fo從IC2的Q2端輸出。電路中有Q1、Q3兩個反饋控制。從圖4工作波形可知,Q1的反饋信號中每兩個反饋信號中就有一個受到Q3反饋波形的影響,所以在A點僅能形成幾百毫微秒寬的脈沖。由於電容C的作用,Q1的反饋信號(即一窄脈沖)被濾除掉,如圖4波形A的虛線所示。最後在Q2端輸出fo信號。fo每變化一個周期,對應於輸入信號fi的兩個半周期,即fo的頻率為fi的2/5。
圖5是7/2分頻電路。該電路與圖3相似,區別在於電路中一個反饋信號在圖3中是從Q1端引出的,而圖5是從Q2端引出的,fo信號從Q2端輸出。電路有Q2、Q3兩級反饋,由於Q2反饋信號受Q3反饋的影響,在A點僅能形成幾百毫微秒寬的窄脈沖,此窄脈沖被電容C濾除掉,因此Q2反饋不起作用,電路實際上只有一個Q3反饋,因而使得fo輸出信號每變化一個周期,對應於fi輸入信號的三個半周期,即fo的頻率為fi的2/7。其工作波形如圖6所示。
上面介紹的N/2分頻電路僅限於N≤7,當N≥7時,可根據分頻N值的大小,相應增加二分頻級數,並恰當引接反饋信號走線,便可得到N≥7的分頻電路。下面僅介紹一例9/2分頻電路,如圖7所示。圖8是其工作波形。
IC1~IC4四級D觸發器組成16分頻電路,fo信號從Q3輸出,電路有Q1、Q4兩級反饋。其工作原理與上述有關分頻電路相似,波形圖上A點虛線脈沖表示為電容C濾除掉的Q1反饋信號。從圖8中可知,只要fi輸入四個半周期的時鍾信號,就輸出一個周期信號fo,即fo的頻率為fi的2/9。
⑦ 什麼是二分頻四分頻
分頻作用是保證主板的外頻變化時PCI等外設的工作頻率能夠固定在標准頻率下,例如PCI的33MHz,也就是說當外頻變化時,這個分頻除以分頻數字,便能得到PCI的工作頻率。現在CPU外頻最高能夠取到200MHz,這樣當外頻為200MHz的時候,如果主板支持六分頻也就是說200除以6就得到PCI的標准頻率33MHz。主板要求支持高分頻,這是因為如果PCI、AGP等設備工作在非標准頻率下會對這些設備造成一定損害。
設計一個振盪器、分頻器,可實現2分頻、4分頻輸出的電路,每路分頻輸出,用發光二極體指示顯示;整盪器頻率及分頻指示以人眼能夠分辨為宜。
二分頻電路就是用同一個時鍾信號通過一定的電路結構轉變成不同頻率的時鍾信號。 二分頻就是通過有分頻作用的電路結構,在時鍾每觸發2個周期時,電路輸出1個周期信號。比如用一個脈沖時鍾觸發一個計數器,計數器每計2個數就清零一次並輸出1個脈沖。那麼這個電路就實現了二分頻功能。
四分頻就是通過有分頻作用的電路結構,在時鍾每觸發4個周期時,電路輸出1個周期信號。比如用一個脈沖時鍾觸發一個計數器,計數器每計4個數就清零一次並輸出1個脈沖,那麼這個電路就實現了四分頻功能。
⑧ 用VHDL編寫N分頻器
分頻沒必要一定用鎖相環啊,普通分頻就可以了啊,鎖相環一般是用倍頻的,我把代碼給你,你研究一下,這個電路我前兩天剛調試成功
-----------------------------------------------------------------------
-- This section contains clock manager.
-----------------------------------------------------------------------
IBUFG_clock : IBUFG
generic map (
IBUF_DELAY_VALUE => "0", -- Specify the amount of added input delay for buffer, "0"-"16" (Spartan-3E/3A only)
IOSTANDARD => "DEFAULT")
port map (
O => clkin_buf, -- Clock buffer output
I => clk_in -- Clock buffer input (connect directly to top-level port)
);
BUFG_clk_sys : BUFG
port map (
O =>clk_sys, -- Clock buffer output
I => CLK0 -- Clock buffer input
);
BUFG_clk_fx : BUFG
port map (
O => TX_CLK, -- Clock buffer output
I => CLKFX -- Clock buffer input
);
DCM_gnet : DCM
generic map (
CLKDV_DIVIDE => 8.0, -- Divide by: 1.5,2.0,2.5,3.0,3.5,4.0,4.5,5.0,5.5,6.0,6.5
-- 7.0,7.5,8.0,9.0,10.0,11.0,12.0,13.0,14.0,15.0 or 16.0
CLKFX_DIVIDE => 1, -- Can be any interger from 1 to 32
CLKFX_MULTIPLY => 4, -- Can be any integer from 1 to 32
CLKIN_DIVIDE_BY_2 => FALSE, -- TRUE/FALSE to enable CLKIN divide by two feature
CLKIN_PERIOD => 0.0, -- Specify period of input clock
CLKOUT_PHASE_SHIFT => "NONE", -- Specify phase shift of NONE, FIXED or VARIABLE
CLK_FEEDBACK => "1X", -- Specify clock feedback of NONE, 1X or 2X
DESKEW_ADJUST => "SYSTEM_SYNCHRONOUS", -- SOURCE_SYNCHRONOUS, SYSTEM_SYNCHRONOUS or
-- an integer from 0 to 15
DFS_FREQUENCY_MODE => "LOW", -- HIGH or LOW frequency mode for frequency synthesis
DLL_FREQUENCY_MODE => "LOW", -- HIGH or LOW frequency mode for DLL
DUTY_CYCLE_CORRECTION => TRUE, -- Duty cycle correction, TRUE or FALSE
FACTORY_JF => X"C080", -- FACTORY JF Values
PHASE_SHIFT => 0, -- Amount of fixed phase shift from -255 to 255
STARTUP_WAIT => FALSE) -- Delay configuration DONE until DCM LOCK, TRUE/FALSE
port map (
CLK0 => CLK0, -- 0 degree DCM CLK ouptput
-- CLK180 => CLK180, -- 180 degree DCM CLK output
-- CLK270 => CLK270, -- 270 degree DCM CLK output
CLK2X => CLK2X, -- 2X DCM CLK output --100MHZ
-- CLK2X180 => CLK2X180, -- 2X, 180 degree DCM CLK out
-- CLK90 => CLK90, -- 90 degree DCM CLK output
-- CLKDV => CLKDV, -- Divided DCM CLK out (CLKDV_DIVIDE)
CLKFX => CLKFX, -- DCM CLK synthesis out (M/D)
-- CLKFX180 => CLKFX180, -- 180 degree CLK synthesis out
-- LOCKED => LOCKED, -- DCM LOCK status output
-- PSDONE => PSDONE, -- Dynamic phase adjust done output
-- STATUS => STATUS, -- 8-bit DCM status bits output
CLKFB => clk_sys, -- DCM clock feedback
CLKIN => clkin_buf, -- Clock input (from IBUFG, BUFG or DCM)
-- PSCLK => PSCLK, -- Dynamic phase adjust clock input
-- PSEN => '0', -- Dynamic phase adjust enable input
-- PSINCDEC => PSINCDEC, -- Dynamic phase adjust increment/decrement
RST => rst_manu_h -- DCM asynchronous reset input
);
庫文件
library IEEE;
Library UNISIM;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.STD_LOGIC_UNSIGNED.ALL;
use IEEE.STD_LOGIC_ARITH.ALL;
use UNISIM.vcomponents.all;
⑨ 求大神幫我看看這是幾分頻電路,順帶問一下分頻電路的n倍分頻中n指什麼如果想輸出一個1,5赫茲頻率怎麼辦
蓄電池沒專門的符號,就是電池/電池組符號,電源的符合為VCC,和GND用一個表示。PROTEL是Altium公司在80年代末推出的EDA軟體,在電子行業的CAD軟體中,它當之無愧地排在眾多EDA軟體的前面,是電子設計者的首選軟體,它較早就在國內開始使用,在國內的普及率也最高,有些高校的電子專業還專門開設了課程來學習它,幾乎所有的電子公司都要用到它,許多大公司在招聘電子設計人才時在其條件欄上常會寫著要求會使用PROTEL。早期的PROTEL主要作為印製板自動布線工具使用,運行在DOS環境,對硬體的要求很低,在無硬碟286機的1M內存下就能運行,但它的功能也較少,只有電路原理圖繪制與印製板設計功能,其印製板自動布線的布通率也低,而現今的PROTEL已發展到DXP2004,是個龐大的EDA軟體,完全安裝有200多M,它工作在WINDOWS95環境下,是個完整的板級全方位電子設計系統,它包含了電路原理圖繪制、模擬電路與數字電路混合信號模擬、多層印製電路板設計(包含印製電路板自動布線)、可編程邏輯器件設計、圖表生成、電子表格生成、支持宏操作等功能,並具有Client/Server(客戶/伺服器)體系結構,同時還兼容一些其它設計軟體的文件格式,如ORCAD,PSPICE,EXCEL等,其多層印製線路板的自動布線可實現高密度PCB的100%布通率。在國內PROTEL軟體較易買到,有關PROTEL軟體和使用說明的書也有很多,這為它的普及提供了基礎。想地了解PROTEL的軟體功能或者下載PROTEL99的試用版,可以在INTERNET上。
⑩ 用verilog寫N分頻電路,形式是
偶數分頻就計數到N/2-1取反,技術分頻要用N模計數器,兩個中間信號,一個在時鍾上升沿觸發計數,一個在時鍾下降沿觸發計數,最後中間信號相與