A. 請問在電路中什麼叫波紋雜訊
應該是指電源的紋波雜訊吧
就是通常說得交流聲。電源濾波不好或濾波電解電容失效就會產生交流紋波雜訊,當然產生交流聲的原因還有其他。
B. 電路的雜訊系數
隨著越來越短的波長在應用中實現,接收機中雜訊產生的重要性越來越大。許多這方面
的文章,著名的有Llewellyn 和Jansky 寫的那些,自從作者1928 年發表以來,實驗上表明熱
激雜訊(Johnson 雜訊)決定了短波接收機的絕對靈敏度。在1942 年早起,North 就建議采
用一種接收機絕對靈敏度標准,這和當時美國採用的2 因素相對靈敏度不同。我們採用了他
的標准,因為在某種程度上,我們僅僅局限於輸入端阻抗匹配的接收機電路的討論。 在本文中,一個更加嚴格的用來描述接收機雜訊的絕對靈敏度被推薦。該定義並不局限
於高增益的接收機,而且能夠應用到時下通用的四端子網路中。同時,它也使用一種比較簡
單的方法來分析接收機整體雜訊和其組成部分雜訊之間的關系成為可能。以一個雙檢測接收
機為例,這些組成部件可以是高頻放大器,頻率轉換器和中頻放大器。本文也給出了對雜訊
計算方法途徑的簡單描述。 四端子網路的雜訊計算如圖一顯示。信號源被連接到輸入端,輸出端如圖標示。網路輸
入阻抗和輸出阻抗可能有電抗,並且他們可能各自和信號源或者輸出電路阻抗不匹配。該四
端網路可以是一個放大器,轉換器,衰減器或者簡單變壓器。信號產生器對以下參數的分析
是必須的,但是信號發生器中的衰減器和右端的輸出電路僅僅是為了描述雜訊特性和增益的
處理方法才列舉出來。 雜訊的描述將會考慮到可用的信號源,雜訊源,增益,和有效帶寬,以上因素將會在以
下給出並作討論。 可用信號功率 R R 一個電壓為 ,內阻為 的信號源,傳遞給一個阻值為 的電阻的功率為 E 0
C. 本人用TDA2030A這個電路圖做了個功放噪音比音樂還大怎麼回事
前幾天我也是用2030給電腦裝了一個有源音箱,音質非常好,很安靜。管專子是在淘寶網買的,沒有印刷屬線路板,元件採取搭橋式。單電源供電。線路圖如下:
值得注意的是三個100K和150K一個也不能少,音質確實不錯,我的交流輸入電壓是20V。有時候查找原因還不如從頭來簡單。
如果滿意請採納。
D. 通過麥克風(喇叭)將聲音信號輸入到電路中,如何將背景雜訊處理掉求電路圖
...看將啥噪了。
如果是聲學雜訊。目前還沒有說採用模擬電路就能處理版的很好的東西。就算是用DSP,用權軟體演算法也不會特別好。這個是一個特別大的課題:speech enhancement.每年有N多篇論文都是這個方向的。目前還處在研究中。不信可以在ieee explore上面搜索下speech enhancement。。。
如果是通信類的產品,往往模擬電路需要處理的就是射頻干擾信號了。而不是背景雜訊。
一般用模擬電路來處理背景聲學雜訊的很少,不過也是有,但是需要多個麥克風。如果只有單個麥克風。背景雜訊處理基本不是模擬電路能完成的。就算是多個麥克風,硬體處理背景雜訊的性能也不是很好。不如軟體演算法強
E. 我現在也在用LM386做音頻放大 有雜訊 可以分享一下你的電路圖嗎主要是濾波電容和旁路電容的取值
你好:
——★1、功率放大器的噪音有兩個:一是電源濾波不良內出現的交流聲;二容是輸入屏蔽不良而引進的干擾雜訊。
——★2、輸入屏蔽不良引起的噪音比較常見,噪音為 「沙沙」 聲,並且受音量電位器控制,鑒別方法是:在輸入端用 4.7 μ 電容器對地短接,會消失的。
——★3、由電源濾波不良引起的交流干擾聲,可以加大濾波電容即可,LM 386 的輸出功率並不大,一般 470 μ 電解就可以了。
F. 如何應對PCB設計中的電源雜訊干擾
電源本身所固有的阻抗所導致的分布雜訊。高頻電路中,電源雜訊對高頻信號影響較大。因此,首先需要有低雜訊的電源。干凈的地和干凈的電源是同樣重要的;共模場干擾。指的是電源與接地之間的雜訊,它是因為某個電源由被干擾電路形成的環路和公共參考面上引起的共模電壓而造成的干擾,其值要視電場和磁場的相對的強弱來定。搜芯網免費下載電路圖,上傳即可返現。
在高頻PCB板中,較重要的一類干擾便是電源雜訊。通過對高頻PCB板上出現的電源雜訊特性和產生原因進行系統分析,並結合工程應用,提出了一些非常有效而又簡便的解決辦法。
電源雜訊的分析
電源雜訊是指由電源自身產生或受擾感應的雜訊。其干擾表現在以下幾個方面:
1)電源本身所固有的阻抗所導致的分布雜訊。高頻電路中,電源雜訊對高頻信號影響較大。因此,首先需要有低雜訊的電源。干凈的地和干凈的電源是同樣重要的。
理想情況下的電源是沒有阻抗的,因此其不存在雜訊。但是,實際情況下的電源是具有一定阻抗的,並且阻抗是分布在整個電源上的,因此,雜訊也會疊加在 電源上。所以應該盡可能減小電源的阻抗,最好有專門的電源層和接地層。在高頻電路設計中,電源以層的形式設計一般比以匯流排的形式設計要好,這樣迴路總可以 沿著阻抗最小的路徑走。此外,電源板還得為PCB上所有產生和接受的信號提供一個信號迴路,這樣可以最小化信號迴路,從而減小雜訊。
2)電源線耦合。是指交流或直流電源線受到電磁干擾後,電源線又將這些干擾傳輸到其他設備的現象。這是電源雜訊間接地對高頻電路的干擾。需要說明的 是:電源的雜訊並不一定是其本身產生的,也可能是外界干擾感應的雜訊,再將此雜訊與本身產生的雜訊疊加起來(輻射或傳導)去干擾其他的電路或者器件。
3)共模場干擾。指的是電源與接地之間的雜訊,它是因為某個電源由被干擾電路形成的環路和公共參考面上引起的共模電壓而造成的干擾,其值要視電場和磁場的相對的強弱來定。
在該通道上,Ic的下降會在串聯的電流迴路中引起共模電壓,影響接收部分。如果磁場佔主要地位,在串聯地迴路中產生的共模電壓的值是:
Vcm = — (△B/△t) × S (1)
式(1)中的ΔB為磁感應強度的變化量,Wb/m2;S為面積,m2。
如果是電磁場,已知它的電場值時,其感應電壓為:
Vcm = (L×h×F×E/48) (2)
式(2)一般適用於L=150/F以下,F為電磁波頻率MHz。
如果超過這個限制的話,最大感應電壓的計算可簡化為:
Vcm = 2×h×E (3)
3)差模場干擾。指電源與輸入輸出電源線間的干擾。在實際PCB設計中,筆者發現其在電源雜訊中所佔的比重很小,因此這里可以不作討論。
4)線間干擾。指電源線間的干擾。在兩個不同的並聯電路之間存在著互電容C和互感M1-2時,如果幹擾源電路中有電壓VC和電流IC,則被干擾電路中將出現:
a. 通過容性阻抗耦合的電壓為
Vcm = Rv*C1-2*△Vc/△t (4)
式(4)中Rv是被干擾電路近端電阻和遠端電阻的並聯值。
b. 通過感性耦合的串聯電阻
V = M1-2*△Ic/△t (5)
如果幹擾源中有共模雜訊,則線間干擾一般表現為共模和差模兩種形式。
消除電源雜訊干擾的對策
針對以上所分析的電源雜訊干擾的不同表現形式及其成因,可以針對性地破壞其發生的條件,就能有效抑制電源雜訊的干擾。解決的方法有:
1)注意板上通孔。通孔使得電源層上需要刻蝕開口以留出空間給通孔通過。而如果電源層開口過大,勢必影響信號迴路,信號被迫繞行,迴路面積增大,雜訊加大,同時如果一些信號線都集中在開口附近,共用這一段迴路,公共阻抗將引發串擾。
2)放置電源雜訊濾波器。它能有效抑制電源內部的雜訊,提高系統的抗干擾性和安全性。並且它是雙向射頻濾波器,既能濾掉從電源線上引入的雜訊干擾(防止其他設備的干擾),又能濾掉自身所產生的雜訊(避免干擾其他設備),對串模共模干擾均起抑製作用。
3)電源隔離變壓器。將電源環路或信號電纜的共模地環路分開,它能對高頻中所產生的共模環路電流進行有效隔離。
4)電源穩壓器。重獲一個更干凈的電源,能很大程度地降低電源雜訊大小。
5)布線。電源的輸入輸出線應避免布在介質板的邊緣,否則容易產生輻射,干擾其他電路或設備。
6)模擬與數字電源要分開。高頻器件一般對數字噪音非常敏感,所以兩者要分開,在電源的入口處接在一起。若信號要跨越模擬和數字兩部分的話,可以在信號跨越處放置一條迴路以減小環路面積。
7)避免分開的電源在不同層間重疊。盡量將其錯開,否則電源雜訊很容易通過寄生電容耦合過去。
8)隔離敏感元件。有些元件如鎖相環(PLL)對電源雜訊非常敏感,應讓它們離電源盡可能的遠。
9)連接線需要足夠多的地線。每一信號需要有自己的專有的信號迴路,而且信號和迴路的環路面積盡可能小,也就是說信號與迴路要並行。
10)放置電源線。為了減小信號迴路,可通過放置電源線在信號線邊上來實現減小雜訊。
11)為了防止電源雜訊對電路板的干擾以及外界對電源的干擾而導致的累加雜訊,可以在干擾路徑上(輻射除外)並連一個旁路電容接地,這樣能將雜訊旁路到地以避免干擾其他設備和器件。
結論
電源雜訊是直接或者間接的從電源中產生出來的,並且對電路進行干擾,在抑制它對電路的影響的時候,應該遵循一個總的原則,那就是:一方面,要盡可能阻止電源雜訊對電路的影響,另一方面,也要盡可能減小外界或者電路對電源的影響,以免惡化電源的雜訊。
G. RC消除雜訊電路的模擬圖
就是這個圖
H. 如何在Multisim中設計一個電路 產生一個含有雜訊的正弦波
Multisim中有熱雜訊源(Sources→SIGNAL_VOLTAGE_THERMAL_NOISE),可採用運放構成的加法運算電路將雜訊和正弦波疊加起來,就能實現要求。
I. 通過麥克風(喇叭)將輸入到電路中,如何將背景雜訊處理掉求電路圖
圖a所示,電子產品常用的抗干擾措施,就是在電源變壓器的一側對地(機殼)接入兩只旁器專路電容。C1與C2選用小屬容量時,只能對前沿很陡,寬度很窄的脈沖起旁路作用。想要克服能量較大的脈沖干擾,至少需要將它的基波,三次諧波濾掉才行,所以C1與C2應取大些。但這樣機殼帶電會帶來危險。經過實驗表示,將0.47~2μF(耐壓500~750)的電容按圖b接入電網,不但能消除干擾,而且不會是機殼帶電,對保護人身及設備安全十分有利。Cp接入電網對提高電網的功率因數,無疑也起到了積極作用。
為了使Cp充分發揮作用,可將其接於電網進戶處的刀閘S上端,如圖c。J. 求一雜訊測量器電路圖 若有相關原理解說更佳 郵箱[email protected] 好的可加分
硬體原理:提供框圖
環境雜訊經高靈敏度、無指向性駐極體傳聲器轉換成電信號。所用傳聲器頻率特性在50~14000Hz范圍內不均勻度小於1.5dB,加防風罩、防雨罩後可用於室外測量。由運放LM324構成三級放大電路,精心調整相關外圍元件參數,可使其幅頻特性與A計權曲線相近。D1、C1、R1組成峰值檢波網路,其輸出直流電平反映了雜訊聲壓的大小。
由LM331構成電壓/頻率轉換電路,輸出的頻率信號變成TTL電平送給單片機的P3.4引腳,作為T0的計數脈沖。該轉換電路線性良好,抗干擾能力強,輸出頻率范圍在10~10000Hz以上,其變化比達103,優於普通8位並行A/D轉換器,有利於提高系統的測量范圍。圖1中,Rs可用來調節增益偏差,改變輸出頻率。
系統的核心部分是AT89C51單片機,其指令系統與MCS-51完全兼容,且片內帶4kb的E2PROM,可以方便地構成一個最小測量系統。其P3.5引腳接入由NE555構成的定時器輸出的100kHz方波,通過T1中斷去控制T0定時計數。從T0端輸入的計數脈沖頻率,即反映了所測聲壓的大小。經軟體處理後,雜訊聲壓級顯示值由P1口輸出,經74LS248解碼再驅動兩位4.572cm(1.8英寸)高亮度LED數碼管顯示,適當控制解碼器使能端,使兩數碼管輪流發光實現動態顯示,降低功耗。