1. 用两片74LS90设计24进制计数器,用数码显示输出,求图
74LS90就是十进制计数器,可以做十位,个位计数器。而要解决是问题是个位向十位进位,逢24回零,实现24进制计数,最大数是23。
1.74LS90是2-5十进制异步计数器,您要先做八进制连接7490到十进制(CP1和Q0, CP0作为输入,Q3作为输出为十进制),然后使用异步数跳过一个状态来实现八进制计数。
2.把数字从000调到111。首先连接到加法计数状态,当输出为1000时(当Q4为高功率时)将Q4输出连接到R01和R02脚,当计数为1000时立即设置0,再次从0开始计数。1000的状态是暂时的。
3.在状态转换图中,0000到0111是有效状态,1000是暂态状态,从这个状态跳到0000状态。
逻辑图即仿真图如下:
2. 用74ls390及与非门设计一个M=24的计数器
呵呵,新手,注册的,不能上传图片,就给你说说吧:
如果利用74160来做的话,可以这样考虑,24=2*10+4,利用2片74160做,第一片使能端接高,第二片使能端接第一片的进位端,两片d0~d3都接地,然后利用一个与非门,第一片(0100)与第二片(0010)构成即可。
对于74161,它为16进制计数器,24=16*1+8,第一片为16进制,当第二片计数到8(此时8为暂态)时,利用与非门,输入到清零端就可以了(因为24计数器从00到23就可以了)……
3. 数字电路实验:用一片CT74HC161和一片CT74HC390构成一个24进制计数器,就具体的接线图悬赏啊
一个24进制数需要5位2进制数表示,因此,你把161的进位状态锁存起来代表最高位,然后通过门电路将计数到24(11000)时产生复位就是了,进位状态锁存,可以用D触发器(2分频器),也可以用HC390的A路---2分频器电路构成。
具体电路最好是自己去做;
4. 74390十进制计数器。怎么有两个CLK如图。请详细解释下74390的功能。还有QA是低位还是高位
74390十进制计数器,是在一块芯片中集成了两个独立的计数器,其中Vcc和GND是公用的。
每个计数器有两个CLK(输入)分别为A和B,当QA和CLKB联接,这时才能组成十进计数器(或是说:你要作十进计数器使用就一定要将QA连接到CLKB,信号输入这时就是CLKA)
另外还有2-5进制(biquinary)用法,这里就不说了。
因为两组是是独立的,设计时任意使用,不存在谁在哪位。
5. 74390十进制计数器.怎么有两个CLK
他电路图是这么设计的,第一个clkA只管QA,就是每一个1都跳一下,第二个clkB是管Qbcd的,具体的你可以看原理图
图中的触发器功能是有1就输出1,具体可以自行网络T触发器。
6. 怎样用用74LS390和LS00设计模8、16和24计数器
74LS390是双十进制 计数器。可以使用反馈复位法将一个十进制计数器 改造成8进制计数器;只要将QD与CL连接,就可以构成8进制;同样,也可以使用反馈复位法将2个十进制计数器 改造成16进制或24进制计数器;只要利用LS00在计数器的输出分别为16或24时输出复位高电平使计数器复位归零就可以实现 16或24进制计数。
7. 如何用74390芯片构建一个模六计数器
74390芯片构建一个模六计数器,就是6进制计数器,利用计数到6(0110)时,产生 一个复位信号,加到74390的清0端MR上,使计数器回0,实现改制。逻辑图如下,也是仿真图,这是计数到最大数5时的截图,那个数 码管你不用画,那是为了显示仿真效果的。
8. 用74LS390设计M=24计数器
这种双单片电路有八个主从触发器和附加门,以构成两个独立的4位计数器,可以实现等于2分频、5分频乃至100分频的任何累加倍数的周期长度。当连成二一五进制计数器时,可以用独立的2分频电路在最后输出级形成对称波形(矩形波)。
每个计数器又有一个清除输入和一个时钟输入。由于每个计数级都有并行输出,所以系统定时信号可以获得输入计数频率的任何因子。
(8)74390模24计数器电路图扩展阅读:
注意事项:
1、当给该仪器通电后,应预热一定的时间,晶振频率的稳定度才可达到规定的指标,对E312A型通用电子计数器预热约2h。使用时应注意,如果不要求精确的测量,预热时间可适当缩短。
2、被测信号送入时,应注意电压的大小不得超过规定的范围,否则容易损坏仪器。
3、仪器使用时要注意周围环境的影响,附近不应有强磁场、电场干扰,仪器不应受到强烈的振动。
4、数字式测量仪器在测量的过程中,由于闸门的打开时刻与送入的第-个计数脉冲在时间的对应关系上是随机的,所以测量结果中不可避免地存在着±1个字的测量误差,现象是显示的最末一位数字有跳动。
9. 数电里模24计算器用74390和7400做,没有输出1和2(灯不亮)可能是什么原因(我已经疯了)
一、实验目的
1. 熟悉由集成触发器构成的计数器电路及其工作原理。
2. 熟悉掌握常用中规模集成电路计数器及其应用方法。
二、实验原理和电路
所谓计数,就是统计脉冲的个数,计数器就是实现“计数”操作的时序逻辑电路。计数器的应用十分广泛,不仅用来计数,也可用作分频、定时等。
计数器种类繁多。根据计数体制的不同,计数器可分成二进制(即2”进制)计数器和非二进制计数器两大类。在非二进制计数器中,最常用的是十进制计数器,其它的一般称为任意进制计数器。根据计数器的增减趋势不同,计数器可分为加法计数器—随着计数脉冲的输入而递增计数的;减法计数器—随着计数脉冲的输入而递减的;可逆计数器—既可递增,也可递减的。根据计数脉冲引入方式不同,计数器又可分为同步计数器—计数脉冲直接加到所有触发器的时钟脉冲(CP)输入端;异步计数器—计数脉冲不是直接加到所有触发器的时钟脉冲(CP)输入端。
10. 用74LS390和与非门74LS00设计一个模24的计数器,用灯显示区LED显示计数器状态。
74LS390是双十进制 计数器。可以使用反馈复位法将一个十进制计数器改造成8进制计数器;只要将QD与CL连接,就可以构成8进制;
同样也可以使用反馈复位法将2个十进制计数器改造成16进制或24进制计数器;只要利用LS00在计数器的输出分别为16或24时输出复位高电平使计数器复位归零就可以实现16或24进制计数。
(10)74390模24计数器电路图扩展阅读:
当连成二一五进制计数器时,可以用独立的2分频电路在最后输出级形成对称波形(矩形波)。每个计数器又有一个清除输入和一个时钟输入。由于每个计数级都有并行输出,所以系统定时信号可以获得输入计数频率的任何因子。就是50进制的计数器。
在数字电子技术中应用的最多的时序逻辑电路。计数器不仅能用于对时钟脉冲计数,还可以用于分频、定时、产生节拍脉冲和脉冲序列以及进行数字运算等。但是并无法显示计算结果,一般都是要通过外接LCD或LED屏才能显示。