A. TTL 门电路求逻辑表达式
a是或非门电路,抄由于10K电阻大于开门电阻(即通过10K电阻的电流会形成高电位),所以形成Y1=(A+B+1)`=0的局面,说明输出为“0”,与A、B无关。
b是异或门,A、B同时为“1”时出“0”,不同时出“1”。
c通过10Ω电阻的电流会形成低电位,因此Y3=(AB+0)`=(AB)`。
B. TTL电路和门电路
TTL门电复路一般由晶体三极管电路构制成。对于TTL电路多余输入端的处理,应采用以下方法:
TTL与门和与非门电路:
将多余输入端接高电平,即通过限流电阻与电源相连接;
根据TTL门电路的输入特性可知,当外接电阻为大电阻时,其输入电压为高电平,这样可以把多余的输入端悬空,此时输入端相当于外接高电平;
通过大电阻(大于1kΩ)到地,这也相当于输入端外接高电平;
当TTL门电路的工作速度不高,信号源驱动能力较强,多余输入端也可与使用的输入端并联使用。
TTL或门、或非门:
接低电平;
接地;
由TTL输入端的输入伏安特性可知,当输入端接小于IKΩ的电阻时输入端的电压很小,相当于接低电平,所以可以通过接小于IKΩ(500Ω)的电阻到地。
CMOS 门电路一般是由MOS管构成,在使用CMOS门电路时输入端特别注意不能悬空
与门和与非门电路:多余输入端应采用高电平,即可通过限流电阻(500Ω)接电源。
或门、或非门电路:多余输入端的处理方法应是将多余输入端接低电平,即通过限流电阻(500Ω)接地。
C. 求解数电题目,TTL门电路状态怎么判断
当某输入端悬空,TTL电路视这输入为"1",
EN为使能输入,高电平有效,有小圈就低电平有效,
输出有倒三角为集电极开路输出类型。
D. TTL与CMOS电路怎么区分
1、CMOS是场效应管构成(单极性电路),TTL为双极晶体管构成(双极性电路)
2、COMS的逻辑电平范围比较大(5~15V),TTL只能在5V下工作
3、CMOS的高低电平之间相差比较大、抗干扰性强,TTL则相差小,抗干扰能力差
4、CMOS功耗很小,TTL功耗较大(1~5mA/门)
5、CMOS的工作频率较TTL略低,但是高速CMOS速度与TTL差不多相当
6、CMOS的噪声容限比TTL噪声容限大
7、通常以为TTL门的速度高于“CMOS门电路。影响 TTL门电路工作速度的主要因素是电路内部管子的开关特性、电路结构及内部的各电阻阻数值。电阻数值越大,工作速度越低。
CMOS使用注意事项
1、COMS电路时电压控制器件,它的输入总抗很大,对干扰信号的捕捉能力很强。所以,不用的管脚不要悬空,要接上拉电阻或者下拉电阻,给它一个恒定的电平。
2、输入端接低内组的信号源时,要在输入端和信号源之间要串联限流电阻,使输入的电流限制在1mA之内。
3、当接长信号传输线时,在COMS电路端接匹配电阻。
4、当输入端接大电容时,应该在输入端和电容间接保护电阻。电阻值为R=V0/1mA.V0是外界电容上的电压。
5、COMS的输入电流超过1mA,就有可能烧坏COMS。
E. 为什么TTl门电路的输入端悬空时相当于逻辑1
因为悬空时可以看作是输入端接一个无穷大的电阻,当输入电阻大于专IKΩ时,输入电平就变属为阈值电压UTH即为高电平,所以相当于逻辑1。数字电路中,把电压的高低用逻辑电平来表示。
逻辑电平包括高电平和低电平这两种。在TTL门电路中,把大于3.5伏的电压规定为逻辑高电平,用数字1表示;把电压小于0.3伏的电压规定为逻辑低电平,用数字0表示。
(5)ttl门电路扩展阅读:
TTL电路多余输入端的处理方法:
1、TTL与门和与非门电路
(1)将多余输入端接高电平,即通过限流电阻与电源相连接;
(2)根据TTL门电路的输入特性可知,当外接电阻为大电阻时,其输入电压为高电平,这样可以把多余的输入端悬空,此时输入端相当于外接高电平;
(3)通过大电阻(大于1kΩ)到地,这也相当于输入端外接高电平;
(4)当TTL门电路的工作速度不高,信号源驱动能力较强,多余输入端也可与使用的输入端并联使用。
2、TTL或门、或非门
(1)接低电平;
(2)接地;
(3)由TTL输入端的输入伏安特性可知,当输入端接小于IKΩ的电阻时输入端的电压很小,相当于接低电平,所以可以通过接小于IKΩ(500Ω)的电阻到地。
参考资料来源:网络-高电平
F. ttl门电路和cmos门电路有什么区别
TTL是由晶体管构成的逻辑电路,这里所谓的TTL信号是一个电平标准.由于器件的电压不同内,TTL电路容和CMOS电路定义的高低电平电压以及电流不一样.
所谓的需要加TTL信号就是可以以TTL标准的高或低电平信号来触发它.
G. 要实现图中各TTL门电路输出端所示的逻辑关系,各电路的接法正确的有。。求解答~
正解A、D
【解析】
A中是个与非门,TTL门电路悬空相当于1(CMOS门电路悬空相当于0),所以A中相内当于“A与B与1”再非,就是F。故容A正确。
B中是个与门,其中有个输入是0(接地,地电平),任何逻辑与0,结果都为0,故B错误。
C中是个或非门,其中悬空脚 相当于1,任何逻辑 或 1,结果都为1,故C错误。
D中是个或门,其中一个脚接了一个很小的下拉电阻,相当于输入为0(该脚的电压被电阻拉低了)任何逻辑 或 0,结果不变,所以D正确。
E中也是个或门,但是E中的一个脚接的是伏特表,相当于一个无限大的电阻,可以近似为开路,所以其输入为1, 任何逻辑 或 1,结果为1,故E错误。
综上所述,答案应为AD。
H. TTL门电路,电源电压VCC为多少输入端悬空意味什么
TTL门电路中,电源电压VCC低电平0V,高电平+5V。
输入端悬空属于多余输入端的处理范畴,悬空相当于接高电平(+5V),但悬空时对地呈现的阻抗很高,容易受到外界干扰。
如果是CMOS电路的话,不用的输入端,不允许悬空的,必须按逻辑要求接Udd或Uss。否则不仅会造成逻辑混乱,而且容易损坏器件,与TTL电路不同。
(8)ttl门电路扩展阅读:
TTL集成电路的系列标准:
TTL集成电路主要有54/74系列标准TTL、高速型TTL(H-TTL)、低功耗型TTL(L-TTL)、肖特基型TTL(S-TTL)、低功耗肖特基型TTL(LS-TTL)五个系列。
标准TTL输入高电平最小2V,输出高电平最小2.4V,典型值3.4V,输入低电平最大0.8V,输出低电平最大0.4V,典型值0.2V。S-TTL输入高电平最小2V,输出高电平最小Ⅰ类2.5V,Ⅱ、Ⅲ类2.7V,典型值3.4V,输入低电平最大0.8V,输出低电平最大0.5V。
LS-TTL输入高电平最小2V,输出高电平最小Ⅰ类2.5V,Ⅱ、Ⅲ类2.7V,典型值3.4V,输入低电平最大Ⅰ类0.7V,Ⅱ、Ⅲ类0.8V,输出低电平最大Ⅰ类0.4V,Ⅱ、Ⅲ类0.5V,典型值0.25V。TTL电路的电源VDD供电只允许在+5V±10%范围内,扇出数为10个以下TTL门电路。
I. TTL门电路有哪几种
ttl是由晶抄体管构成的逻袭辑电路,这里所谓的ttl信号是一个电平标准.由于器件的电压不同,ttl电路和cmos电路定义的高低电平电压以及电流不一样.
所谓的需要加ttl信号就是可以以ttl标准的高或低电平信号来触发它.
J. TTL门电路是什么
晶体管-晶体管逻辑电路(transistor-transistor logic)。集成电路输入级和输出级全采用晶体管组成的单元门电路。简内称TTL电路。它是将二容极管-晶体管逻辑电路(DTL)中的二极管,改为使用多发射极晶体管而构成。TTL电路于1962年研制成功,它的“与非”门的结构和元件参数已经历三次大的改进。通常,以电路的速度和功耗的乘积作为优值来衡量逻辑集成电路的性能和水平。因此,改进TTL逻辑电路“与非”门是从速度和功耗两个方面入手的。