① 怎样用74ls194 构成奇偶分频电路
利用194来设计奇数或偶数型的计数器,可以用反馈移位的方法来设计,具体可以见西安电子科技大学出版社,杨颂华编的数字电子技术基础,第七章关于74LS194的部分 。设计时请注意能否自启动的问题。
分频器和计数器有本质联系,比如把输入信号作为模4计数器的时钟信号,那么计数器的输出就可以将输入信号4分频。
(1)N分频电路扩展阅读:
第一,偶数倍分频:偶数倍分频应该是大家都比较熟悉的分频,通过计数器计数是完全可以实现的。如进行N倍偶数分频,那么可以通过由待分频的时钟触发计数器计数,当计数器从0计数到N/2‐1时,输出时钟进行翻转,并给计数器一个复位信号,使得下一个时钟从零开始计数。以此循环下去。这种方法可以实现任意的偶数分频。
第二,奇数倍分频:奇数倍分频有两种实现方法:
首先,完全可以通过计数器来实现,如进行三分频,通过待分频时钟上升沿触发计数器进行模三计数,当计数器计数到邻近值进行两次翻转,比如可以在计数器计数到1时,输出时钟进行翻转,计数到2时再次进行翻转。即是在计数值在邻近的1和2进行了两次翻转。
另外一种方法:对进行奇数倍n分频时钟,首先进行n/2分频(带小数,即等于(n‐1)/2+0.5),然后再进行二分频得到。得到占空比为50%的奇数倍分频。
② n进制计数器可以实现n分频对吗
n进制计数器可以实现n分频,这个说法正确。按照计数器的计数进制把计数器分为二进制计数器、十进制计数器等等。
计数器在数字系统中主要是对脉冲的个数进行计数,以实现测量、计数和控制的功能,同时兼有分频功能,计数器由基本的计数单元和一些控制门所组成,计数单元则由一系列具有存储信息功能的各类触发器构成,这些触发器有RS触发器、T触发器、D触发器及JK触发器等。
计数器在数字系统中应用广泛,如在电子计算机的控制器中对指令地址进行计数,以便顺序取出下一条指令,在运算器中作乘法、除法运算时记下加法、减法次数,又如在数字仪器中对脉冲的计数等等。
(2)N分频电路扩展阅读
计数器应用包括通话、短信、数据等类别的记录,并支持用户自主选择清零日期,以及按照类别添加提醒数值,如用户可以选择每月任一一天,或者第一天、最后一天作为记录循环清零日,同时添加通话时长提醒节点。
为了使用方便,在有些单片集成计数器上还附加了异步置零、预置数、保持等功能,并设置了相应的控制端。
计数器有用于工业上的特点有:
1、有6位LED数码显示;
2、同时有分A和B两路计数输入;
3、计数频率可达20KHz;
4、还具有带LED报警灯指示;
5、同时支持RS485、RS232串行接口,输出、电源、通讯相互之间采用光电隔离互不干扰。
③ 用verilog HDL 设计一个n分频器,考试谢谢!
不知道考试是什么难度的
但是一般的n分频(n是2的整倍,即n是偶数)都是通过计数来实现,从0时刻开始,每一个原始时钟上升沿(或下降沿,整个分频过程基于同一边沿)计数一次,计满n/2则将输出信号(分频时钟输出)翻转一次,再计n/2又翻转一次,如此反复
如果要求奇数分频,则对原始时钟的上升沿和下降沿都计数,计满n翻转一次输出时钟信号即可
④ N/2分频电路中N为什么为奇数
如2,4,8,16.分频比较好做,直接用T,JK,D触发器串接就行了,但其他分频的需要用时序逻辑组合来做,具体可根据时序图写出驱动方程,状态方程...来设计.
⑤ 求一个N分频电路
用一个1/N可预置计数器 CC4018 就可以实现你的要求。给个最佳答案吧
⑥ cd4013的N/2分频电路
图3是5/2分频电路。IC1、IC2、IC3三级触发器级联为8分频电路,电容C起滤波作用,输出信号fo从IC2的Q2端输出。电路中有Q1、Q3两个反馈控制。从图4工作波形可知,Q1的反馈信号中每两个反馈信号中就有一个受到Q3反馈波形的影响,所以在A点仅能形成几百毫微秒宽的脉冲。由于电容C的作用,Q1的反馈信号(即一窄脉冲)被滤除掉,如图4波形A的虚线所示。最后在Q2端输出fo信号。fo每变化一个周期,对应于输入信号fi的两个半周期,即fo的频率为fi的2/5。
图5是7/2分频电路。该电路与图3相似,区别在于电路中一个反馈信号在图3中是从Q1端引出的,而图5是从Q2端引出的,fo信号从Q2端输出。电路有Q2、Q3两级反馈,由于Q2反馈信号受Q3反馈的影响,在A点仅能形成几百毫微秒宽的窄脉冲,此窄脉冲被电容C滤除掉,因此Q2反馈不起作用,电路实际上只有一个Q3反馈,因而使得fo输出信号每变化一个周期,对应于fi输入信号的三个半周期,即fo的频率为fi的2/7。其工作波形如图6所示。
上面介绍的N/2分频电路仅限于N≤7,当N≥7时,可根据分频N值的大小,相应增加二分频级数,并恰当引接反馈信号走线,便可得到N≥7的分频电路。下面仅介绍一例9/2分频电路,如图7所示。图8是其工作波形。
IC1~IC4四级D触发器组成16分频电路,fo信号从Q3输出,电路有Q1、Q4两级反馈。其工作原理与上述有关分频电路相似,波形图上A点虚线脉冲表示为电容C滤除掉的Q1反馈信号。从图8中可知,只要fi输入四个半周期的时钟信号,就输出一个周期信号fo,即fo的频率为fi的2/9。
⑦ 什么是二分频四分频
分频作用是保证主板的外频变化时PCI等外设的工作频率能够固定在标准频率下,例如PCI的33MHz,也就是说当外频变化时,这个分频除以分频数字,便能得到PCI的工作频率。现在CPU外频最高能够取到200MHz,这样当外频为200MHz的时候,如果主板支持六分频也就是说200除以6就得到PCI的标准频率33MHz。主板要求支持高分频,这是因为如果PCI、AGP等设备工作在非标准频率下会对这些设备造成一定损害。
设计一个振荡器、分频器,可实现2分频、4分频输出的电路,每路分频输出,用发光二极管指示显示;整荡器频率及分频指示以人眼能够分辨为宜。
二分频电路就是用同一个时钟信号通过一定的电路结构转变成不同频率的时钟信号。 二分频就是通过有分频作用的电路结构,在时钟每触发2个周期时,电路输出1个周期信号。比如用一个脉冲时钟触发一个计数器,计数器每计2个数就清零一次并输出1个脉冲。那么这个电路就实现了二分频功能。
四分频就是通过有分频作用的电路结构,在时钟每触发4个周期时,电路输出1个周期信号。比如用一个脉冲时钟触发一个计数器,计数器每计4个数就清零一次并输出1个脉冲,那么这个电路就实现了四分频功能。
⑧ 用VHDL编写N分频器
分频没必要一定用锁相环啊,普通分频就可以了啊,锁相环一般是用倍频的,我把代码给你,你研究一下,这个电路我前两天刚调试成功
-----------------------------------------------------------------------
-- This section contains clock manager.
-----------------------------------------------------------------------
IBUFG_clock : IBUFG
generic map (
IBUF_DELAY_VALUE => "0", -- Specify the amount of added input delay for buffer, "0"-"16" (Spartan-3E/3A only)
IOSTANDARD => "DEFAULT")
port map (
O => clkin_buf, -- Clock buffer output
I => clk_in -- Clock buffer input (connect directly to top-level port)
);
BUFG_clk_sys : BUFG
port map (
O =>clk_sys, -- Clock buffer output
I => CLK0 -- Clock buffer input
);
BUFG_clk_fx : BUFG
port map (
O => TX_CLK, -- Clock buffer output
I => CLKFX -- Clock buffer input
);
DCM_gnet : DCM
generic map (
CLKDV_DIVIDE => 8.0, -- Divide by: 1.5,2.0,2.5,3.0,3.5,4.0,4.5,5.0,5.5,6.0,6.5
-- 7.0,7.5,8.0,9.0,10.0,11.0,12.0,13.0,14.0,15.0 or 16.0
CLKFX_DIVIDE => 1, -- Can be any interger from 1 to 32
CLKFX_MULTIPLY => 4, -- Can be any integer from 1 to 32
CLKIN_DIVIDE_BY_2 => FALSE, -- TRUE/FALSE to enable CLKIN divide by two feature
CLKIN_PERIOD => 0.0, -- Specify period of input clock
CLKOUT_PHASE_SHIFT => "NONE", -- Specify phase shift of NONE, FIXED or VARIABLE
CLK_FEEDBACK => "1X", -- Specify clock feedback of NONE, 1X or 2X
DESKEW_ADJUST => "SYSTEM_SYNCHRONOUS", -- SOURCE_SYNCHRONOUS, SYSTEM_SYNCHRONOUS or
-- an integer from 0 to 15
DFS_FREQUENCY_MODE => "LOW", -- HIGH or LOW frequency mode for frequency synthesis
DLL_FREQUENCY_MODE => "LOW", -- HIGH or LOW frequency mode for DLL
DUTY_CYCLE_CORRECTION => TRUE, -- Duty cycle correction, TRUE or FALSE
FACTORY_JF => X"C080", -- FACTORY JF Values
PHASE_SHIFT => 0, -- Amount of fixed phase shift from -255 to 255
STARTUP_WAIT => FALSE) -- Delay configuration DONE until DCM LOCK, TRUE/FALSE
port map (
CLK0 => CLK0, -- 0 degree DCM CLK ouptput
-- CLK180 => CLK180, -- 180 degree DCM CLK output
-- CLK270 => CLK270, -- 270 degree DCM CLK output
CLK2X => CLK2X, -- 2X DCM CLK output --100MHZ
-- CLK2X180 => CLK2X180, -- 2X, 180 degree DCM CLK out
-- CLK90 => CLK90, -- 90 degree DCM CLK output
-- CLKDV => CLKDV, -- Divided DCM CLK out (CLKDV_DIVIDE)
CLKFX => CLKFX, -- DCM CLK synthesis out (M/D)
-- CLKFX180 => CLKFX180, -- 180 degree CLK synthesis out
-- LOCKED => LOCKED, -- DCM LOCK status output
-- PSDONE => PSDONE, -- Dynamic phase adjust done output
-- STATUS => STATUS, -- 8-bit DCM status bits output
CLKFB => clk_sys, -- DCM clock feedback
CLKIN => clkin_buf, -- Clock input (from IBUFG, BUFG or DCM)
-- PSCLK => PSCLK, -- Dynamic phase adjust clock input
-- PSEN => '0', -- Dynamic phase adjust enable input
-- PSINCDEC => PSINCDEC, -- Dynamic phase adjust increment/decrement
RST => rst_manu_h -- DCM asynchronous reset input
);
库文件
library IEEE;
Library UNISIM;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.STD_LOGIC_UNSIGNED.ALL;
use IEEE.STD_LOGIC_ARITH.ALL;
use UNISIM.vcomponents.all;
⑨ 求大神帮我看看这是几分频电路,顺带问一下分频电路的n倍分频中n指什么如果想输出一个1,5赫兹频率怎么办
蓄电池没专门的符号,就是电池/电池组符号,电源的符合为VCC,和GND用一个表示。PROTEL是Altium公司在80年代末推出的EDA软件,在电子行业的CAD软件中,它当之无愧地排在众多EDA软件的前面,是电子设计者的首选软件,它较早就在国内开始使用,在国内的普及率也最高,有些高校的电子专业还专门开设了课程来学习它,几乎所有的电子公司都要用到它,许多大公司在招聘电子设计人才时在其条件栏上常会写着要求会使用PROTEL。早期的PROTEL主要作为印制板自动布线工具使用,运行在DOS环境,对硬件的要求很低,在无硬盘286机的1M内存下就能运行,但它的功能也较少,只有电路原理图绘制与印制板设计功能,其印制板自动布线的布通率也低,而现今的PROTEL已发展到DXP2004,是个庞大的EDA软件,完全安装有200多M,它工作在WINDOWS95环境下,是个完整的板级全方位电子设计系统,它包含了电路原理图绘制、模拟电路与数字电路混合信号仿真、多层印制电路板设计(包含印制电路板自动布线)、可编程逻辑器件设计、图表生成、电子表格生成、支持宏操作等功能,并具有Client/Server(客户/服务器)体系结构,同时还兼容一些其它设计软件的文件格式,如ORCAD,PSPICE,EXCEL等,其多层印制线路板的自动布线可实现高密度PCB的100%布通率。在国内PROTEL软件较易买到,有关PROTEL软件和使用说明的书也有很多,这为它的普及提供了基础。想地了解PROTEL的软件功能或者下载PROTEL99的试用版,可以在INTERNET上。
⑩ 用verilog写N分频电路,形式是
偶数分频就计数到N/2-1取反,技术分频要用N模计数器,两个中间信号,一个在时钟上升沿触发计数,一个在时钟下降沿触发计数,最后中间信号相与