⑴ 基本逻辑门电路有哪些各有什么特点
高、低电平可以分别代表逻辑上的“真”与“假”或二进制当中的1和0,从而实现逻辑运算。常见的逻辑门包括“与”门,“或”门,“非”门,“异或”门(也称:互斥或)等等。
组成
逻辑门可以用电阻、电容、二极管、三极管等分立原件构成,成为分立元件门。也可以将门电路的所有器件及连接导线制作在同一块半导体基片上,构成集成逻辑门电路。
简单的逻辑门可由晶体管组成。这些晶体管的组合可以使代表两种信号的高低电平在通过它们之后产生高电平或者低电平的信号。
作用
高、低电平可以分别代表逻辑上的“真”与“假”或二进制当中的1和0,从而实现逻辑运算。常见的逻辑门包括“与”门,“或”门,“非”门,“异或”门(也称:互斥或)等等。
逻辑门可以组合使用实现更为复杂的逻辑运算。
类别
逻辑门电路是数字电路中最基本的逻辑元件。所谓门就是一种开关,它能按照一定的条件去控制信号的通过或不通过。门电路的输入和输出之间存在一定的逻辑关系(因果关系),所以门电路又称为逻辑门电路。基本逻辑关系为“与”、“或”、“非”三种。逻辑门电路按其内部有源器件的不同可以分为三大类。第一类为双极型晶体管逻辑门电路,包括TTL、ECL电路和I2L电路等几种类型;第二类为单极型MOS逻辑门电路,包括NMOS、PMOS、LDMOS、VDMOS、VVMOS、IGT等几种类型;第三类则是二者的组合BICMOS门电路。常用的是CMOS逻辑门电路。
1、TTL全称Transistor-Transistor Logic,即BJT-BJT逻辑门电路,是数字电子技术中常用的一种逻辑门电路,应用较早,技术已比较成熟。TTL主要有BJT(Bipolar Junction Transistor 即双极结型晶体管,晶体三极管)和电阻构成,具有速度快的特点。最早的TTL门电路是74系列,后来出现了74H系列,74L系列,74LS,74AS,74ALS等系列。但是由于TTL功耗大等缺点,正逐渐被CMOS电路取代。 TTL门电路有74(商用)和54(军用)两个系列,每个系列又有若干个子系列。TTL电平信号被利用的最多是因为通常数据表示采用二进制规定,+5V等价于逻辑“1”,0V等价于逻辑“0”,这被称做TTL(晶体管-晶体管逻辑电平)信号系统,这是计算机处理器控制的设备内部各部分之间通信的标准技术。
TTL电平信号对于计算机处理器控制的设备内部的数据传输是很理想的,首先计算机处理器控制的设备内部的数据传输对于电源的要求不高以及热损耗也较低,另外TTL电平信号直接与集成电路连接而不需要价格昂贵的线路驱动器以及接收器电路;再者,计算机处理器控制的设备内部的数据传输是在高速下进行的,而TTL接口的操作恰能满足这个要求。TTL型通信大多数情况下,是采用并行数据传输方式,而并行数据传输对于超过10英尺的距离就不适合了。这是由于可靠性和成本两面的原因。因为在并行接口中存在着偏相和不对称的问题,这些问题对可靠性均有影响。
⑵ 数字电路,写出图中各个门电路输出端的逻辑表达式
⑶ 指出各门电路的输出状态 CMOS门电路输出
a)Y=1,10K电阻接地相当于输入0,与非门见0出1。
b)Y=0,或非门输入有1,(0+1)`=0。
c)Y=0,或非门上面一个与门输入为1,(0+1)`=0。
d)Y=0,两与非门线与,0与1=0。
⑷ 简单的逻辑门电路 判断各门电路输出是什么状态(高电平,低电平还是高阻态).
第一幅图为与复非门,第一个输入端制接高电平,第二个输入接电阻接地,即低电平,所以输出为高电平;
第二幅图为或非门,第一个输入端为高电平,此时无论第二个输入端是高电平还是低电平,输出都为低电平;
第三幅图两个与门后经过一个或非门,由于第一个与门输出结果为1,所以经过或非门后,输出结果为0;
第四幅图上面那个与非门输出为低电平,无论下面那个与非门输出为什么,输出端电位都会被拉低,所以为0
⑸ 门电路有哪几种
或门,与门,非门
⑹ 试写出下列图中各门电路的输出分别是什么状态(其中(A)(B)为TTL门电路,而(C)为CMOS门电路)
逻辑集成电路的输入端接下拉电阻,是为了使该端处于低电平。
(A)图中下拉电阻10kΩ,大大超过限值,该输入端为高电平,则Y1=(VIL+1)'=0;
(B)图中下拉电阻51Ω,小于限值,该输入端为低电平,则Y2=1异或0=1;
(C)对于CMOS逻辑电路,因其输入电阻极大,上、下拉电阻的限值为≤1MΩ。图中下拉电阻10kΩ,远小于限值,该输入端为低电平,则Y3=(VIH·0)'=1;
门电路:
从小巧的电子手表,到复杂的电子计算机,它们的许多元件被制成集成电路的形式,即把几十、几百,甚至成千上万个电子元件制作在一块半导体片或绝缘片上。每种集成电路都有它独特的作用。有一种用得最多的集成电路叫门电路,门电路是起开关作用的集成电路。由于开放的条件不同,而分为与门、非门、与非门等等。
以上内容参考:网络-与非门电路
⑺ 数字逻辑电路请问下列各门电路的输出是什么状态,答案是不是错了求大神指点!
74HC,CMOS电路,第一个输入接下拉电阻10KΩ,输入是低电平,(0+0)非,Y1输出高电平。
第二个1与0再非,Y2输出高电平。
CMOS电路,不是TTL电路。
⑻ 简单的逻辑门电路 判断各门电路输出是什么状态(高电平,低电平还是高阻态)。已知这些都是74型TTL电路
1、高电平,有关。
2、低电平。
3、输入端接电源,悬空或高阻(10k以上)相当于接高电平,接地为低电平,通过低阻接入电平信号则认为输入信号与接入电平相同。则为OC门。
图中的第一个输入为高电平,电路为与非门,则输出端电平为低电平;
第二图输入为低电平,在输入端串联了高阻值电阻,则输出端为高阻状态;
第三图输入为高电平,电路为与非门,则输出端电平为低电平。
(8)电路各门扩展阅读:
与模拟电路相比,它主要进行数字信号的处理(即信号以0与1两个状态表示),因此抗干扰能力较强。数字集成电路有各种门电路、触发器以及由它们构成的各种组合逻辑电路和时序逻辑电路。
一个数字系统一般由控制部件和运算部件组成,在时脉的驱动下,控制部件控制运算部件完成所要执行的动作。通过模拟数字转换器、数字模拟转换器,数字电路可以和模拟电路互相连接。
简单的逻辑门可由晶体管组成。这些晶体管的组合可以使代表两种信号的高低电平在通过它们之后产生高电平或者低电平的信号。
高、低电平可以分别代表逻辑上的“真”与“假”或二进制当中的1和0,从而实现逻辑运算。常见的逻辑门包括“与”闸,“或”闸,“非”闸,“异或”闸(也称:互斥或)等等。
逻辑门是组成数字系统的基本结构,通常组合使用实现更为复杂的逻辑运算。一些厂商通过逻辑门的组合生产一些实用、小型、集成的产品,例如可编程逻辑器件等。
⑼ 数字电路各种逻辑门的缩写是什么
最基本的逻辑关系是与、或、非,最基本的逻辑门是与门、或门和非门。
实现“与”运算的叫 与门,实现“或”运算的叫 或门,实现“非”运算的叫非门,也叫做反相器,等等。
逻辑门是在集成电路(也称:集成电路)上的基本组件。
组成
逻辑门可以用电阻、电容、二极管、三极管等分立原件构成,成为分立元件门。也可以将门电路的所有器件及连接导线制作在同一块半导体基片上,构成集成逻辑门电路。
简单的逻辑门可由晶体管组成。这些晶体管的组合可以使代表两种信号的高低电平在通过它们之后产生高电平或者低电平的信号。
作用
⑽ 常用的基本门电路是哪几个 其功能是
常用的门电路在逻辑功能上有与门、或门、非门、与非门、或非门、与或非门、异或门等几种。
1、与门:实现逻辑“乘”运算的电路,有两个以上输入端,一个输出端(一般电路都只有一个输出端,ECL电路则有二个输出端)。只有当所有输入端都是高电平(逻辑“1”)时,该电路输出才是高电平(逻辑“1”),否则输出为低电平(逻辑“0”)。
2、或门
实现逻辑加的电路,又称逻辑和电路,简称或门。此电路有两个以上输入端,一个输出端。只要有一个或几个输入端是 “1”,或门的输出即为 “1”。而只有所有输入端为 “0”时,输出才为 “0”。
3、非门
实现逻辑代数非的功能,即输出始终和输入保持相反。
4、与非门
若当输入均为高电平1,则输出为低电平0;若输入中至少有一个为低电平0,则输出为高电平1。与非门可以看作是与门和非门的叠加。
5、或非门
具有多端输入和单端输出的门电路。当任一输入端(或多端)为高电平(逻辑“1”)时,输出就是低电平(逻辑“0”);只有当所有输入端都是低电平(逻辑“0”)时,输出才是高电平(逻辑“1”)。
(10)电路各门扩展阅读
门电路输出端的电路结构有三种型式:有源负载推拉式(或互补式)输出、集电极(或漏极)开路输出和三态输出。
推拉式输出的门电路一般用于完成逻辑运算。集电极开路的门电路(OC门)在实现一定逻辑功能的同时,还能实现电平变换或驱动较高电压、较大电流的负载:可以把两个门的输出端直接并联,实现逻辑与的功能(称“线与”联接)。三态输出门广泛应用于和系统总线的联接以及实现信号双向传输等方面。