1. 用与非门设计一个四人表决电路
使用传级设计。
前四个3输入与非门分别与不同组合的三个开关内接通,当所有的开关不合上时,与容非门输入端全部被下拉电阻置0。这四个3输入与非门都输出1,则后一个4输入与非门输出0。
当任意一个3输入与非门的开关被全部接通(有3票同意),则该与非门的输入脚全部置1,它将输出0,这样后一个4输入与非门的其中一个输入脚0电位,则输出为1,达到楼主设定的目的。
(1)用与非门设计一个四人表决电路扩展阅读:
与非门是与门和非门的结合,先进行与运算,再进行非运算。与非运算输入要求有两个,如果输入都用0和1表示的话,那么与运算的结果就是这两个数的乘积。如1和1(两端都有信号),则输出为0;1和0,则输出为1;0和0,则输出为1。与非门的结果就是对两个输入信号先进行与运算,再对此与运算结果进行非运算的结果。简单说,与非与非,就是先与后非。
电工学里一种基本逻辑电路,是与门和非门的叠加,有两个输入和一个输出。
2. 用与非门设计一个组合逻辑电路,实现四输入的多数表决功能
输入为A、B、C、D,输出为F
A、B、C用一个三输入的与非门,结果为F1
A、B、D用一个三输入的与非门,结果为F2
A、C、D用一个三输入的与非门,结果为F3
B、C、D用一个三输入的与非门,结果为F4
F1、F2、F3、F4用一个四输入的与非门,结果就是要求的结果F
3. 13. 用与非门设计四变量的多数表决电路。当输入变量A、B、C、D有3个或3个以上为1时输出为1,输入为其它状
附图的电路可以实现楼主的目的。
前四个3输入与非门分别与不同组合的回三个开关答接通,当所有的开关不合上时,与非门输入端全部被下拉电阻置0。这四个3输入与非门都输出1,则后一个4输入与非门输出0。
当任意一个3输入与非门的开关被全部接通(有3票同意),则该与非门的输入脚全部置1,它将输出0,这样后一个4输入与非门的其中一个输入脚0电位,则输出为1,达到楼主设定的目的。
4. 用与非门设计一个四变量的多数表决器
(1)真值表
ABCDF
00000
00010
00100
00110
01000
01010
01100
01111
10000
10010
10100
10111
11000
11011
11101
11111
(2)逻辑函数
F=ABCD+ABCD'+ABC'D+AB'CD+A'BCD=ABC+ABD+ACD+BCD
(3)与非形式
F=[(ABC)'(ABD)'(ACD)'(BCD)']'={[AB(C'D')']'[CD(A'B')']'}’
(4)
5. 用四个与非门做成一个四人表决器,求电路图
能不能再抄说清楚点?要用数电知识还是别的?还用其他的门电路吗?似乎只用两个与非门不能实现 。可以用四个非门,四个与非门和一个与门实现的。abcd和a'b'c'd'八个输入的到y=(a'bcd)'(ab'cd)'(abc'd)'(abcd')'然后再画出原理图来
6. 如何用与非门设计一个四变量多数表决电路
(1)真值表
ABCDF
00000
00010
00100
00110
01000
01010
01100
01111
10000
10010
10100
10111
11000
11011
11101
11111
(2)逻辑函数
F=ABCD+ABCD'+ABC'D+AB'CD+A'BCD=ABC+ABD+ACD+BCD
(3)与非形式版
F=[(权ABC)'(ABD)'(ACD)'(BCD)']'={[AB(C'D')']'[CD(A'B')']'}’
(4)
7. 用与非门设计一个4人表决电路。
使用传级设计哈
8. 四人无人弃权表决器电路设计 要用到2个4输入与非门电路图
能不能再说清楚点?要用数电知识还是别的?还用其他的门电路吗?似乎只用两个回与非门不能实现。可以用四个答非门,四个与非门和一个与门实现的。ABCD和A'B'C'D'八个输入的到Y=(A'BCD)'(AB'CD)'(ABC'D)'(ABCD')'然后再画出原理图来
9. 用与非门设计一个四变量多数表决电路 急求。
1.确定输入、输出变量
①输入变量:A、B、C、D ―――→ 四名评判内员 ②输出变量: F ―――→ 灯
③用正逻辑表示容:A=1,表示同意,A=0表示判不同意; B=1,表示同意,B=0表示判不同意; C=1,表示同意,C=0表示判不同意。
D=1,表示同意,C=0表示判不同意。
F=1,表示灯亮,F=0表示灯不亮。 2、列出真值表
3、函数式
_ _ _ _
F=ABCD+ABCD+ABCD+ABCD+ABCD
4画图
10. 用与非门设计四人多数表决电路
有点象四人抢答…PLc和C语言简单做…直接图表乱