1. 设计一个组合电路,其输入是4位二进制数D=D3D2D1D0,要求能判断下列三种情况,1,D中没有一
然后画成图就可以了
2. 如何通过构建3-8译码器构建“4位+4位=5位”的电路 这是什么意思啊数字逻辑
3-8译码器的输入是3个脚,输出是8个脚。用高低电平来表示输入和输出。输入是二进制。3只脚也就是3位二进制数。输入可以3位二进制数。3位二进制最大是111也就是8。输出是8个脚,表示10进制。是根据输入的二进制数来输出。如果输入是101那么就是第5只脚高电平,表示二进制数是5。其实3-8译码器的功能就是把输入的3位2进制数翻译成10进制的输出。
如果输入的是n位二进制代码,则译码器应该有2n个输出端。所以2位二进制译码器有4个输出端,又可以称为2线-4线译码器;3位二进制译码器有8个输出端,可以称为3线-8线译码器;4位二进制译码器有16个输出端,可以称为4线-16线译码器等等。图中
是集成3线-8线译码器74LS138的逻辑图。在图4.14中A、B、C是三个输入端,Y7~Y0是八个输出端。G1、G2A、G2B是三个控制端。G1高电平有效,G2A、G2B低电平有效,即当G1=1、G2A=G2B=0时,控制门G输出高电平,这个高电平把G7~G0打开,译码器正常工作,否则译码器不能正常译码,所有输出端都输出高电平。
3. 用8选1数据选择器74ls151设计四位奇偶校验电路怎么弄!!急!!!
Y是同相输出端,W是反向输出端。X表示随意态。G’=1时,禁止工作,Y端输出始终为0,W端输出始终为1;G’=0,参考如下:
1111 0表达式:Y=A’B’C’D+A’B’CD’+A’BC’D’+AB’C’D’+ABCD’+ABC’D+AB’CD+A’BCD,
连接图:74151的端子A2、A1、A0分别接A、B、C,74151的端子D0、D3、D5、D6接D,D1、D2、D4、D7接D’,74151的输出端为Y。
真值表:ABCD Y,0000 0,0001 1,0010 1,0011 0,0100 1,0101 0,0110 0,0111 1,1000 11001 0,1010 0,1011 1,1100 0,1101 1,1110 1。
(3)电路4位扩展阅读:
在 asic 设计和 pld 设计中,简化组合逻辑电路的设计非常重要,因为这些设计通常需要最少的逻辑门或导线。 在专用集成电路设计和可编程逻辑器件设计中,有很多约束条件需要处理,但只有有限的1或0。 本文提出了一种新的组合逻辑电路设计方法。 以及一种因果关系的逻辑表示。
其中结果只有在所有决定事物结果的条件都满足的情况下才发生。 与输出变量为1的组合的所有因子不会与输出变量为1的组合一起出现,与输出变量为0的组合也不会出现,因此可以表示与输出变量为1的组合。
组合逻辑电路的分析分以下几个步骤:
(1)有给定的逻辑电路图,写出输出端的逻辑表达式;
(2)列出真值表;
(3)通过真值表概括出逻辑功能,看原电路是不是最理想,若不是,则对其进行改进。
4. 设计一个电路,输入为四位二进制数,当二进制数对应的是进制数大于十的时候输出为一,否则为0.
mole C10
(
i,
o
);
input [3 : 0] i;
output o;
wire o;
assign o = (i > 4'd10) ? 1'b1 : 1'b0;
endmole
5. 或门电路的真值表怎么4位
A、根据真值表可知,当有一个输入为1,输出为1,故属于或逻辑关系,对应或回门,故A正确
B、根据答真值表可知,当两个输入相同时,输出为1,不同时,输出为零,故不属于或逻辑关系,故B错误
C、根据真值表可知,当输入均为1,输出为1,当输入有一个为零,输出为0,故属于与逻辑关系,对应与门,故C错误
D、根据真值表可知,当输入均为1,输出为0,当输入有一个为零,输出为1,故属于与非逻辑关系,对应与非门,故D错误
故选A
6. 请问数字电路中什么是4位循环码
自然码:有权码,每位代码都有固定权值,结构形式与二进制数完全相同。
循环码:无权码,可靠性代码(又称间隔位编码、格雷码(Gray)),每位代码无固定权值,任何相邻的两个码组中,仅有一位代码不同。
十进制数 自然二进制码 循环二进制码
0----------0000----------0000
1----------0001----------0001
2----------0010----------0011
3----------0011----------0010
4----------0100----------0110
5----------0101----------0111
6----------0110----------0101
7----------0111----------0100
8----------1000----------1100
9----------1001----------1101
10---------1010----------1111
11---------1011----------1110
12---------1100----------1010
13---------1101----------1011
14---------1110----------1001
7. 什么是四位二进制求补电路
4位二进制求补电路的输入是4位的二进制原码,输出为4位二进制补码:
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
ENTITY complement IS
PORT ( code_in : IN STD_LOGIC_VECTOR (3 DOWNTO 0);
code_out : OUT STD_LOGIC_VECTOR (3 DOWNTO 0) );
END complement;
ARCHITECTURE rtl OF complement IS
BEGIN
PROCESS(code_in)
BEGIN
code_out(3) <= code_in(3);
IF code_in(3)='0' THEN
code_out(2 DOWNTO 0) <= code_in(2 DOWNTO 0);
ELSE
code_out(2 DOWNTO 0) <= NOT code_in(2 DOWNTO 0) + '1';
END IF;
END PROCESS;
END;
8. 求单片机 连接四位数码管电路图
没查你这数码管是共阳极还是攻阴极的,我画了一个共阳极的电路图,看能用不,(若是共阴极的要麻烦些) P0口要加10K的电阻做上拉。
9. 求一个4位简易CPU的设计电路
--说明:address为4位的地址(9H-fH) --完善:每个状态为一个时钟周期,...VHDL和数字电路设计:科学出版社;VHDL实用教程:电子科技大出版社 ...