A. 利用两片同步十进制计数器74160和必要的门电路构成一个29进制的同步计数器
方法很简单:用两片74160级联,第一片作个位计数,计数到10芯片会自动输出进位信号,芯片要么自己清零要么从进位端视清零信号极性来决定是否加反相器,这个进位信号又作为第二片的时钟信号或者片选信号,同样视信号极性来决定是否加反相器,这样第一片计数到10时自己清零,第二片计数一次,当第二片刚计数到5时说明整个电路刚好计数50次,那么从第二片的数据输出端译出二进制5的清零或置数信号接到第二片的清零或置数端,这时需要自己设计门电路来检测二进制5,只有在5的时候才输出信号去清零或置数,这个信号同时也作为计数到50的触发信号从而去触发后级电路。
不懂的可随时回复我。希望我的回答能帮助到你。
B. 74ls02能驱动多少同类门
74LS02是标准的TTL电路,驱动同类门的数目称为扇出系数,为20。见下表,输出低电平时的电流是8mA,而下一级同类门输入端加低电平的输入电流是0.4mA,所以,可以驱动8/0.4=20个同类门。
C. 常用的基本门电路是哪几个 其功能是
常用的门电路在逻辑功能上有与门、或门、非门、与非门、或非门、与或非门、异或门等几种。
1、与门:实现逻辑“乘”运算的电路,有两个以上输入端,一个输出端(一般电路都只有一个输出端,ECL电路则有二个输出端)。只有当所有输入端都是高电平(逻辑“1”)时,该电路输出才是高电平(逻辑“1”),否则输出为低电平(逻辑“0”)。
2、或门
实现逻辑加的电路,又称逻辑和电路,简称或门。此电路有两个以上输入端,一个输出端。只要有一个或几个输入端是 “1”,或门的输出即为 “1”。而只有所有输入端为 “0”时,输出才为 “0”。
3、非门
实现逻辑代数非的功能,即输出始终和输入保持相反。
4、与非门
若当输入均为高电平1,则输出为低电平0;若输入中至少有一个为低电平0,则输出为高电平1。与非门可以看作是与门和非门的叠加。
5、或非门
具有多端输入和单端输出的门电路。当任一输入端(或多端)为高电平(逻辑“1”)时,输出就是低电平(逻辑“0”);只有当所有输入端都是低电平(逻辑“0”)时,输出才是高电平(逻辑“1”)。
(3)02门电路扩展阅读
门电路输出端的电路结构有三种型式:有源负载推拉式(或互补式)输出、集电极(或漏极)开路输出和三态输出。
推拉式输出的门电路一般用于完成逻辑运算。集电极开路的门电路(OC门)在实现一定逻辑功能的同时,还能实现电平变换或驱动较高电压、较大电流的负载:可以把两个门的输出端直接并联,实现逻辑与的功能(称“线与”联接)。三态输出门广泛应用于和系统总线的联接以及实现信号双向传输等方面。
D. 如何门电路逻辑图判断高电平和低电平
输入端、输出端有小圈的是低电平有效,没有小圈是高电平有效。
上图的逻辑门我用与门的符号,表示 A 与 B 是与的关系,但是输入、输出的有效电平不同,而它们在74系列芯片的名称与符号是不同的,分别是:
与门 74LS08、与非门 74LS00、或非门 74LS02、或门 74LS32 。
制作电路图时不要僵化地使用74系列的芯片符号,而是按照实际的逻辑关系表达,电路的逻辑关系就清晰多了。
E. 1/用2输入或非门74LS02设计一个三人表决器 2/用2输入与非门设计与图功能相同的逻辑电路
1)
与非门实现异或门(=1)如上图,将上图代入原图上两个异或门就可以。
F. 74LS系列是由什么门电路组成的
为与门,非门,或非门,或门。
74LS电路为逻辑门电路的集合,如与门,非门,或非回门,或门答。主要有一些二输入三输入的门电路的集合芯片,如或门,与门,非门,或非门等等。
74系列为一个系列的数字集成电路,其中有74XXX(已不使用),74SXXX、74LSXXX、74FXXX、74CXXX、74HCXXX、74HCTXXX、74AXXX、74ASXXX、74ACTXXX等多种系列的芯片。
(6)02门电路扩展阅读:
74LS电路的使用要求:
1、CM0S电路要求输人信号的幅度不能超过VDD—VSS,即满足VSS=V1=VDD。
2、由于CM0S电路输人阻抗高,容易受静电感应发生击穿,除电路内部设置保护电路外,在使用和存放时应注意静电屏蔽。
3、焊接CM0S电路时,焊接工具应良好接地,焊接时间不宜过长,焊接温度不要太高。更不能在通电的情况下,拆卸,拔、插集成电路。
G. 74ls02中有两个输入端,但为什么叫2输入4或非门
74ls02是2输入或非门,但一片芯片上集成了四个的或非门,所以叫2输入4或非门类似此叫法的还有:
1、74ls08 2输入四与门;
2、74ls09 2输入四与门;
3、74ls10 3输入三与非门;
4、74ls11 3输入三与门;
5、74ls12 3输入三与非门等。