导航:首页 > 电器电路 > 电路图高阶

电路图高阶

发布时间:2021-11-10 18:35:45

㈠ 求ne555的正弦波电路

NE555接成自激多谐振荡器输出的都是矩形波,若想用之获得正弦波,电路较复杂,你需要接高阶带通滤波器,从矩形波中提取出正弦波,成本较高。建议阁下还是采用ICL8038来获得正弦波吧。ICL8038可以同时输出正弦波、三角波、矩形波,并且调频非常方便。电路如图所示。

㈡ 为什么这个电路的三次谐波滤波电路不能产生纯净的三次谐波

  1. 简易的2阶带通(低频1阶,高频1阶)不足以滤除干扰频率分量,应该加大滤波能力,用更高的Q值,更高阶数(例如4阶、6阶、8阶……)来实现。

  2. 电路通带与信号频率并不匹配,方波频率明显不是1400Hz。

㈢ 求助各位大哥大姐

在高阶设计的领域中,硬件描述语言扮演的角色,只是一种程序语言接口(PLI);它提供了一个极具弹性的设计入口(design entry),以作为电路设计者与各种计算机辅助设计工具之间沟通的桥梁 。因此,若缺少了这些EDA工具,硬件描述语言的剩余价值,也只不过是一种系统规划工具,或是技术文件格式而已。 具体地说,整个数字电路的高阶设计概念 ,可以说就是设计自动化(design automatize)的实现。理想的情况是:由仿真验证设计是否符合原始设定的规格(specification),以至于诸如逻辑电路的合成与实际晶体管配置与绕线(place and route)这一类徒手不易掌控的工作,工程师均能寻求适当的DEA工具来完成整个电路的设计。图2描述了完整的自动化数字电路设计流程;其中包含了三种主要的EDA工具:仿真器(simulator)、合成器(synthesizer)以及配置与绕线(place and routing, P&R)工具;除了P&R工具之外,其余两者绝大部分,均是以VHDL或Verilog HDL作为其程序语言接口。以下,笔者将配合介绍这个典型的自动化设计流程,简述各项EDA工具的基本功用。 1.系统规格制定(Define Specification) 在ASIC设计之初,工程师们须根据产品的应用场合,为ASIC设定一些诸如功能、操作速度、接口规格、环境温度及消耗功率等规格,以做为将来电路设计时的依据。在这方面,目前已有厂商提供系统级仿真器(system -level simulator),为系统设计提供不错的解决方案;透过此类仿真器,工程师们可以预估系统的执行效能,并可以最佳化的考量,决定韧体模块及硬件模块该如何划分。除此之外,更可进一步规划哪些功能该整合于ASIC内,哪些功能可以设计在电路板上,以符合最大的经济效能比。 2.设计描述(Design Description) 一旦规格制定完成,便依据功能(function)或其它相关考量,将ASIC划分为数个模块(mole);此阶段是整个设计过程中最要的关键之一,它直接影响了ASIC内部的架构及各模块间互动的讯号,更间接影响到后续电路合成的效能及未来产品的可靠性。 决定模块之后,便分交由团队的各个工程师,以VHDL或Verilog等硬件描述语言进行设计-亦即功能的行为描述(behavioral description);为能明确及有效率地描述模块的内部功能,各模块之下可能再细分成数个子模块(sub-mole),直到能以可合成(synthesizible)的语法描述为止。这种一层层分割模块的设计技巧,便是一般所谓的阶层式设计(hierarchical design);这与早期直接以绘制闸级电路进行设计的时代,所使用的技巧是相类似的。此一步骤所完成的设计描述,是进入高阶合成电路设计流程的叩门砖;习惯上,称之为硬件描述语言的设计切入点(HDL design entry)。 关于此一步骤,亦有相关的辅助工具相继推出。Design Book便是其中的代表;它利用一般工程师熟悉的图形接口-如状态图及流程图,协助初接触以硬件描述语言进行设计的工程师,自动编写出相对应的硬件语言描述码。效能如何笔者不敢断言,但它能依使用者决定,整合惯用之其它EDA工具的特点,倒是满吸引人的地方。 3.功能验证(Function Verification) 完成步骤2的设计描述,接下来便是利用VHDL或Verilog的电路仿真器,针对先前的设计描述,验证其功能或时序(timing)是否符合由步骤1所制定的规格。通常,称这类验证为功能仿真(function simulation),或行为仿真(behavioral simulation),而这类的HDL电路仿真器,则通称为行为仿真器(behavioral simulator)。 对于这一类功能验证的仿真而言,仿真器并不会考虑实际逻辑闸或联机(connenct wires)所造成的时间延迟(time delay)、闸延迟(gate delay)及传递延迟(transport delay)。取而代之的是,使用单一延迟(unit delay)的数学模型,来粗略估测电路的逻辑行为;虽然如此无法获得精确的结果,但其所提供的信息,已足够作为工程师,针对电路功能的设计除错之用。 为了能顺利完成仿真,在此,您还需要准备一分称为测试平台(test bench)的HDL描述?。在这份测试平台的描述档中,必须尽可能地细描述所有可能影响您设计功能的输入讯号组合,以便激发出错误的设计描述位于何处。幸运的话,或许在几次修改之后,就可得到您想要的结果,顺利进入下一个步骤。 4.逻辑电路合成(Logic synthesis) 确定设计描述之功能无误之后,便可藉由合成器(synthesizer)进行电路合成。合成过程中,您必须选择适当的逻辑闸组件库(logic cell library),作为合成逻辑电路时的参考依据。组件库的取得,可能直接来自于您的ASIC供货商(ASIC vendor, 负责协助客户设计ASIC的厂商)、购自其它组件库供货商(third-party ASIC library vendor),或是为了某种特殊原因,您亦可能考虑自行建立。 事实上,组件库内含的逻辑闸信息非常广泛,大致上包括了以下各项。 cell schematic,用于电路合成,以便产生逻辑电路的网络列表(netlist)。 timing model,描述各逻辑闸精确的时序模型;组件工程师会萃取各逻辑闸内的寄生电阻及电容进行仿真,进而建立各逻辑闸的实际延迟参数。其中包括闸延迟(gate delay) 、输出入的延迟(input delay / output delay)及所谓的联机延迟(wire delay)等;这在进入逻辑闸层次的电路仿真,以及在P&R之后的仿真都会使用到它。 routing model,描述各逻辑闸在进行绕线时的限制,作为绕线工具的参考资料。 silicon physical layout,在制作ASIC的光罩(mask)时会使用到它。 使用合成器有几个需要注意的事项,其一就是最佳化(optimize)的设定。根据步骤1所制定的规格,工程师可对合成器下达一连串限制条件(constrain),根据这些条件,合成器便会自动合成满足您规格要求的逻辑电路。最常见的三个限制条件(注3)有:操作速度、逻辑闸数及功率消耗。事实上,这三项限制条件之间是呈现互相矛盾的关系;也就是说:一旦您所下的限制条件太过严苛,将使电路合成的速度变得非常的慢,更甚者,有可能在花费大把时间后,仍得不到您想要的结果。 design entry硬件语言设计描述文件,其语法的编写风格(HDL coding style) ,亦是决定合成器执行效能的另一个因素。事实上,无论是对VHDL或是Verilog而言,合成器所支持的HDL语法均是有限的;过于抽象的语法只适用于编写cell library,或是做为系统规划评估时的仿真模型所用,而不为合成器所接受。 此外,由于一般合成器的最佳化算法则,都只能达到区域性最佳化(local optima);因此,对于过分刁钻的语法描述,将影响合成器在最佳化过程的执行时间。 利用图3,可以简单地说明coding style与最佳化之间的关系:一个良好的coding style,便如同位于A点上的球,合成器仅需花费些许的气力,便可将其推至最低点(最佳点)。而相反地,较差的coding style,就犹如位在C点上的球,合成器需花费较大的功夫,才能将其推到B点;假若又加上较严苛的限制条件,则可能连B点都到不了。工程师应清楚的明白,对您所使用的合成器而言,哪些才是“良好的”coding style,而这些在使用手册中都可以查得到。 5.逻辑杂层次的电路功能验证(Gate-Level Netlist Verification) 由合成器产生的netlist,会在这个阶段进行第二次的电路仿真;一般称之为逻辑闸层次的电路功能验证,或称为P&R前的仿真,简称前段仿真(pre-simulation)。在此阶段,主要的工作是要确认,经由合成器所合成的电路,是否如同原始的设计描述般,符合您的功能需求;利用逻辑闸层次仿真器(gate-level simulator),配合在功能验证时已经建立的test bench,便可达到这个目的。 这里出现两个新的名词:VITAL(VHDL Initiative Toward ASIC Library)、library及Verilog library;两者均可视为先前所提及的cell library当中的timing model。在pre-simulation中,一般只考虑闸延迟,而联机延迟在此处是不予考虑的(通常在电路合成阶段,是无法预测实际联机的长度,因此也就无法推测联机所造成的延迟)。 时序变异(timing variation)是此处经常出现的发生错误,这当中包括了,设定时间(set-up time)或保持时间(holding time)的不符合,以及脉冲干扰(glitch)现象的发生。而这些时序变异,基本上都是只是单纯考虑闸延迟时所造成的结果。 6. 配置与绕线(Place and Routing) 这里包含了三项主要的工作:平面规划(floor planning)、配置(placement)及绕线(routing)。还记得在设计描述的步骤,您已将ASIC划分成数个模块了吗?floor planning的工作便是,适当地规划这些划分好模块在芯片上的位置。 比起模块内逻辑闸间的接线,各模块之间互连讯号的接线,通常会比较长,因此,他们所产生的延迟会主控ASIC的性能;在次微米制程上,此种现象更为显著,这也就是为何先前特别强调,模块划分的重要性。完成平面规划之后,P&R工具便接着完成各模块方块内逻辑闸的放置与绕线。 7.绕线后的电路功能验证(Post Layout Verification) 在这个阶段,经过P&R之后的电路,除了须重复验证,是否仍符合原始之功能设计之外,工程师最关心的是,在考虑实体的闸延迟及联机延迟的条件之下,电路能否正常运作。与逻辑闸层次的电路功能验证时发生的情况相同,您将面对诸如set-up time、holding time及glitch的问题;不同的是,此时若真有错误发生,您将面对更冗长的重复修正周期(iteration cycle)。也就是说,您可能需要回到最原始的步骤:修改HDL设计描述,重新再跑一次相同的流程。

㈣ 电路的原理

如果你是学电气专业的话,电路原理是最基础最重要的一门课。学不好它,后面的模电、电机、电力系统分析、高压简直没办法学。

对于这门课,你要想真正的领悟和掌握,奥秘就在于不能停止思考。而且我觉得这是最重要的一点。我以江辑光的《电路原理》为例(这本书编的相当不错)解释为何不能停止思考。

电路几乎是第一本开始培养你工程师思维的书,它不同于数学物理,很多可以理论推导。而电路更多的是你的思考和不断累积的经验。

在江的书中,前面用了四章讲解了电阻电路的基本知识,包括参考方向问题、替代定理,支路法、节点电压、回路电流、戴维南、特勒根、互易定理。这些基本内容都要掌握到烂熟于心才能在之后的章节里灵活的用。怎样才能烂熟于心?我时刻提醒自己要不停思考。这套教材的课后习题就是最好的激发你大脑思考能力的宝库。可以说里面的每一道题都极具针对性,题目并不难。

一个合格的工程师应该把更多的时间留给思考如何最合理地解决问题,而不是花大把时间计算,电路的计算量是非常大的,一个节点电压方程组有可能是四元方程,显然这些东西留给计算器算就好了。为了学好电路你应该买一个卡西欧991,节省那些不必要浪费的时间留下来思考问题本身。

前四章的基础一定要打得极为扎实,不是停留在只是会用就行了,那样学不好电路。你要认真研究到每个定理是怎么来的,最好自己可以随手证明,你要知道戴维宁是有叠加推出来的,而叠加定理又是在电阻电路是线性时不变得来的,互易定理是由特勒根得来的。这一切知识都是靠细水长流一点点积累出来的,刚开始看到他们你会觉得迷糊,但你要相信这是一个过程,渐渐地你会觉得电路很美妙甚至会爱上它。当你发现用一页纸才能解出来的答案,你只用五六行就可以将其解决,那时候你就会感觉电路好像是从身体中流淌出来一般。这就是一直要追求的境界。

后面就是非线性,这一章很多学校要求都不高,而且考起来也不难,最为兴趣的话研究起来很有意思。

接着后面是一阶二阶动态电路,这里如果你高数的微分方程学得不错的话,高中电路知识都极本可以解了。这一部分的本质就是求解微分方程。

说白了,你根据电路列出微分方程是需要用到电路知识的,剩下来怎么解就看你的数学功底了。但是电路老师们为了给我们减轻压力有把一阶电路单独拿出来做了一个专题,并将一切关于它上面的各支路电流或者电压用一个简单的结论进行了总结,即三要素法。

学了三要素一阶电路连方程也不用列了。只要知道电路初始状态、末状态和时间常数就可以得到结果。如果你愿意思考,其实二阶电路也可以类比它的,在二阶电路中你只要求出时间常数,初值和末值,同样也可以求通解。

在这部分的最后,介绍了一种美妙的积分——卷积。很多人会被他的名字唬住,提起来就很高科技的样子。其实它的确很高科技,但只要你掌握它的精髓,能够很好的用它,对你的电路思维有极大的提升,关于卷积在知乎和网络上都有很多很好的解释和生动的例子,我也是从他们那里汲取经验的。我在这里只能提醒你,不要因为老师不做重点就忽略卷积,否则这将无异于丢了一把锐利的宝剑。记得我在学习杜阿美尔积分(卷积的一种)的时候,感觉如获至宝,虽然书上对它的描述只有一句话。但为了那一句我的心情竟久久无法平静,因为实在太好用了。

接下来是正弦电路,这里主要是要理解电路从时域域的转化,这里是电路的第一次升华,伟大的人类用自己的智慧把交流量头上打个点,然后一切又归于平静了,接下来还是前四章的知识。我想他用的就是以不变应万变的道理吧,所有量都以一个频率在变,其效果就更想对静止差不多了吧,但是他们对电容和电感产生了新的影响,因为他们的电流电压之间有微分和积分的关系。在新的思路下你可以将电感变成jwl,将电容变成1/jwc,接下来你又改思考为什么可以这样变。

这是在极坐标下的电流电压关系可以推导出来的。你要再追根溯源说,为什么可以用复数来代替正弦?那是因为欧拉公式将正弦转化成了复数表达。你还问欧拉公式又是什么?它是迈克劳林(泰勒)公式得到的。你必须不断地思考,不断地提问才能明白这一起是怎么回事。

不过这都是基础,在正弦稳态这里精髓在于画向量图,能正确地画出向量图你才能说真正理解了它。向量图不是乱画的,不是你随便找个支路放水平之后就可以得到正确的图,有时候走错了路得不到正确答案不说,反而可能陷入思维漩涡。做向量图一般要以电阻支路或者含有电阻的支路为水平向量,接下来根据它的电流电压来一步步推。而且很多难题都是把很多信息隐藏在图里面,不画得一幅好图你是解不出来的。这也需要自己揣摩。

跟着张飞老师一起学习

1(功率因素校正)如何设计

2如何快速去理解一个陌生的组件的data sheet

3详细讲解NCP1654 PFC控制芯片内部的电路设计

4D触发组、RS触发组、与门、或门的详细讲解

5NCP芯片内部各种保护(OUP、BO、UVLO、OPL、UVP、OCP)电路和实现方式的详细讲解

6如何用数字电路,通过逻辑控制,实现软起功能,关于软起作用的深度讲解

7V/I转换、I/V转换、V/F转换、F/V转换的讲解

8三极管如何工作在放大区,如何精准控制电流

9如何设计镜像电流源,如何让电流间接控制,如何用N管和P管做镜像恒流源

10PFC电阻采样电流如何做到全周期采样,既不管在MOSFET ON和OFF之间,都能实现电流采样。为什么要采样负极电源?

后面是互感,我相信很多人被同名端折磨的死去活来。其实,电感是描述,线圈建立磁场能力的量,电感大了,产生磁场越大。所以同名端的意思就是:从同名端流入的电流,磁场相加,表现在方程上为电感相加。只要牢记这一点,列含有互感的方程式就不会错了。你不要胡思乱想,有时候你会被电流方向弄糊涂,别管它,图上画的是参考方向,就算你假设的方向与实际方向反了,对真确结果依然没有丝毫影响。这里其实是考察你对参考方向的理解。

然后是谐振,这是很有趣也很有用的一节,无论是电气,通信,模电还是高压都离不开它。这是在一种美妙的状态下,电厂能量和立场能量达到完美的交替。通过谐振可以实现滤波、升压等具有实际意义的电路。但就电路内容来说这里并不难,总结一下就是,阻抗虚部为零则串联谐振,导纳虚部为零为并联谐振。在求解谐振频率时有时候用导纳求解会比较方便,这在于多做题开阔思路。

接下来是三相电路。要我来说,三相电路是最简单的部分。很多人觉得它难(当然一开始我也觉得它让人头晕),完全是因为我们总是害怕恐惧本身。其实你看它有三个地但一点也不难。这要你头脑清晰别被他的表面吓住了。三相电路跟普通电路没有任何区别。做到五个六个电源也不会害怕,因为你知道,一个所有元件都告知的电路,用节点电压或回路电流肯定是可以求的出来的。为什么到了三相你就被吓得魂不守舍了。你是不明白线电压和相电流的关系,还是一相断线对中线电流的影响?你管那些干嘛?什么相啊线呀都只是个代号而已。你把它看成一个普通电路解,它就是一个普通电路而已。很多同学总是喜欢在线和相的关系上纠结。其实一句话就可以概括的:线量都是向量的根3倍。其实这些都不用记,需要的时候画个图就来了。最重要的是你要明白三相只不过是个有三个电源的普通电路而已。你只要会节点电压法,不学三相的知识都可以解答的很好。当你以一个正常电路看它的时候,三相就已经学得差不多了。三相唯一的难点在计算,只要你是个细心的人,平时多找几个题算算,以后三相想错都难。

后面是拉普拉斯变换。这里是电路思维的又一次飞跃。人们发现高阶电路真的不好求解,而且如果电源改变的话除了卷积,找不到更好的办法。所以为了方便的使用卷积,前辈们把拉氏变换引入电路。如果说前面正弦稳态时域到频域是由泰勒公式一步步推来的。那这里就是高数的最后一章——傅立叶变换推倒的。关于傅立叶知乎也有许多精彩的讲解,自己找吧。傅立叶变换有两种形式,一种是时域形态,一种是频域形态。而拉普拉斯变换就是将由频域形态的傅立叶变换,推广到复频域形态。其基本变换公式也是由傅立叶变换公式推广得到的。这一章的学习,你要从变换公式入手,自己把基本的几个变换推导出来。还要理解终值定理和初值定理,这两个定理是检验结果正确与否的有力证据。学电路只知道思路是一回事,能做对是另外一回事。只有在学习中不断培养自己开阔的视野和强大的计算能力才可以学好这门课,学电路是要靠硬功夫的,你看着老师解题的时候感觉信手拈来,自己却百思不得其解。那是功夫没下到位。我考研时看了电路大概一百天,新书都翻烂了,自己的旧书都快散架了,各种习题不计重复的做了至少1500道以上。当我做电路的时候,我会觉得时间停止了,根本感受不到自习室里还有别人。那种你在冥思苦想后终于解决一个问题所带来的足以让你笑出声来的快乐,是陪伴着我的最好的药。每天走在月光下,我都会想,如果当不了科学家,那就干点别的吧。

所以说啊,要学好电路,还是要发自内心的爱上它。

1芯片内部是如何做到低功耗的

2NCP1654内部是如何用数字电路实现电压和电流相位跟踪的

3电压源对电容充电与电流源对电容充电的区别和波形有何不同

4单周期控制电压公式的详细推论

5如何进行有效的公式推导,推导公式的原则和方法?如何在公式推导中引入检流电阻?

6当我们公式推导结束后,如何将公式转化为电路。如何自己搭建电路,实现公式推导的结果?这也是本部视频讲解的核心。

7如何用分立组件搭建OCC单周期控制的PFC

8基于NCP1654搭建PFC电路

9详细讲解PFC PCB板调试完整过程。包括:用示波器测试波形、分析波形、优化波形,最终把PFC功率板调试出来

㈤ 请问下面电路图中为什么要采用4阶butterworth低通滤波器,或者说它的工作原理是什么

此电路类似音频D类功放;
输入的是受音频信号(或控制信号)调制的PWM信号,pwm脉冲的占空比正比于音频信号的幅度;
所以从桥路输出的PWM信号,通过低通滤波器电路后,即可还原出原调制信号(如音频信号);
至于低通滤波器电路采用几阶合适,则取决于调制信号最高频率、PWM脉冲频率与负载频率特性等的彼此关系;滤波器构成的阶数大小,与滤波性能的关系,自然是阶数越高,滤波性能越好了;
当然了,如果采用二阶就能得到想要的效果,是没必要采用高阶;

㈥ 如何通过高阶有源滤波器电路图得出该电路的传递函数 可以举例,也可以引用。只要详细就行。

你把里面的电阻R用RS表示,把电容用1/(CS)表示,电感用LS表示,让后按照电路的串并联解即可。

㈦ 如何设计高阶滤波器

高阶低通滤波器通常由一阶、二阶低通滤波器组成。例如,五阶巴特沃思低通滤波器,由两个二阶和一个一阶巴特沃思低通滤波器组成

㈧ 求高阶导数步骤及原理写一下,感谢!

1.此题求高阶导数,其步骤见上图。

2.这道求高阶导数题,应该选D.

3.此求高阶导数问题,原理就是先用和的求导公式,然后每一项用幂函数的求导公式。

4.求高阶导数时,求导一次,降一次幂。接连求7次导数。最后,再将2代入。

具体的此求高阶导数,其步骤及原理说明见上。

㈨ 设计电容三点式高频振荡电路和高阶滤波器(6阶)(克拉拨;带通)跪求电路啊.....

有点麻烦啊,我们用西勒才做出几十M,何况克拉拨,悬啊

阅读全文

与电路图高阶相关的资料

热点内容
日产西玛翻新多少钱 浏览:228
上海海尔手机维修点 浏览:213
逻辑电路or 浏览:835
电脑维修用什么检测 浏览:204
成工售后维修电话号码 浏览:897
旧房翻新申请电力怎么写 浏览:624
土木工程维修工是做什么的 浏览:651
做屋顶防水的小瓦多少钱一块 浏览:423
买家具买哪里的比较好 浏览:397
梅州市五金家电商业街怎么样 浏览:642
国家电网能源集团待遇怎么样 浏览:776
大家电出口税一般是多少呢 浏览:185
台州家具阻燃板哪里有 浏览:228
绝地求生国际服为什么在维修 浏览:420
汽车年检怎么检测是不是翻新 浏览:21
三层货梯控制电路图 浏览:897
实木家具里的木屑如何去除 浏览:289
南京天堂伞维修点地址 浏览:478
如何学习弱电维修 浏览:709
住宅家具和办公家具哪个好做 浏览:267