Ⅰ 想趁着双十一买款音质好点的蓝牙耳机,大家有什么推荐吗99的xisem西圣值得吗
大家有什么推荐吗?99的xisem西圣值得吗?99元的Xisem西圣ASN,用实力告诉大家,什么才是高性价比佳作
TWS真无线耳机可以说是现在最流行的耳机款式,有越来越多的小伙伴开始使用了,尤其是在年轻群体中风靡一时,大家选择TWS真无线耳机主要还是喜欢它这无拘无束的佩戴体验,让我们可以十分轻便的在公交、地铁、街道等多种场合随意使用,不必担心耳机线的牵绊。
半入耳式的真无线耳机是时下非常时髦的,毕竟真无线耳机这阵风就是由同为半入耳式的AirPods 刮起来的,所以我们就会对半入耳式的真无线耳机情有独钟,当然不是所有人都愿意购买AirPods的,因此针对不同的消费人群,可以选择的半入耳式真无线蓝牙耳机也非常多元,作为追求性价比的年轻群体则是更希望在亲民价位入手表现不俗的耳机,Xisem西圣ASN就是因为这种种原因在年轻群体中十分受欢迎,上线几个月来,无论是销量还是口碑都是直线上升的。
根据西圣官方介绍,Xisem西圣ASN这款蓝牙耳机是主打性价比的,拥有多项在平价蓝牙耳机市场中顶尖的技术和配置,99元即使是在平价蓝牙耳机市场中都能算得上是非常低的价格,却能配备市场顶尖的技术和配置,就冲着性价比就挺吸引人了,而且Xisem西圣ASN在制作工艺上也是下足功夫了的,经历多次品质测试,面对大牌产品的精湛工艺也不虚的。
在技术和配置上,Xisem西圣ASN对比同价位耳机的优势主要体现在核心芯片、喇叭单位、降噪效果上。
Xisem西圣ASN搭载的是高性能的蓝牙5.0芯片,不仅如此,为了耳机的抗干扰能力,让它可以更加适应各类复杂环境,还配套有陶瓷天线增强器。虽然只是百元耳机,但是设计细节却向千元耳机看起,和高配耳机类似,Xisem西圣ASN的两个耳机都拥有独立芯片和电路,可以单耳使用也可以双耳使用,不仅优化了用户佩戴体验,而且还能有效降低延迟。
在喇叭单位的选取上,Xisem西圣ASN采用的是10mm的复合振膜动圈单元,尺寸、材质上都要远超同价位同类别的蓝牙耳机,尺寸越大就有更大空间可以表现音质,材质越好对音质的解析呈现效果也就越好,所以Xisem西圣ASN可以带来普通蓝牙耳机不具备的冲击力的音质表现,高、中、低三音频都可以做到均衡表现。
现在降噪的问题是越来越严重了,不少人选择蓝牙耳机时会着重考虑降噪效果的,而西圣Xisem西圣ASN的降噪原理是在每只耳机均内置高灵敏度麦克风,利用束波成形技术消除通话过程中的背景噪声,具体降噪效果虽然不如主动降噪的那般好,但嘈杂环境中也能清晰通话。
在99元就能享受到如此规格的蓝牙耳机,实属难得。不仅拥有比肩大牌产品的制作水平,技术和配置也不比那些500元左右的蓝牙耳机差,也正是因为Xisem西圣ASN超高的性价比及精湛的质量才能引得大家的喜爱与追捧!
Ⅱ 蓝牙耳塞什么牌子好
蓝牙耳机,现在使用的人是与日俱增的,是十分受欢迎的一件数码产品了。不过蓝牙耳机也有着主流数码产品类似的价格分化,也有像AirPods那样动辄千元的耳机,就会让不少人望而却步了,不过这类高端耳机多少都会有品牌溢价,所以就这里介绍几款价格比airpods便宜、配置却毫不逊色甚至比苹果还好的蓝牙耳机,带大家看看一些苹果的替代耳机。
一、Nank南卡lite Pro蓝牙耳机
价格:399
防水等级:5
蓝牙版本:5.2
先锋SEC-E221BT单个耳机,可以支持约3.5个小时的连续音乐播放(耳机内置60mAh容量的电池,充电时长1.5小时),搭配了充电收纳盒可以实现单个耳机26小时,如果双耳机就是13小时电池续航时间。两个耳机中以左耳机为主,接听/挂断电话都是只能左耳机操作,并且通话是只有左耳机是发声的,右耳机是待机不发声的。
Ⅲ 电子厂应聘QC要懂什么 具备什么条件
QC即质量检验员。应聘电子厂QC岗位,需要对电子元件及电子电路知识,品质管理工具的应用(QC小组新旧7工具优先),焊接知识,现场管理知识有所掌握,具体岗位要求条件需要根据公司的需求而定。
(3)电路Qcc扩展阅读:
为达到规范或规定对数据质量要求而采取的作业技术和措施。质量控制是为了通过监视质量形成过程,消除质量环上所有阶段引起不合格或不满意效果的因素。以达到质量要求,获取经济效益,而采用的各种质量作业技术和活动。在企业领域,质量控制活动主要是企业内部的生产现场管理,它与有否合同无关,是指为达到和保持质量而进行控制的技术措施和管理措施方面的活动。质量检验从属于质量控制,是质量控制的重要活动。
QC新七大手法:
关系图、系统图法、KJ法、箭头图法、矩阵图法、PDPC法、矩阵数据解析法。
1、见证点的运作程序和监督要求。
(1)施工单位应在到达某个见证点之前的一定时间,书面通知监理工程师,说明将到达该见证点准备施工的时间,请监理人员届时现场进行见证和监督。
(2)监理工程师收到通知后,应在“施工跟踪档案”上注明收到该通知的日期并签字。
(3)监理人员应在约定的时间到现场见证。监理人员应对见证点实施过程进行监督、检查,并在见证表上作详细记录后签字。
(4)如果监理人员在规定的时间未能到场见证,施工单位可以认为已获监理工程师认可,有权进行该项施工。
(5)如果监理人员在此之前已到现场检查,并将有关意见写在“施工跟踪档案”上,则施工单位应写明已采取的改进措施,或具体意见。
2、停止点是重要性高于见证点的质量控制点,它通常是针对“特殊过程”或“特殊工艺”而言。凡列为停止点的控制对象,要求必须在规定的控制点到来之前通知监理方派人对控制点实施监控,如果监理方未能在约定的时间到现场监督、检查,施工单位应停止进入该控制点相应的工序,并按合同规定等待监理方,未经认可不能越过该点继续活动。通常用书面形式批准其继续进行,但也可以按商定的授权制度批准其继续进行。
见证点和停止点通常由工程承包单位在质量计划中明确,但施工单位应将施工计划和质量计划提交监理工程师审批。如果监理工程对见证点和停止的设置有不同意见,应书面通知施工单位,要求予以修改,再报监理工程师审批后执行。
Ⅳ 好用耐用的耳机应该怎么选
建议选大品牌,口碑好的。售后服务不错的品牌。我用的是BRAVEN的Flye Sport Fit。
Ⅳ 想买蓝牙耳机。哪个比较好
朋友你好!
现在的蓝牙耳机品牌之多,几乎到了令人咋舌的程度,国内外品牌应有尽有,各种颜色、各种风格、各种款式、各种价位…….消费者该如何选择,哪个牌子的蓝牙耳机最好用呢?这也是一个不小的课题。我们抛开那些专业发烧友级的选手,以及喜欢只买新的,无所谓质量的特殊人群,今天为大家揭晓几款目前体验好评度最高的五大品牌耳机,保证大家能在一定预算范围内, 选到最好用的蓝牙耳机。
No.1 网红爆款 JEET W1
网红爆款的JEET W1前段时间刚被IT168、亿智蘑菇屋等知名媒体评价为2018年蓝牙耳机“最具性价比首选”的称号,其网红气质和火爆销量得到了再一次的升华和肯定。归根结底,是因为JEET无论在音质、连接、降噪、续航、舒适度和动圈等方面,都可以很好的满足消费者的需求与想象。用粉丝们的话说就是“喜欢JEET的不装X,不作,就是注重品质和音质”!
其次,JEET采用高端专业的高通CSR8645芯片,并拥有APT-X专利技术,有着蓝牙守护神之称,有很强的蓝牙技术连接性能,确保蓝牙耳机能够与有线耳机有一样的音质效果。另外,独特的前后音腔体设计,声音更加浑厚,低中高三频更饱满,而且THD总谐波失真是400元以下耳机里最好的,音质失真率最小!所以,JEET在音频传输方面有丰富经验积累、诸多专利和核心技术,围绕看音质、舒适度、蓝牙续航稳定性做了全方位的优化和提升!被各大专业科技媒体报道,被评为“性价比最佳的蓝牙耳机”也就不足为怪了,更有趣的是,JEET还被称之为“蓝牙耳机中的宝马 M140i小钢炮”,美好的音质,强悍的性能,诚不欺人也。
No.2 森海塞尔蓝牙耳机 CX7.00BT
森海塞尔这款项圈式蓝牙耳机,用“低调冷艳有内涵”来形容是比较合适的。整个蓝牙耳机的主要重量几乎都被压缩在项圈以内,主控芯片、电路板以及所有的操控设备都集中在项圈末端,耳塞部位的重量被压缩在最小,这样可以有效减轻过重耳塞对于耳朵的压迫感和沉重感,舒适度会好一些。项圈采取了冷艳的黑色,并辅以宝蓝色给以点缀,非常符合一些低调沉稳又渴望另类的年轻用户的审美和搭配要求。
No.3 华为真无线蓝牙耳机 Freebuds
这是一款无论在结构还品牌上都可以和Apple Airpods相提并论的设计之所。不同的是,价格上要比Apple Airpods较为便宜一些,而且颜色上更加偏中性。在音质上,华为这款真无线Freebuds可以说在原来荣耀绕颈式蓝牙耳机的基础上, 做了很大的提升和优化。而且针对用户对于真无线蓝牙耳机收纳盒的实际功能要求,也给出了很好的解决方案,无论是收纳,还是充电,都非常的快速和便捷。
No.4 魅族POP真无线蓝牙耳机
魅族这款POP真无线蓝牙耳机,在外观设计上较华为Freebuds而言,更加偏向于年轻化群体,亮丽、炫酷感十足。而且,相对Apple Airbuds和华为Freebuds而言,魅族POP这款真无线蓝牙耳机的体积更小,重量更轻,佩戴舒适系数不会低于以上两个知名款蓝牙耳机。只是真无线蓝牙耳机往往在于静态下的使用,比较常见和舒适,而对于运动健身一族,在动态环境下使用的话,稳固性和连接性明显要落于下风,这一点,用户要看自身的选择,如果预算足够,大可两者兼备,顺势而用。
No.5小米项圈式蓝牙耳机
小米项圈式蓝牙耳机,在整体外观上其实更符合我们东方人的体型特征,和森海塞尔CX7.00BT一比,小了不止一号,清秀感和玲珑感立马凸显。在音质上来说,小米项圈式蓝牙耳机搭配各款具有蓝牙功能的小米手机,连接性佳,音质也不错。而且我们上面也有提到后,类似这样的项圈式蓝牙耳机,以及类似JEET W1款具有鲨鱼鳍弧形支撑的蓝牙耳机,可同时在静态和动态环境下使用,对于不少普通用户来说,还是一个比较省钱的选择。
Ⅵ 交流电路的互感实验中,当电源频率低于50Hz时,对实验结果有什么影响
频率下来了,功效也就低了。
Ⅶ 蓝牙耳机什么牌子的好用
近年来耳机中最为火爆的当属真无线蓝牙耳机了,不仅小巧便捷,降噪、音质等功能性能也在逐渐赶超有线耳机,在这里就推荐几款性价高口碑好的真无线蓝牙耳机!
1、Xisem西圣Ava
推荐理由:三频均衡,信号稳定
Xisem西圣蓝牙耳机作为音质性价比第一的老牌子,在市面上已被无数旅游达人、运动达人、数码达人,学生党,疯狂圈粉。119元的Xisem西圣Ava是这个价位内少有的500元以上的配置水准,搭载技术更复杂、成本更高的全频HIFI动铁单元,蓝牙5.1连接更加稳定,音质的还原度也得到了保障。13mm大动圈、腔体减振技术,音质还原度高。与500元以上的蓝牙耳机相比,毫不逊色,特别在听流行音乐时人声特别明亮,能带来很强的沉浸感。
2、FIIL CC 2
推荐理由:蓝牙5.2,音质高清
是继上市以来累计销量已超百万的FIIL CC真无线蓝牙耳机后的又一款优秀作品。金属质地外观、蓝牙5.2、ENC双麦通话降噪。虽说FIIL CC2的金属质地感极强,但其单耳的重量仅为4克,比侧导入耳式佩戴舒适度表现更佳的半入耳式佩戴,音质上得益于13.1大动圈的加持,能够带来的声场和更丰富的细节。
3、魅族POP2S
推荐理由:声场开阔,低频有力
采用全新的双层结构复合振膜设计,为音质打下扎实的基础,足够开阔的声场表现,有远、有近、有方向感。结合全新的音频设计,让解析力大幅提升,中高频清晰且透亮,立体感分明。入耳式结构有效减少漏音,让低频的力度感充分释放。最长 24 小时连续续航,轻松做到一周无忧,让美妙音乐时刻伴你左右。
4、网易云音乐Music Pods
推荐理由:专业调校,音质高保真
支持蓝牙5.0芯片,传输距离比上一个版本有着大幅提高,连接更加稳定,还拥有8mm高保真立体声喇叭以及同步振动石墨烯单元,为耳机提供更好分辨率,无论你喜欢古典还是流行音乐,都能轻松hold住,加之芯片级EQ调制与腔体优化,30轮全频段调校,在音乐处理方面更加出色,完美还原live音质。
5、Xisem西圣Ares
推荐理由:声音立体,运动适用
配有高通QCC3020芯片,在稳定连接的同时降低了延迟,并且有运用左右耳同步传输技术,将声音信号同时传达到左右耳单元,延迟更低,大大提升了游戏体验。装备6mm全频动圈以及aptX高清解码技术,可以提供高清的音质,历时两年的反复调校,声音立体感更强,可以听声辨位占据主动,不管是听音乐还是玩游戏都是不错的选择。单次续航时间最长可达6小时,可用充电仓续充3次,听音乐、玩游戏都可以提供强有力的续航支持。
6、Nank南卡lite Pro
推荐理由:游戏模式,声音精准
双主机+高通5.2芯片+NANK游戏加速模式,拥有独立芯片和完整电路,两边都是主耳机,搭配Nank南卡闪连技术,单双耳模式无缝连接,再配合NANK游戏模式,达到声画同步,听声辨位,大大提升游戏水平。内置13mm大尺寸动圈单元,搭配镀钛三层高分子复合振膜,可以抑制不必要的震动,进而消减噪音,增强音乐的精准度,针对不同音乐风格,百万次调校只为呈现出更出色纯净的音效。
Ⅷ 江门市荣信电路板有限公司的公司简介
江门市荣信电路板有限公司位于广东省江门市高新技术工业区,成立于2001年10月,占地面积7万平方米,厂房面积5万平方米。主要从事1到30层电路板的制造。在企业管理方面,公司推行了全面质量管理及品质文化圈QCC,“7S”管理理念,不断提升和优化企业整体竞争能力及品质水准。2003年6月成功取得了ISO9001(2000版)和QS9000的质量体系认证,并于2004年成功通过了ISO14000环境管理体系和OHSAS18001职业健康安全管理体系及TS16949质量体系认证,并且为了开拓国际市场,率先取得了韩国三星公司的ROHS即《电气、电子设备中限制使用某些有害物质指令》认证,同时,为提高企业资源利用,公司已全面实行ERP系统管理工程。
香港特别行政区行政长官曾荫权先生、中共中央政治局委员广东省委书记张德江同志、省长黄华华同志及全国人大副委员长司马义·艾买提先生、广东省人大常委会主任黄丽满同志先后莅临荣信公司视察指导工作。
公司拥有国际先进的技术、设备和丰富的管理经验,客户遍及世界各地,成功取得国际知名品牌的制造权,包括SONY、SAMSUNG、SHAPP、LG、TCL、PHILIPS、HP等。产品涉及行业包括: 家用电器、影音产品业、灯饰业、数码消费产品业、汽车业、电脑业、通讯产品业、航天制造业、军工制造业等。
目前,公司产能已达月产单面板180万ft2、双面板120万ft2,现有固定资产达六亿四千余万元。荣信公司04年被广东省环境保护产业协会命名为“广东省环境保护优秀示范工程”单位;05年被江门市评选为“江门市先进集体”,并被广东省科学技术厅命名为“高新技术企业”;获得06年度江门市出口贡献奖; 公司总裁叶钢华先生被评为06年度广东省优秀企业家。
公司隶属于建滔化工集团,建滔化工集团已跻身全球华商500强(05年名列第78位)之列。
Ⅸ 用verilog编写LED循环显示控制电路(数字电子技术) 分不是问题....
设计题目:数字钟的设计与仿真二.设计要求: (1)设计一个有“时”、“分”、“秒”(12小时59分59秒)显示,且有校时功能的电子钟; (2)显示采用六只LED数码管分别显示时分秒; (3)时间的小时、分可手动调整; (4)采用+5V电源供电。三.题目分析: 根据题目,我们可以分析出:数字电子钟是由多块数字集成电路构成的,其中有振荡器,分频器,校时电路,计数器,译码器和显示器六部分组成。振荡器和分频器组成标准秒信号发生器,不同进制的计数器产生计数,译码器和显示器进行显示,通过校时电路实现对时,分的校准。 1)振荡器又包括由集成电路555与RC组成的多谐振荡器,用石英晶体构成的振荡器和由逻辑门与RC组成的时钟源振荡器。三种方案如下图所示:方案一:由集成电路定时器555与RC组成的多谐振荡器作为时间标准信号源。 555与RC组成的多谐振荡器图 方案二:振荡器是数字钟的核心。振荡器的稳定度及频率的精确度决定了数字钟计时的准确程度,通常选用石英晶体构成振荡器电路。石英晶体振荡器的作用是产生时间标准信号。因此,一般采用石英晶体振荡器经过分频得到这一时间脉冲信号。 石英晶体振荡器图方案三:由集成逻辑门与RC组成的时钟源振荡器。 门电路组成的多谐振荡器图集成电路555与RC组成的多谐振荡器电路:如果精度要求不高,则可以采用由集成电路定时器555与RC组成的多谐振荡器。如上图所示。设振荡频率f=1KHz,R为可调电阻,微调R1可以调出1KHz输出。石英晶体振荡电路:采用的32768晶体振荡电路,其频率为32768Hz,然后再经过15分频电路可得到标准的1Hz的脉冲输出.R的阻值,对于TTL门电路通常在0.7~2KΩ之间;对于CMOS门则常在10~100MΩ之间。由门电路组成的多谐振荡器的振荡周期不仅与时间常数RC有关,而且还取决于门电路的阈值电压VTH,由于VTH容易受到温度、电源电压及干扰的影响,因此频率稳定性较差,只能用于对频率稳定性要求不高的场合。综上所述,因为本电路对精度没有较高的要求,因此,我们选用由集成电路555与RC组成的多谐振荡器。 2)校时器的方案有如下两种:方案一:通常,校正时间的方法是:首先截断正常的计数通路,然后再进行人工出触发计数或将频率较高的方波信号加到需要校正的计数单元的输入端,校正好后,再转入正常计时状态即可。根据要求,数字钟应具有分校正和时校正功能,因此,应截断分个位和时个位的直接计数通路,并采用正常计时信号与校正信号可以随时切换的电路接入其中。图1所示为所设计的校时电路。 图 1方案一校正电路图 方案二:校准电路由基本RS触发器和“与”门组成,基本RS触发器的功能是产生单脉冲,主要作用是起防抖动作用。未拨动开关K时,“与非”门G2的一个输入端接地,基本RS触发器处于“1”状态,这是数字钟正常工作,“分”进位脉冲能进入“分”计数器。拨动开关K时,“与非”门G1的一个输入端接地,于是基本RS触发器转为“0”状态。秒状态可以直接进入“分”计数器,而“分”进位脉冲被阻止进入,因而能较快地校准分计数器的计数值。校准后,将校正开关恢复原位,数字钟继续进行正常计时工作。 图 2 方案二校正电路通过比较可知,方案一和方案二相比,防抖动措施更好,更完备,但电路也更为复杂,成本也更高,通过比较选择方案一,既能实现防抖动功能,做出事物也更经济一些。四.总体方案: 本电路是以555定时器组成多谐振荡器作为频率发生器,多谐振荡器产生1000HZ的振荡波,经过分频器分频,分解成1HZ的脉冲波,随后经过秒计数器,秒计时器是60进制计数器,当计数器计数到60时产生进位脉冲,到分计数器。分计数器也是60进制计数器,当分计数器计数到60时,再次产生更高一级的进位脉冲,脉冲送到时计数器,实现了分向时的进位。当需要进行校时时,打开对应的开关,进行对应位置上的校时,此时计数进位脉冲无效。而计数器的工作是通过外接时钟脉冲CP的作用下,秒的个位加法计数器开始记数,通过译码器和数码显示管显示数字即计数器。当经过10个脉冲信号后,秒个位计数器完成一次循环,秒十位计数器的CP与秒个位计数器的CP同步,秒个位计数器的Qcc使得秒十位的P和T端同时为1,从而秒十位开始计数,秒十位计数器工作1次,通过译码器和数码显示管,秒十位数字加1。当经过60个脉冲信号,秒部分完成一个周期,分钟个位计数器的CP通过秒十位计数器的Q2Q1与非得到脉冲,分钟个位计数器工作一次,通过译码器和数码显示管,分钟的个位数字加1。分部分的工作方式与秒部分完全相同。当经过3600个脉冲信号,分钟部分完成一个周期,小时个位计数器的CP通过分十位计数器的Q2Q1与非得到脉冲,小时个位计数器工作一次,通过译码器和数码显示管,小时的个位数字加1。当小时个位部分完成一个周期,小时十位计数器的CP与小时个位计数器的CP同步, 小时个位计数器的Qcc使得小时十位的P和T端同时为1,从而小时十位开始计数,小时十位计数器工作1次,通过译码器和数码显示管,小时的十位数字加1。当小时十位部分计数到2同时小时的个位部分计数到4,小时个位计数器的清零端和十位计数器的清零端通过小时个位计数器的Q2和小时十位计数器的Q1与非得到信号,小时部分清零,从而完成了1次24小时计时。五.具体实现: (1) 数字时钟基本原理的逻辑框图如下图3所示: 由图3我们可以看出,振荡器产生的信号经过分频器作为产生秒脉冲,秒脉冲送入计数器,计数结果经过“时”、“分”、“秒”,译码器,显示器显示时间。其中振荡器和分频器组成标准秒脉冲信号发生器,由不同进制的计数器,译码器和显示电路组成计时系统。秒信号送入计数器进行计数,把累计的结果以“时”,“分”、“秒”的数字显示出来。“时”显示由二十四进制计数器,译码器,显示器构成;“分”、“秒”显示分别由六十进制的计数器,译码器,显示器构成;校时电路实现对时,分的校准。 (2)数字钟的原理图如附一图所示,其功能原理均与系统方框图的一致。六.各部分定性说明以及定量计算: 1.振荡器秒发生电路---振荡器是计时器的核心,振荡器的稳定度和频率的精确度决定了计时器的准确度。一般来说,振荡器的频率越高,计时精度就越高,但耗电量将越大。所以,在设计电路时要根据需要而设计出最佳电路。在此设计中,我采用的是精度不高的,由集成电路555与RC组成的多谐振荡器。其具体电路如下图4所示: 图4 振荡器电路图 555定时器是一个模拟与数字混合型的集成电路。555定时器是一种应用极为广泛的中规模集成电路。该电路使用灵活、方便,只需外接少量的阻容元件就可以构成单稳、多谐和施密特触发器。因而广泛用于信号的产生、变换、控制与检测。 目前生产的定时器有双极型和CMOS两种类型,其型号分别有NE555(或5G555)和C7555等多种。它们的结构及工作原理基本相同。通常,双极型定时器具有较大的驱动能力,而CMOS定时器具有低功耗、输入阻抗高等优点。555定时器工作的电源电压很宽,并可承受较大的负载电流。双极型定时器电源电压范围为5~16V,最大负载电流可达200mA;CMOS定时器电源电压范围为3~18V,最大负载电流在4mA以下。 555的引脚图如下图5所示: 图5 555的内部电路和功能如下图6所示: 图6 上面图6 是555定时器内部组成框图。它主要由两个高精度电压比较器A1、A2,一个RS触发器,一个放电三极管和三个5KΩ电阻的分压器而构成。它的各个引脚功能如下: 1脚:外接电源负端VSS或接地,一般情况下接地。 8脚:外接电源VCC,双极型时基电路VCC的范围是4.5 ~ 16V,CMOS型时基电路VCC的范围为3 ~ 18V。一般用5V。 3脚:输出端Vo 2脚: 低触发端 6脚:TH高触发端 4脚: 是直接清零端。当 端接低电平,则时基电路不工作,此时不论 、TH处于何电平,时基电路输出为“0”,该端不用时应接高电平。 5脚:VC为控制电压端。若此端外接电压,则可改变内部两个比较器的基准电压,当该端不用时,应将该端串入一只0.01μF电容接地,以防引入干扰。 7脚:放电端。该端与放电管集电极相连,用做定时器时电容的放电。在1脚接地,5脚未外接电压,两个比较器A1、A2基准电压分别为 的情况下,其功能如下表: 555定时器的功能表清零端 高触发端TH 低触发端 Qn+1 放电管T 功能 0 0 导通 直接清零 1 0 导通 置0 1 1 截止 置1 1 Qn 不变 保持 接通电源后,电容C1被充电,vC上升,当vC上升到大于2/3VCC时,触发器被复位,放电管T导通,此时v0为低电平,电容C1通过R2和T放电,使vC下降。当vC下降到小于1/3VCC时,触发器被置位,v0翻转为高电平。电容器C1放电结束,所需的时间为 : 当C1放电结束时,T截止,VCC将通过R1、R2向电容器C1充电,vC由1/3VCC上升到2/3VCC所需的时为: 当vC上升到2/3VCC时,触发器又被复位发生翻转,如此周而复始,在输出端就得到一个周期性的方波,其频率为 : 本设计中,由电路图可知R1、R2和C的值,然后再根据f的公式可以算出:其输出的频率为f=1KHz. 2.分频器分频器的功能主要有两个:一个是产生标准秒脉冲信号;二是提供功能扩展电路所需要的信号,如仿电台报时用的1000Hz的高音频信号和500Hz的低音频信号等。本设计中,由于振荡器产生的信号频率太高,要得到标准的秒信号,就需要对所得的信号进行分频。这里所采用的分频电路是由3个总规模计数器74LS90来构成的3级1/10分频。其电路图如下图7所示: 图7 分频器电路图 74LS90的引脚图及其功能图如下图所示: 74LS90引脚图 74LS90 功能表 3.计数器本设计所采用的是十进制计数器74SL160,根据时分秒各个部分的的不同功能,设计成不同进制的计数器。秒的个位,需要10进制计数器,十位需6进制计数器(计数到59时清零并进位),秒部分设计与分钟的设计完全相同;时部分的设计为当时钟计数到24时,使计数器的小时部分清零,从而实现整体循环计时的功能。 74LS160功能表和真值表如下表1和表2所示: 表1 输入 输出 (CR) ? (LD) ? CTT CTP CP D0 D1 D2 D3 Q0 Q1 Q2 Q3 0 × × × × × × × × 0 0 0 0 1 0 × × ↑ D0 D1 D2 D3 D0 D1 D2 D3 1 1 1 1 ↑ × × × × 计数 1 1 0 × × × × × × 触发器保持,CO=0 1 1 × 0 × × × × × 保持 表2 74LS160的真值表 CLK Q Q Q Q 0 0 0 0 0 1 0 0 0 1 2 0 0 1 0 3 0 0 1 1 4 0 1 0 0 5 0 1 0 1 6 0 1 1 0 7 0 1 1 1 8 1 0 0 0 9 1 0 0 1 10 0 0 0 0 74LS160的引脚介绍如下表3所示:表3 74LS160逻辑符号 各引脚顿的名称 D D D D 置数端 Q Q Q Q 输出端 EP ET 工作状态控制端 LD 预置数控制端 RD 异步置零(复位)端 CO 进位输出端 CLK 信号输入端 计数部分:利用74LS160芯片和74LS00芯片组成的计数器,它们采用异步连接,利用外接标准1Hz脉冲信号进行计数。显示部分: 将六片74LS160的Q0Q1Q2Q3脚分别接到实验箱上的数码显示管上,根据脉冲的个数显示时间。秒信号经过计数器之后分别得到显示电路,以便实现用数字显示时、分、秒的要求,计时电路共分三部分:计秒、计分和计时。其中,计秒和计分都是60进制,而计时为24进制,可以采用十进制计数器74LS160实现24进制、60进制计数器。(1)六十进制计数由分频器来的秒脉冲信号,首先送到“秒”计数器进行累加计数,秒计数器应完成一分钟之内秒数目的累加,并达到60秒时产生一个进位信号,所以,选用2片74LS160和一片74LS00组成六十进制计数器,采用反馈归零的方法来实现六十进制计数。其中,“秒”十位是六进制,“秒”个位是十进制。 秒部分具体设计如图8所示: 图8 秒的个位部分为逢十进一,十位部分为逢六进一,从而共同完成60进制计数器,当计数到59时清零并重新开始计数。如图所示个位1脚接高电平,7脚、9脚及10脚接1,当7脚和10脚同时为1时计数器处于计数工作状态。个位11脚和秒的十位的2脚相接,十位的9脚、10脚、7脚分别和个位的1脚相接。个位计数器由Q3Q2Q1Q0(0000)2增加到(1001)2时产生进位,从而实现10进制计数和进位功能,秒的十位在计数至0110时由与非门反馈清零实现6进制。分钟部分设计与秒完全相同。(2)二十四进制计数器:选用2片74LS160和一片74LS00组成24进制计数器,采用反馈归零的方法来实现24进制计数。当十位为0010且个位为0100时使两芯片异步清零。小时部分具体设计如图9所示: 图9 4.译码器、显示器译码是指把给定的代码进行翻译的过程。计数器采用的码制不同,译码电路也不同。74LS48驱动器是与8421BCD编码计数器配合用的七段译码驱动器。74LS48配有灯测试LT、动态灭灯输入RBI,灭灯输入/动态灭灯输出BI/RBO,当LT=0时,74LS48出去全1。本系统用七段发光二极管来显示译码器输出的数字,显示器有两种:共阳极显示器或共阴极显示器。74LS48译码器对应的显示器是共阴极显示器。本实验采用实验箱中的74LS48译码器和共阴极显示器组成的显示系统。 5.校时电路数字种启动后,每当数字钟显示与实际时间不符进,需要根据标准时间进行校时。校“秒”时,采用等待校时。校“分”、“时”的原理比较简单,采用加速校时。对校时电路的要求是 : 1)在小时校正时不影响分和秒的正常计数 。 2)在分校正时不影响秒和小时的正常计数 。如图10所示,当数字钟走时出现误差时,需要校正时间。校时电路实现对“时”“分”“秒”的校准。在电路中设有正常计时和校对位置。本实验实现“时”“分”的校对。需要注意的是,校时电路是由与非门构成的组合逻辑电路,开关S1或S2为“0”或“1”时,可能会产生抖动,为防止这一情况的发生我们接入一个由RS触发器组成的防抖动电路来控制。 校时电路图 图10 校时开关的功能表如下: 校时开关的功能表 S1 S2 功能 1 1 计数 0 1 校分 1 0 校时 6.整点报时电路 整点报时,只报时不报分。从59分50秒起,每隔2s发出一次信号,连续五次,最后一次结束时即达到正点。其原理图如下所示: 图11 电路图如下图12所示: 图12 综合以上多个电路,将其连接起来,就组成了一个具有时、分、秒计时功能,能够手动校时、校分,并且整点报时的数字电子钟。七.实验仿真:在电子电路计算机仿真软件Multisim中进行调试和仿真数字电子钟,得到的仿真电路图如附二图所示。由仿真电路实验知道了当高频信号经过分频器后得到标准的秒脉冲信号,进入60进制的“秒”计时,“秒”的分位进入60进制的“分”计时,最后,由分的“时”进位进入24进制的“时”计时。再加上由门电路和开关构成的校时电路对电路的“时”,“分”进行校时,从而得到正确的时间的。八.元器件清单(1)74LS160( 6片) (2)74LS00(15片)(3)数码显示器(6片) (4)74LS90(3片)(5)74LS30(1片) (6)74LS04(1片)(7)74LS02(1片) (8)555计时器(1片)(9)可变电容(1个) (10)电容(2片)(11)蜂鸣器(1个) (12)电阻(2个)(13)数字电路实验箱 (14)+5V电源若干(15)导线,开关若干。九.设计心得体会 在此次的数字钟设计过程中,更进一步地熟悉了芯片的结构及掌握了各芯片的工作原理和其具体的使用方法。使我对已学过的电路、数电、模电等电子技术的知识有了更深一步的了解,锻炼和培养了自己利用已学知识来分析和解决实际问题的能力。对自己以后的学习和工作有很大的帮助。刚开始做这个设计的时候感觉自己什么都不知道怎么下手,脑子里比较浮躁和零乱。但通过一段时间的努力,通过重温数电,模电等电子技术的书籍,还有通过查看相关的设计技术以及一些参考文献,再加之在老师的指导和周围同学的帮助下,使我对自己的本设计有了熟练的掌握。在整个的设计过程中我充满了渴望和用心。记得在精工实习的时候,也是用满腔的热情来完成各项实习任务,并在每项实习项目中都达到了优秀的成绩。 所以,我相信自己的实际动手能力,并一向的加强自己在这方面的努力。在这次的电子技术设计中亦是如此,用自己的双手和满腔的热情来完成各个环节,不断的在图书管查看相关资料和期刊文献,特别在网络上也收收获了很多新鲜的东西。这次设计更让我熟悉了一些常用集成逻辑电路和其相应芯片的使用。虽然,在本设计中所用的方案不是最好的,但我想其中的原理是最基本的;虽然其中可能出现误差,不过在杨老师的答疑课上,这些问题还是基本解决了。最后,我要衷心的感谢杨老师给了我一次实践的机会和平时在学习上的莫大帮助,让我更加深刻地了解和认识到了自己的优点和不足,通过这个课程设计我发现了我好多知识都不熟悉甚至有的东西我根本就不知道,这让我感到了要学习的东西还有很多很多。因此使我更坚定了在以后的学习中要扎实好基础,阔广知识面。碰到的问题越让人绝望,解决问题之后的喜悦程度就越高。作为工科类的学生,以后工作了难免要碰到许许多多的问题,不要绝望,坚持,直到看到胜利的曙光。 十.参考文献 李中发主编. 电子技术. 北京:中国水利水电出版社. 毛期俭主编. 数字电路与逻辑设计实验及应用. 北京: 人民邮电出版社. 吕思忠,施齐云主编. 数字电路实验与课程设计. 哈尔滨:哈尔滨工程大学出版社. 阎石主编.数字电子技术基础(第四版). 北京:高等教育出版社. 黄智伟主编. 电子电路计算机仿真设计与分析. 北京:电子工业出版社. 程勇主编. Multisim10电路仿真实例讲解. 北京: 人名出版社. 彭介华主编. 电子技术课程设计指导. 北京:高等教育出版社. 卢结成、高世忻等编. 电子电路实验及应用课题设计. 合肥:中国科学技术大学出版社. 梁宗善主编. 电子技术基础课程设计. 武汉:华中理工大学出版社. 欧阳星明主编. 数字系统逻辑设计. 北京:电子工业出版社. 李中发主编. 电子技术基础课程设计. 武汉:华中理工大学出版社. 回答时间:2011-10-23 4:19:57
Ⅹ 大学数字电子技术的课程设计:数字式电子钟的设计或交通灯控制电路设计
设计题目:
数字钟的设计与仿真
二.设计要求:
(1)设计一个有“时”、“分”、“秒”(12小时59分59秒)显示,且有校时功能的电子钟;
(2)显示采用六只LED数码管分别显示时分秒;
(3)时间的小时、分可手动调整;
(4)采用+5V电源供电。
三.题目分析:
根据题目,我们可以分析出:数字电子钟是由多块数字集成电路构成的,其中有振荡器,分频器,校时电路,计数器,译码器和显示器六部分组成。振荡器和分频器组成标准秒信号发生器,不同进制的计数器产生计数,译码器和显示器进行显示,通过校时电路实现对时,分的校准。
1)振荡器又包括由集成电路555与RC组成的多谐振荡器,用石英晶体构成的振荡器和由逻辑门与RC组成的时钟源振荡器。三种方案如下图所示:
方案一:由集成电路定时器555与RC组成的多谐振荡器作为时间标准信号源。
555与RC组成的多谐振荡器图
方案二:振荡器是数字钟的核心。振荡器的稳定度及频率的精确度决定了数字钟计时的准确程度,通常选用石英晶体构成振荡器电路。石英晶体振荡器的作用是产生时间标准信号。因此,一般采用石英晶体振荡器经过分频得到这一时间脉冲信号。
石英晶体振荡器图
方案三:由集成逻辑门与RC组成的时钟源振荡器。
门电路组成的多谐振荡器图
集成电路555与RC组成的多谐振荡器电路:如果精度要求不高,则可以采用由集成电路定时器555与RC组成的多谐振荡器。如上图所示。设振荡频率f=1KHz,R为可调电阻,微调R1可以调出1KHz输出。
石英晶体振荡电路:采用的32768晶体振荡电路,其频率为32768Hz,然后再经过15分频电路可得到标准的1Hz的脉冲输出.R的阻值,对于TTL门电路通常在0.7~2KΩ之间;对于CMOS门则常在10~100MΩ之间。
由门电路组成的多谐振荡器的振荡周期不仅与时间常数RC有关,而且还取决于门电路的阈值电压VTH,由于VTH容易受到温度、电源电压及干扰的影响,因此频率稳定性较差,只能用于对频率稳定性要求不高的场合。
综上所述,因为本电路对精度没有较高的要求,因此,我们选用由集成电路555与RC组成的多谐振荡器。
2)校时器的方案有如下两种:
方案一:通常,校正时间的方法是:首先截断正常的计数通路,然后再进行人工出触发计数或将频率较高的方波信号加到需要校正的计数单元的输入端,校正好后,再转入正常计时状态即可。根据要求,数字钟应具有分校正和时校正功能,因此,应截断分个位和时个位的直接计数通路,并采用正常计时信号与校正信号可以随时切换的电路接入其中。图1所示为所设计的校时电路。
图 1方案一校正电路图
方案二:校准电路由基本RS触发器和“与”门组成,基本RS触发器的功能是产生单脉冲,主要作用是起防抖动作用。未拨动开关K时,“与非”门G2的一个输入端接地,基本RS触发器处于“1”状态,这是数字钟正常工作,“分”进位脉冲能进入“分”计数器。拨动开关K时,“与非”门G1的一个输入端接地,于是基本RS触发器转为“0”状态。秒状态可以直接进入“分”计数器,而“分”进位脉冲被阻止进入,因而能较快地校准分计数器的计数值。校准后,将校正开关恢复原位,数字钟继续进行正常计时工作。
图 2 方案二校正电路
通过比较可知,方案一和方案二相比,防抖动措施更好,更完备,但电路也更为复杂,成本也更高,通过比较选择方案一,既能实现防抖动功能,做出事物也更经济一些。
四.总体方案:
本电路是以555定时器组成多谐振荡器作为频率发生器,多谐振荡器产生1000HZ的振荡波,经过分频器分频,分解成1HZ的脉冲波,随后经过秒计数器,秒计时器是60进制计数器,当计数器计数到60时产生进位脉冲,到分计数器。分计数器也是60进制计数器,当分计数器计数到60时,再次产生更高一级的进位脉冲,脉冲送到时计数器,实现了分向时的进位。当需要进行校时时,打开对应的开关,进行对应位置上的校时,此时计数进位脉冲无效。
而计数器的工作是通过外接时钟脉冲CP的作用下,秒的个位加法计数器开始记数,通过译码器和数码显示管显示数字即计数器。当经过10个脉冲信号后,秒个位计数器完成一次循环,秒十位计数器的CP与秒个位计数器的CP同步,秒个位计数器的Qcc使得秒十位的P和T端同时为1,从而秒十位开始计数,秒十位计数器工作1次,通过译码器和数码显示管,秒十位数字加1。当经过60个脉冲信号,秒部分完成一个周期,分钟个位计数器的CP通过秒十位计数器的Q2Q1与非得到脉冲,分钟个位计数器工作一次,通过译码器和数码显示管,分钟的个位数字加1。分部分的工作方式与秒部分完全相同。当经过3600个脉冲信号,分钟部分完成一个周期,小时个位计数器的CP通过分十位计数器的Q2Q1与非得到脉冲,小时个位计数器工作一次,通过译码器和数码显示管,小时的个位数字加1。当小时个位部分完成一个周期,小时十位计数器的CP与小时个位计数器的CP同步, 小时个位计数器的Qcc使得小时十位的P和T端同时为1,从而小时十位开始计数,小时十位计数器工作1次,通过译码器和数码显示管,小时的十位数字加1。当小时十位部分计数到2同时小时的个位部分计数到4,小时个位计数器的清零端和十位计数器的清零端通过小时个位计数器的Q2和小时十位计数器的Q1与非得到信号,小时部分清零,从而完成了1次24小时计时。
五.具体实现:
(1) 数字时钟基本原理的逻辑框图如下图3所示:
由图3我们可以看出,振荡器产生的信号经过分频器作为产生秒脉冲,秒脉冲送入计数器,计数结果经过“时”、“分”、“秒”,译码器,显示器显示时间。其中振荡器和分频器组成标准秒脉冲信号发生器,由不同进制的计数器,译码器和显示电路组成计时系统。秒信号送入计数器进行计数,把累计的结果以“时”,“分”、“秒”的数字显示出来。“时”显示由二十四进制计数器,译码器,显示器构成;“分”、“秒”显示分别由六十进制的计数器,译码器,显示器构成;校时电路实现对时,分的校准。
(2)数字钟的原理图如附一图所示,其功能原理均与系统方框图的一致。
六.各部分定性说明以及定量计算:
1.振荡器
秒发生电路---振荡器是计时器的核心,振荡器的稳定度和频率的精确度决定了计时器的准确度。一般来说,振荡器的频率越高,计时精度就越高,但耗电量将越大。所以,在设计电路时要根据需要而设计出最佳电路。
在此设计中,我采用的是精度不高的,由集成电路555与RC组成的多谐振荡器。其具体电路如下图4所示:
图4 振荡器电路图
555定时器是一个模拟与数字混合型的集成电路。555定时器是一种应用极为广泛的中规模集成电路。该电路使用灵活、方便,只需外接少量的阻容元件就可以构成单稳、多谐和施密特触发器。因而广泛用于信号的产生、变换、控制与检测。
目前生产的定时器有双极型和CMOS两种类型,其型号分别有NE555(或5G555)和C7555等多种。它们的结构及工作原理基本相同。通常,双极型定时器具有较大的驱动能力,而CMOS定时器具有低功耗、输入阻抗高等优点。555定时器工作的电源电压很宽,并可承受较大的负载电流。双极型定时器电源电压范围为5~16V,最大负载电流可达200mA;CMOS定时器电源电压范围为3~18V,最大负载电流在4mA以下。
555的引脚图如下图5所示:
图5
555的内部电路和功能如下图6所示:
图6
上面图6 是555定时器内部组成框图。它主要由两个高精度电压比较器A1、A2,一个RS触发器,一个放电三极管和三个5KΩ电阻的分压器而构成。
它的各个引脚功能如下:
1脚:外接电源负端VSS或接地,一般情况下接地。
8脚:外接电源VCC,双极型时基电路VCC的范围是4.5 ~ 16V,CMOS型时基电路VCC的范围为3 ~ 18V。一般用5V。
3脚:输出端Vo
2脚: 低触发端
6脚:TH高触发端
4脚: 是直接清零端。当 端接低电平,则时基电路不工作,此时不论 、TH处于何电平,时基电路输出为“0”,该端不用时应接高电平。
5脚:VC为控制电压端。若此端外接电压,则可改变内部两个比较器的基准电压,当该端不用时,应将该端串入一只0.01μF电容接地,以防引入干扰。
7脚:放电端。该端与放电管集电极相连,用做定时器时电容的放电。
在1脚接地,5脚未外接电压,两个比较器A1、A2基准电压分别为
的情况下,其功能如下表:
555定时器的功能表
清零端
高触发端TH 低触发端
Qn+1 放电管T 功能
0
0 导通 直接清零
1
0 导通 置0
1
1 截止 置1
1
Qn 不变 保持
接通电源后,电容C1被充电,vC上升,当vC上升到大于2/3VCC时,触发器被复位,放电管T导通,此时v0为低电平,电容C1通过R2和T放电,使vC下降。当vC下降到小于1/3VCC时,触发器被置位,v0翻转为高电平。电容器C1放电结束,所需的时间为 :
当C1放电结束时,T截止,VCC将通过R1、R2向电容器C1充电,vC由1/3VCC上升到2/3VCC所需的时为:
当vC上升到2/3VCC时,触发器又被复位发生翻转,如此周而复始,在输出端就得到一个周期性的方波,其频率为 :
本设计中,由电路图可知R1、R2和C的值,然后再根据f的公式可以算出:其输出的频率为f=1KHz.
2.分频器
分频器的功能主要有两个:一个是产生标准秒脉冲信号;二是提供功能扩展电路所需要的信号,如仿电台报时用的1000Hz的高音频信号和500Hz的低音频信号等。
本设计中,由于振荡器产生的信号频率太高,要得到标准的秒信号,就需要对所得的信号进行分频。这里所采用的分频电路是由3个总规模计数器74LS90来构成的3级1/10分频。
其电路图如下图7所示:
图7 分频器电路图
74LS90的引脚图及其功能图如下图所示:
74LS90引脚图
74LS90 功能表
3.计数器
本设计所采用的是十进制计数器74SL160,根据时分秒各个部分的的不同功能,设计成不同进制的计数器。秒的个位,需要10进制计数器,十位需6进制计数器(计数到59时清零并进位),秒部分设计与分钟的设计完全相同;时部分的设计为当时钟计数到24时,使计数器的小时部分清零,从而实现整体循环计时的功能。
74LS160功能表和真值表如下表1和表2所示:
表1
输入 输出
(CR) ̅ (LD) ̅ CTT CTP CP D0 D1 D2 D3 Q0 Q1 Q2 Q3
0 × × × × × × × × 0 0 0 0
1 0 × × ↑ D0 D1 D2 D3 D0 D1 D2 D3
1 1 1 1 ↑ × × × × 计数
1 1 0 × × × × × × 触发器保持,CO=0
1 1 × 0 × × × × × 保持
表2
74LS160的真值表
CLK Q
Q
Q
Q
0 0 0 0 0
1 0 0 0 1
2 0 0 1 0
3 0 0 1 1
4 0 1 0 0
5 0 1 0 1
6 0 1 1 0
7 0 1 1 1
8 1 0 0 0
9 1 0 0 1
10 0 0 0 0
74LS160的引脚介绍如下表3所示:
表3
74LS160逻辑符号 各引脚顿的名称
D D D D
置数端
Q Q Q Q
输出端
EP ET 工作状态控制端
LD 预置数控制端
RD 异步置零(复位)端
CO 进位输出端
CLK 信号输入端
计数部分:利用74LS160芯片和74LS00芯片组成的计数器,它们采用异步连接,利用外接标准1Hz脉冲信号进行计数。
显示部分: 将六片74LS160的Q0Q1Q2Q3脚分别接到实验箱上的数码显示管上,根据脉冲的个数显示时间。
秒信号经过计数器之后分别得到显示电路,以便实现用数字显示时、分、秒的要求,计时电路共分三部分:计秒、计分和计时。其中,计秒和计分都是60进制,而计时为24进制,可以采用十进制计数器74LS160实现24进制、60进制计数器。
(1)六十进制计数
由分频器来的秒脉冲信号,首先送到“秒”计数器进行累加计数,秒计数器应完成一分钟之内秒数目的累加,并达到60秒时产生一个进位信号,所以,选用2片74LS160和一片74LS00组成六十进制计数器,采用反馈归零的方法来实现六十进制计数。其中,“秒”十位是六进制,“秒”个位是十进制。
秒部分具体设计如图8所示:
图8
秒的个位部分为逢十进一,十位部分为逢六进一,从而共同完成60进制计数器,当计数到59时清零并重新开始计数。如图所示个位1脚接高电平,7脚、9脚及10脚接1,当7脚和10脚同时为1时计数器处于计数工作状态。个位11脚和秒的十位的2脚相接,十位的9脚、10脚、7脚分别和个位的1脚相接。个位计数器由Q3Q2Q1Q0(0000)2增加到(1001)2时产生进位,从而实现10进制计数和进位功能,秒的十位在计数至0110时由与非门反馈清零实现6进制。
分钟部分设计与秒完全相同。
(2)二十四进制计数器:
选用2片74LS160和一片74LS00组成24进制计数器,采用反馈归零的方法来实现24进制计数。当十位为0010且个位为0100时使两芯片异步清零。
小时部分具体设计如图9所示:
图9
4.译码器、显示器
译码是指把给定的代码进行翻译的过程。计数器采用的码制不同,译码电路也不同。74LS48驱动器是与8421BCD编码计数器配合用的七段译码驱动器。74LS48配有灯测试LT、动态灭灯输入RBI,灭灯输入/动态灭灯输出BI/RBO,当LT=0时,74LS48出去全1。
本系统用七段发光二极管来显示译码器输出的数字,显示器有两种:共阳极显示器或共阴极显示器。74LS48译码器对应的显示器是共阴极显示器。
本实验采用实验箱中的74LS48译码器和共阴极显示器组成的显示系统。
5.校时电路
数字种启动后,每当数字钟显示与实际时间不符进,需要根据标准时间进行校时。校“秒”时,采用等待校时。校“分”、“时”的原理比较简单,采用加速校时。
对校时电路的要求是 :
1)在小时校正时不影响分和秒的正常计数 。
2)在分校正时不影响秒和小时的正常计数 。
如图10所示,当数字钟走时出现误差时,需要校正时间。校时电路实现对“时”“分”“秒”的校准。在电路中设有正常计时和校对位置。本实验实现“时”“分”的校对。需要注意的是,校时电路是由与非门构成的组合逻辑电路,开关S1或S2为“0”或“1”时,可能会产生抖动,为防止这一情况的发生我们接入一个由RS触发器组成的防抖动电路来控制。
校时电路图 图10
校时开关的功能表如下:
校时开关的功能表
S1 S2 功能
1 1 计数
0 1 校分
1 0 校时
6.整点报时电路
整点报时,只报时不报分。从59分50秒起,每隔2s发出一次信号,连续五次,最后一次结束时即达到正点。其原理图如下所示:
图11
电路图如下图12所示:
图12
综合以上多个电路,将其连接起来,就组成了一个具有时、分、秒计时功能,能够手动校时、校分,并且整点报时的数字电子钟。
七.实验仿真:
在电子电路计算机仿真软件Multisim中进行调试和仿真数字电子钟,得到的仿真电路图如附二图所示。
由仿真电路实验知道了当高频信号经过分频器后得到标准的秒脉冲信号,进入60进制的“秒”计时,“秒”的分位进入60进制的“分”计时,最后,由分的“时”进位进入24进制的“时”计时。再加上由门电路和开关构成的校时电路对电路的“时”,“分”进行校时,从而得到正确的时间的。
八.元器件清单
(1)74LS160( 6片) (2)74LS00(15片)
(3)数码显示器(6片) (4)74LS90(3片)
(5)74LS30(1片) (6)74LS04(1片)
(7)74LS02(1片) (8)555计时器(1片)
(9)可变电容(1个) (10)电容(2片)
(11)蜂鸣器(1个) (12)电阻(2个)
(13)数字电路实验箱 (14)+5V电源若干
(15)导线,开关若干。
九.设计心得体会
在此次的数字钟设计过程中,更进一步地熟悉了芯片的结构及掌握了各芯片的工作原理和其具体的使用方法。使我对已学过的电路、数电、模电等电子技术的知识有了更深一步的了解,锻炼和培养了自己利用已学知识来分析和解决实际问题的能力。对自己以后的学习和工作有很大的帮助。
刚开始做这个设计的时候感觉自己什么都不知道怎么下手,脑子里比较浮躁和零乱。但通过一段时间的努力,通过重温数电,模电等电子技术的书籍,还有通过查看相关的设计技术以及一些参考文献,再加之在老师的指导和周围同学的帮助下,使我对自己的本设计有了熟练的掌握。
在整个的设计过程中我充满了渴望和用心。记得在精工实习的时候,也是用满腔的热情来完成各项实习任务,并在每项实习项目中都达到了优秀的成绩。 所以,我相信自己的实际动手能力,并一向的加强自己在这方面的努力。在这次的电子技术设计中亦是如此,用自己的双手和满腔的热情来完成各个环节,不断的在图书管查看相关资料和期刊文献,特别在网络上也收收获了很多新鲜的东西。这次设计更让我熟悉了一些常用集成逻辑电路和其相应芯片的使用。
虽然,在本设计中所用的方案不是最好的,但我想其中的原理是最基本的;虽然其中可能出现误差,不过在杨老师的答疑课上,这些问题还是基本解决了。
最后,我要衷心的感谢杨老师给了我一次实践的机会和平时在学习上的莫大帮助,让我更加深刻地了解和认识到了自己的优点和不足,通过这个课程设计我发现了我好多知识都不熟悉甚至有的东西我根本就不知道,这让我感到了要学习的东西还有很多很多。因此使我更坚定了在以后的学习中要扎实好基础,阔广知识面。碰到的问题越让人绝望,解决问题之后的喜悦程度就越高。作为工科类的学生,以后工作了难免要碰到许许多多的问题,不要绝望,坚持,直到看到胜利的曙光。
十.参考文献
李中发主编. 电子技术. 北京:中国水利水电出版社.
毛期俭主编. 数字电路与逻辑设计实验及应用. 北京: 人民邮电出版社.
吕思忠,施齐云主编. 数字电路实验与课程设计. 哈尔滨:哈尔滨工程大学出版社.
阎石主编.数字电子技术基础(第四版). 北京:高等教育出版社.
黄智伟主编. 电子电路计算机仿真设计与分析. 北京:电子工业出版社.
程勇主编. Multisim10电路仿真实例讲解. 北京: 人名出版社.
彭介华主编. 电子技术课程设计指导. 北京:高等教育出版社.
卢结成、高世忻等编. 电子电路实验及应用课题设计. 合肥:中国科学技术大学出版社.
梁宗善主编. 电子技术基础课程设计. 武汉:华中理工大学出版社.
欧阳星明主编. 数字系统逻辑设计. 北京:电子工业出版社.
李中发主编. 电子技术基础课程设计. 武汉:华中理工大学出版社.