A. 利用兩片同步十進制計數器74160和必要的門電路構成一個29進制的同步計數器
方法很簡單:用兩片74160級聯,第一片作個位計數,計數到10晶元會自動輸出進位信號,晶元要麼自己清零要麼從進位端視清零信號極性來決定是否加反相器,這個進位信號又作為第二片的時鍾信號或者片選信號,同樣視信號極性來決定是否加反相器,這樣第一片計數到10時自己清零,第二片計數一次,當第二片剛計數到5時說明整個電路剛好計數50次,那麼從第二片的數據輸出端譯出二進制5的清零或置數信號接到第二片的清零或置數端,這時需要自己設計門電路來檢測二進制5,只有在5的時候才輸出信號去清零或置數,這個信號同時也作為計數到50的觸發信號從而去觸發後級電路。
不懂的可隨時回復我。希望我的回答能幫助到你。
B. 74ls02能驅動多少同類門
74LS02是標準的TTL電路,驅動同類門的數目稱為扇出系數,為20。見下表,輸出低電平時的電流是8mA,而下一級同類門輸入端加低電平的輸入電流是0.4mA,所以,可以驅動8/0.4=20個同類門。
C. 常用的基本門電路是哪幾個 其功能是
常用的門電路在邏輯功能上有與門、或門、非門、與非門、或非門、與或非門、異或門等幾種。
1、與門:實現邏輯「乘」運算的電路,有兩個以上輸入端,一個輸出端(一般電路都只有一個輸出端,ECL電路則有二個輸出端)。只有當所有輸入端都是高電平(邏輯「1」)時,該電路輸出才是高電平(邏輯「1」),否則輸出為低電平(邏輯「0」)。
2、或門
實現邏輯加的電路,又稱邏輯和電路,簡稱或門。此電路有兩個以上輸入端,一個輸出端。只要有一個或幾個輸入端是 「1」,或門的輸出即為 「1」。而只有所有輸入端為 「0」時,輸出才為 「0」。
3、非門
實現邏輯代數非的功能,即輸出始終和輸入保持相反。
4、與非門
若當輸入均為高電平1,則輸出為低電平0;若輸入中至少有一個為低電平0,則輸出為高電平1。與非門可以看作是與門和非門的疊加。
5、或非門
具有多端輸入和單端輸出的門電路。當任一輸入端(或多端)為高電平(邏輯「1」)時,輸出就是低電平(邏輯「0」);只有當所有輸入端都是低電平(邏輯「0」)時,輸出才是高電平(邏輯「1」)。
(3)02門電路擴展閱讀
門電路輸出端的電路結構有三種型式:有源負載推拉式(或互補式)輸出、集電極(或漏極)開路輸出和三態輸出。
推拉式輸出的門電路一般用於完成邏輯運算。集電極開路的門電路(OC門)在實現一定邏輯功能的同時,還能實現電平變換或驅動較高電壓、較大電流的負載:可以把兩個門的輸出端直接並聯,實現邏輯與的功能(稱「線與」聯接)。三態輸出門廣泛應用於和系統匯流排的聯接以及實現信號雙向傳輸等方面。
D. 如何門電路邏輯圖判斷高電平和低電平
輸入端、輸出端有小圈的是低電平有效,沒有小圈是高電平有效。
上圖的邏輯門我用與門的符號,表示 A 與 B 是與的關系,但是輸入、輸出的有效電平不同,而它們在74系列晶元的名稱與符號是不同的,分別是:
與門 74LS08、與非門 74LS00、或非門 74LS02、或門 74LS32 。
製作電路圖時不要僵化地使用74系列的晶元符號,而是按照實際的邏輯關系表達,電路的邏輯關系就清晰多了。
E. 1/用2輸入或非門74LS02設計一個三人表決器 2/用2輸入與非門設計與圖功能相同的邏輯電路
1)
與非門實現異或門(=1)如上圖,將上圖代入原圖上兩個異或門就可以。
F. 74LS系列是由什麼門電路組成的
為與門,非門,或非門,或門。
74LS電路為邏輯門電路的集合,如與門,非門,或非回門,或門答。主要有一些二輸入三輸入的門電路的集合晶元,如或門,與門,非門,或非門等等。
74系列為一個系列的數字集成電路,其中有74XXX(已不使用),74SXXX、74LSXXX、74FXXX、74CXXX、74HCXXX、74HCTXXX、74AXXX、74ASXXX、74ACTXXX等多種系列的晶元。
(6)02門電路擴展閱讀:
74LS電路的使用要求:
1、CM0S電路要求輸人信號的幅度不能超過VDD—VSS,即滿足VSS=V1=VDD。
2、由於CM0S電路輸人阻抗高,容易受靜電感應發生擊穿,除電路內部設置保護電路外,在使用和存放時應注意靜電屏蔽。
3、焊接CM0S電路時,焊接工具應良好接地,焊接時間不宜過長,焊接溫度不要太高。更不能在通電的情況下,拆卸,拔、插集成電路。
G. 74ls02中有兩個輸入端,但為什麼叫2輸入4或非門
74ls02是2輸入或非門,但一片晶元上集成了四個的或非門,所以叫2輸入4或非門類似此叫法的還有:
1、74ls08 2輸入四與門;
2、74ls09 2輸入四與門;
3、74ls10 3輸入三與非門;
4、74ls11 3輸入三與門;
5、74ls12 3輸入三與非門等。