⑴ 組合邏輯電路中的險象是由於什麼引起的
就是多輸入端的電平信號同時改變時,會由於電路本身的時延而產生一個中間信號狀態,使得電路輸出一個短暫的錯誤信號。
⑵ 什麼是冒險現象,如何判斷一個組合邏輯電路中是否存在冒險現象
由於競爭而引起電路輸出發生瞬間錯誤現象稱為冒險,表現為輸出端出現了原設專計中沒有的屬窄脈沖,常稱其為毛刺。
判斷一個邏輯電路在某些輸入信號發生變化時是否會產生冒險,首先要判斷信號是否會同時變化,然後判斷在信號同時變化的時候,是否會產生冒險,這可以通過邏輯函數的卡諾圖或邏輯函數表達式來進行判斷。
數字電路中,輸入的數字信號改變或進行一些邏輯運算(如非、與、或等)時,輸出信號沒有能完全同步改變,從而引發短暫時間內的錯誤信號脈沖輸出。
(2)電路險象擴展閱讀:
輸入信號的改變只引起一個錯誤信號脈沖。組合邏輯電路即使在輸入邏輯值沒有發生變化的情況下也可能發生躍變,產生這些非預期的干擾脈沖「假信號」。稱可能發生假信號脈沖的電路存在冒險。如果輸入有變化而輸出不應發生變化的情況下,出現了單個窄脈沖。
如果邏輯電路在較慢速度下工作,其輸出的波形寬度非常窄,可以在輸入端並聯一個電容器,其容量為4~ 20pf之間,這主要靠電容的平波作用,來濾去其尖脈沖,使其落在能進行正常邏輯判斷的電平值之內,從而消除輸出端邏輯出錯的可能。
⑶ 判斷電路存在險象有哪兩種方法
一、代數法
在n變數的邏輯函數表達式中,給n-1個變數以特定取值(0或1)後,表達式中僅保留某個具有競爭能力的變數x,使邏輯函數表達式變成x+ 或者x· 的形式,則實現該表達式的電路存在冒險。
例5.3.1 已知邏輯電路圖如圖5.3.8(a)所示,判斷電路是否存在冒險,並畫出消除冒險的電路。
解:根據圖5.3.8(a)的電路圖寫出F= =AB+ C。令B=C=1時,F=A+ ,所以會產生0冒險。
消除冒險的方法是消除A+ 產生的條件,即根據包含律將F改寫為F=AB+ C+BC。令B=C=1時,F=A+ +1=1,不可能出現0冒險,畫出電路圖如圖5.3.8(b)所示。
二、卡諾圖法
在邏輯函數的卡諾圖中,函數的每個與項(或者或項)對應卡諾圖上一個卡諾圈,若兩個卡諾圈相切,相切處將會發生冒險。
圖5.3.10(a)為例5.3.1中F=AB+ C的卡諾圖,圖5.3.10(b)為例5.3.2中F=(A+B)( +C)的卡諾圖。
從圖5.3.10(a)看出AB和 C兩個卡諾圖相切處B=C=1,當A變化時產生冒險,與代數法結論一致。從圖5.3.10(b)看出, +C和A+B兩個卡諾圈相切處B=C=0,當A發生變化時將產生冒險。要消除上述冒險只要在相切部分增加一個卡諾圈,即可消除相切部分的冒險。增加卡諾圈後圖5.3.10(a)的函數F=AB+ C+BC,圖5.3.10(b)的函數F=(A+B)( +C)(B+C)與代數法結論一致。實現的電路圖同圖5.3.8(b)和圖5.3.9(b)。
三、取樣脈沖法
一般說來,多個輸入發生狀態變化時,冒險是難以完全消除的,當組合電路的冒險影響了整個系統的工作時,可以用取樣的方法解決。取樣脈沖僅在輸出處於穩定值的期間到來,以保證輸出正確的結果,如圖5.3.11所示。在沒有取樣脈沖期間,輸出端的信息是無效的。
四、輸出端加濾波電路
為了濾除毛刺,在組合電路輸出端加一積分器,RC積分器是一低通濾波器,能濾除信號中的高頻分量,而組合邏輯電路所產生的毛刺是一個低頻分量少而有豐富高頻分量的信號。這種信號通過低通濾波器後基本上把毛刺濾掉,能保留下消除了毛刺的較為平滑的信號,如圖5.3.12(b)所示,圖中VI為組合電路的輸出。
在使用濾波電路時要正確選擇時常數τ=RC,它要比毛刺的寬度大,大到足以吸收掉毛刺但也不能太大以免使信號形狀出現不能允許的畸變,一般都是通過實驗確定RC的值。
點我閱讀全部內容
⑷ 電路冒險怎麼解釋
你說的應當是數字電路的術語『競爭冒險』,指的是:2路輸入狀態同時變化,由於它們變化可能存在先後,這就形成一路變化而另一路沒變的中間狀態,這個狀態可能導致輸出端『毛刺』而導致產生錯誤信號
⑸ 分析電路在什麼時刻可能出現冒險現象
由於競爭而引起電路輸出發生瞬間錯誤現象稱為冒險。表現為輸出版端出現了原設計中沒有的權窄脈沖,常稱其為毛刺。
判斷一個邏輯電路在某些輸入信號發生變化時是否會產生冒險,首先要判斷信號是否會同時變化,然後判斷在信號同時變化的時候,是否會產生冒險,這可以通過邏輯函數的卡諾圖或邏輯函數表達式來進行判斷。
⑹ 數字電路——什麼是1態冒險,什麼是0態冒險
輸出信號毛刺為負向脈沖的為0型險象,通常在與或、與非、與或非型電路中出現;輸出信號為正向脈沖的為1型險象,通常在或與、或非型電路中出現。
信號在器件內部通過連線和邏輯單元時,都有一定的延時。延時的大小與連線的長短和邏輯單元的數目有關,同時還受器件的製造工藝、工作電壓、溫度等條件的影響。信號的高低電平轉換也需要一定的過渡時間。
由於存在這兩方面因素,多路信號的電平值發生變化時,在信號變化的瞬間,組合邏輯的輸出有先後順序,並不是同時變化,往往會出現一些不正確的尖峰信號,這些尖峰信號稱為"毛刺"。如果一個組合邏輯電路中有"毛刺"出現,就說明該電路存在冒險。
(6)電路險象擴展閱讀:
競爭與冒險是數字電路中存在的一種現象。由於元器件質量和設備工藝已達到相當高的水平,因而數字電路的故障往往是競爭與冒險引起的,所以要研究它們。在一個復雜的數字電路的設計階段,就完全預料電路中的競爭與冒險是困難的,有一些要通過實驗來檢查。
當組合邏輯電路存在冒險現象時,可以採取修改邏輯設計,增加選通電路,增加輸出濾波等多種方法來消除冒險現象。
⑺ 判斷邏輯電路有沒有險象
時序電路是一種輸出不僅與當前的輸入有關,而且與其輸出狀態的原始狀態有關。這提選擇c。因為解碼器是組合邏輯電路。
⑻ 引起組合電路中競爭與險象的原因
我們把門電路的兩個輸入信號同時向相反的邏輯電平跳變(一個從0到1,一個從1到0)的現象叫競爭。 由競爭而在電路輸出端可能產生尖峰脈沖的現象叫競爭—冒險。
怎樣判斷競爭—冒險: 只要輸出函數在一定條件下能簡化成Y=A+(A非) 或 Y=A*(A非) 則可一定判定存在競爭—冒險。
消除競爭——冒險的方法是:
一:
接入濾波電容
二:
引入選通脈沖
三:
修改邏輯設計
回去看下數字電子技術基礎這本書 第四版的由閻石主編的
⑼ 4. 組合邏輯電路中的險象是由( )引起的。
B =競爭