A. 可以通過電路實現同或和異或電路嗎
通過與非門、或非門,可以實現你所需要的同或和異或的邏輯電路
B. 與,或,非功能在實際的硬體電路是如何實現的.
與或非電路的實現有很多方法,上圖是一種示意性的方法,僅供思路參考。具體的電路要根據需要和其他的具體要求來設計。
如果1為高電平則:
AB是與的關系,AB全是高電平時輸出高電平。
CD是與的關系,CD全為高電平時輸出高電平。
E=AB或CD,AB、CD二者有一個輸出高電平E就是高電平。
F=非E,E是高電平F就是低電平。
真值表如下:
AB CD E F
00 00 0 1
00 01 0 1
00 10 0 1
00 11 1 0
01 00 0 1
01 01 0 1
01 100 1
01 11 1 0
10 00 0 1
10 01 0 1
10 10 0 1
10 11 1 0
11 00 1 0
11 01 1 0
11 10 1 0
11 11 1 0
C. 怎樣用與非門實現或門的邏輯功能
與非門與或門之間存在可以相互轉換的關系。分析或門電路邏輯關系,列出邏回輯表達式,從答邏輯表達式上轉換,根據轉換後的邏輯表達式繪制電路圖。
如:A+B+C=(A'B'C')',A'+B'+C'=(ABC)',圖中「 ' 」表示非。
拓展:
(1)與非門是數字電路的一種基本邏輯電路。若當輸入均為高電平(1),則輸出為低電平(0);若輸入中至少有一個為低電平(0),則輸出為高電平(1)。與非門可以看作是與門和非門的疊加。
(2)或門,又稱或電路。如果幾個條件中,只要有一個條件得到滿足,某事件就會發生,這種關系叫做「或」邏輯關系。具有「或」邏輯關系的電路叫做或門。或門是基本的邏輯門,因此常用於TTL和CMOS集成電路邏輯系列。或門有多個輸入端,一個輸出端,多輸入或門可由多個2輸入或門構成。只要輸入中有一個為高電平時(邏輯1),輸出就為高電平(邏輯1);只有當所有的輸入全為低電平時,輸出才為低電平。
D. 如何用4個與非門實現異或電路(急!!!)
大哥,這太困難了.容我想想.想到了再告訴你.
設兩個輸入內邏輯量為A,B
先用一個與非門,輸入容A,1(高電平),再用一個與非門,輸入B,1,
則這兩個與非門輸出為
----
A*1 = 非A
----
B*1 = 非B
再將這兩個與非門輸出作為第三個與非門的兩個輸入,則
------
-- ---
A* B = A + B
則只有A,B同為0時輸出才為0.
這就排除了A,B同為0的情況.
以上為第一個門電路組合,根據敘述進行連接.
接著,將第四個與非門輸入A,B,
則
----
A* B
只有A,B同為1時輸出才為0.
根據第一個門電路組合,看是否輸出為0,是的話A = B = 0;判斷完成.
若第一個門電路組合輸出為1,則排除A = B = 0的情況,
接著看第四個與非門,若輸出為0,則A = B = 1.
若第四個與非門輸出為1,則AB異或.
E. 電路中的與、或、非門怎麼實現的
有這種集成電路,你應用就行了.如74LS00,CD4011是2輸入端四與非門,74LS32,CD4071是2輸入端四或門.反相器74LS04就可以當非門用.
F. 數字電路 如何用與非門實現 與門 或門 或非門 並畫出邏輯原理圖
1,與非門和與門的邏輯關系
與門、或門、非門、與非門、或非門都是用以實現基本邏輯運算和復合邏輯運算的單元電路稱為門電路。其中還有與或非門、異或門等幾種。
非門:利用內部結構,使輸入的電平變成相反的電平,高電平(1)變低電平(0),低電平(0)變高電(1)。
與門:利用內部結構,使輸入兩個高電平(1),輸出高電平(1),不滿足有兩個高電平(1)則輸出低電平(0)。
或門:利用內部結構,使輸入至少一個輸入高電平(1),輸出高電平(1),不滿足有兩個低電(0)輸出高電平(1)。
與非門:利用內部結構,使輸入均為高電平(1),輸出為低電平(0),若輸入中至少有一個為低電平(0),則輸出為高電平(1)。與非門可以看作是與門和非門的疊加。
G. 電路實現
模擬電路還是數字電路?他們都可以實現這種功能,這算是電路的基本功能之一。就是加延遲或者等待握手信號之類的方式實現。
H. 一個電路的實現
如圖
I. 如何實現線或電路請給出電路圖,多謝
J. 怎麼用與非門實現或運算 同或運算 需要邏輯電路圖
如圖如上圖所示