❶ 高速数字电路中影响串扰的因素
在高速电路中信号的频率的变高、边沿变陡、电路板的尺寸变小、布线的密度变大,这些因素使得在高速数字电路的设计中,信号完整性问题越来越突出,其已经成为高速电路设计工程师不可避免的问题。串扰是指有害信号从一个网络转移到另一个网络,它是信号完整性问题中一个重要问题,在数字设计中普遍存在,有 可能出现在芯片、PCB板、连接器、芯片封装和连接器电缆等器件上。如果串扰超过一定的限度就会引起电路的误触发,导致系统无法正常工作。因此了解串扰问 题产生的机理并掌握解决串扰的设计方法,对于工程师来说是相当重要的。
串扰是信号在传输线上传播时,由于电磁耦合而在相邻的传输线上产生不期望的电压或电流噪声干扰,信号线的边缘场效应是导致串扰产生的根本原因。
当干扰线上有信号传输时,由于信号边沿电压的变化,在信号边沿附近的区域,干扰线上的分布电容会感应出时变的电场,而受害线处于这个电场里面, 所以变化的电场会在受害线上产生感应电流。可以把信号的边沿看成是沿干扰线移动的电流源,在它移动的过程中,通过电容耦合不断地在受害线上产生电流噪声。
❷ 什么是SDH(数字电路)
数字电路是用数字信号完成对数字量进行算术运算和逻辑运算的电路。
由于它具有逻辑运算和逻辑处理功能,所以又称数字逻辑电路。现代的数字电路由半导体工艺制成的若干数字集成器件构造而成。逻辑门是数字逻辑电路的基本单元。存储器是用来存储二进制数据的数字电路。从整体上看,数字电路可以分为组合逻辑电路和时序逻辑电路两大类。
数字集成器件所用的材料以硅材料为主,在高速电路中,也使用化合物半导体材料,例如砷化镓等。
逻辑门是数字电路中一种重要的逻辑单元电路 。TTL逻辑门电路问世较早,其工艺经过不断改进,至今仍为主要的基本逻辑器件之一。随着CMOS工艺的发展,TTL的主导地位受到了动摇,有被CMOS器件所取代的趋势。
(2)高速数字电路扩展阅读
特点:
1、 同时具有算术运算和逻辑运算功能
数字电路是以二进制逻辑代数为数学基础,使用二进制数字信号,既能进行算术运算又能方便地进行逻辑运算(与、或、非、判断、比较、处理等),因此极其适合于运算、比较、存储、传输、控制、决策等应用。
2、 实现简单,系统可靠
以二进制作为基础的数字逻辑电路,可靠性较强。电源电压的小的波动对宏郑其没有影响,温度和工艺偏差对其工作的可靠性影响也比模拟电路小得多。
3、 集成度高,功能实现容易
集成度高,体积小,功耗低是数字电路突出的优点之一。电路的设计、维修、维护灵活方便,随着集成电路技术的高速发展,数字逻辑电路的集成度越来越高。
集成电路块的功能随着小规模集成电路(SSI)、中规模拆粗集成电路(MSI)、大规模集成电路(LSI)、超大规模集成电路(VLSI)的发展也从元件级、器蔽御颂件级、部件级、板卡级上升到系统级。