㈠ 关于JK触发器的四分频电路,求图,下图不知道对不对
对的。
图中 JK 触发器来是自上升沿触发,第一级 J1 = K1 = 1 ,Q1(n+1) = - Q1(n) ,每个时钟触发器翻转一次,是二分频;
第二级与第一级是同步触发,由于信号在芯片内部有传输延时,触发时刻 J2、K2 的值是上一个时钟周期的 Q1 值:
J2(n+1) = K2(n+1) = Q1(n)
只有 Q1(n) = 1 时,Q2(n+1) 才翻转,也是二分频。
你按照我的分析,画出波形图就知道了。
㈡ 数字电路 JK触发器画图题
电路是同步触发,Q1 的 J、K 是 Q0 的前一个时钟的数值。
http://ke..com/link?url=ZNzSHTWvckb_6l3hICqd4c-G4NXdqOQjCTYfArh5M1__mzVm3zi0UakC_qC9iGulBho_KuEJKjq_iTqeGkvv5a
J1 = K1 = 1 :Q1(n+1) = Q1' , 就是取反,二分频,JK触发器是下降沿触发。
J2 = K2 = Q0 ,Q2(n+1) 的输出由 Q0 决定,Q0 = 0 ,Q1 不变;Q0 = 1 ,Q1 取反。
㈢ 用JK触发器和附加门电路设计一个七进制加法计数器,要解题的详细步骤,拜谢了
用JK触发器和附加门电路设计一个七进制加法计数器的总体步骤为:
①画出计数器的状态转换图。
②根据状态图得出JK各个状态变量的逻辑值。
③将JK的逻辑状态代入卡诺图进行化简,得出JK表达式。
④根据JK表达式,画出计数器的原理图。
⑤仿真验证计数器的输出。
以下为详细分解:
①②步骤比较直观状态图如下。计数器需要3个JK触发器,标记为JK1/JK2/JK3.
视频演示了仿真结果验证:
http://v.youku.com/v_show/id_XMjY2MDQ1MTcyMA==.html