㈠ 三进制计算机很可怕么
不可怕。
三进制计算机,是以三进法数字系统为基础而发展的计算机。曾经被莫斯科大学科研人员用于计算机,在光子计算机研究领域也有涉及。对称三进制能比二进制更方便的表示所有整数。三进制是“逢三进一,退一还三”的进制。
三进制逻辑相比较现今的计算机使用二进制数字系统更接近人类大脑的思维方式:二进制计算规则非常简单但并不能完全表达人类想法。在一般情况下,命题不一定为真或假,还可能为未知。在三进制逻辑学中,符号1代表真;符号-1代表假;符号0代表未知。
这种逻辑表达方式更符合计算机在人工智能方面的发展趋势。它为计算机的模糊运算和自主学习提供了可能,但电子工程师对这种非二进制的研究大都停留在表面或形式上,没有真正深入到实际应用中去。
(1)三进制门电路扩展阅读:
三进制计算机特点:
三进制代码的一个特点是对称,即相反数的一致性,因此它就和二进制代码不同,不存在无符号数的概念。这样,三进制计算机的架构也要简单、稳定、经济得多。其指令系统也更便于阅读,而且非常高效。
随着技术的进步,真空管和晶体管等计算机元器件被速度更快、可靠性更好的铁氧体磁芯和半导体二极管取代。这些电子元器件组成了一个很好的可控电流变压器,这为三进制逻辑电路的实现提供了可能,因为电压存在着三种状态:
正电压(1)、零电压(0)和负电压(-1)。三进制逻辑电路非但比二进制逻辑电路速度更快、可靠性更高,而且需要的设备和电能也更少。这些原因促成了三进制计算机Сетунь的诞生。
㈡ 能用三极管做出三进制的电路吗
可以通过电压的高底做多进制的,如把10伏分为0、1、2、3...9、10V,如光拄,也可在二进制的基础上利用等效内阻变化,如 高电平、低电平、开路,也叫三态门电路。但由于二进制可以用最简单的有和无、高和低描述,这种状态最容易实现和廉价,所以除非在特殊场合应用。
㈢ 寻求三进制计数器电路
附图是一种三进位电路(三分频,逢三个输入脉冲,输出一个脉冲):
4017的Q0、Q1、Q2作为输出端,当Q3为高电平时,同时使15脚(CR)为高电平,将输入清0。
脉冲输入端(CP)为14脚,当13脚INH处于低电平时,从CP输入的脉冲前沿触发电路翻转记数;而CP处于高电平时,脉冲从INH输入,脉冲后沿触发记数。
㈣ 求大神:74ls160组成三进制计数器电路图 我是大二的学生 电路分析实验老师让我们设计上述这个电路
74160是同步置数,异步清零。所以应在计数结果2的时候同步置数,或在3的时候复位清零。
㈤ 基于二进制运算,计算机的逻辑门电路有几种,分别是谁
二进制运算计算机的逻辑门路电路有三种大概为,一进制和二进制,还有三进制逻辑门电路系统。
㈥ 试用JK触发器和门电路设计一个同步三进制计数器
如下图所示:
同步计数器指的是被测量累计值,其特点是大大内提高了计数器工作容频率,相对应的是异步计数器。
对于同步计数器,由于时钟脉冲同时作用于各个触发器,克服了异步触发器所遇到的触发器逐级延迟问题,于是大大提高了计数器工作频率,各级触发器输出相差小,译码时能避免出现尖峰;但是如果同步计数器级数增加,就会使得计数脉冲的负载加重。
(6)三进制门电路扩展阅读:
计数器主要由触发器构成。若按触发器 的翻转的次序来分类,可以把计数器分为同 步式和异步式。在同步计数器中,当计数脉 冲输入时所有触发器是同时翻转的; 而在异 步计数器中,各级触发器则不是同时翻转 的。
若按计数过程中计数器中数字的增减来 分类,可以分为加法计数器,减法计数器和 可逆计数器(亦称加减计数器)。加法计数器 是随着计数脉冲的不断输入而递增计数的; 减法计数器是随着计数脉冲的不断输入而递 减计数的;可增可减的称可逆计数器。
㈦ 用jk触发器设计一个三进制计数器,详细点,谢谢
用jk触发器设计一个三进制计数器,计数是00,01,10,这三个数,所以专,只需两个JK触发器属就行,不需要3,用了3个,也有一个触发器的状态始终0,也没有用。
首先,把2个JK触发器接成同步加法计数器(是4进制的),再改成3进制就行了。当计数为3时,输出状态为11,就利用11状态产生一个复位信号,使两个触发器复位回0,就不会出现计数的3了,最大数是2,就是要求的3进制计数器了。
逻辑图如下(也是仿真图),JK触发器是74LS112。