1. 选择题在组合逻辑电路的常用设计方法中,可以用什么来表示逻辑函数
组合逻辑电路有5种表示方法,分别是;
1、逻辑函数表示法。
2、逻辑电路表示法(逻辑代数)。
3、真值表表示法。
4、卡诺图表示法。
5、逻辑波形表示法。
最好这些方法都掌握并相互变换。
2. 常见的组合逻辑电路有哪些分别用在那些地方
74ls147:抄***可以这样:147有9个输入袭和4个输出,某个输入为0,代表输入某个十进制数,输出端输出相应bcd码,如1脚(i
4)为低电平,那么进行的就是对十进制数4的编码。如果9个输入端都为1(就是任何没有输入),那么进行的就是对十进制数0的编码。(这个器件是低电平有效的器件)
****i
9最高,i
1最低赛。。。
74ls48:lt(3脚)--高电平1,bi/rbo(4脚)--高电平1,,3脚接低电平时可以显示整个7段(也就是显示8)。。用于测试器件是否是好的。。
3. 关于电工电子基础实验的相关问题(单级放大电路,组合逻辑电路,译码器,比例求和运算电路,常用电子仪器
我来回答一下吧。说实话,本人对模拟并不是很熟悉,现在也还在熟悉工。我的工作主要是单片机编程。挑一些能回答的回答吧。
单级放大电路
1.首先要明确电压的概念。电压只是一个电势差!既然是差,就不是针对一个而言,而是两个,就像运放的差分输入。两个输入端都接信号时,输入为同相-反相。比如你拿一节5V电池,它的电压是1.5V对吧。我们这时说的1.5V是相对地而言的。也就是大地是参考点。但是如果你拿1.5V做参考点呢?那么电池的电压就是0V了。如果两个仪器不共地,那么发送端的信号到了接收端就没有办法被正确接收,因为它们没有统一的参考点。你发送端将5V定义为逻辑1,等接收端接收到以后会按照自己的参考点来判断这个电平。由于不共地,那么很可能会误判,认为他是2V,3V等。。。
2。放大器的性能指标Au很大,理想运放的Au趋近于无穷大。即,输入一个非常微小的信号,比如几uV,放大器也能把它“无限”放大,以至接近电源电压。我的理解是,在此情况下,你的万用表根本就达不到测量输入的微小信号的精度。Ri和Ro是输入和输出阻抗,Ri是相对于前级电路而言的,表征的是它从信号源索取电流的大小,Ro是相对于后级负载而言的,表征的是驱动负载的能力。这两个参数是计算出来的。
3。对于运放,我觉得不必像三极管那样考虑他的静态工作点。运放是把管子封装在一个黑盒子里,你知道怎么用就行了。电阻的增大和减小你只需要看和放大有关的电阻即可。进行计算就行了。学习,真的没有必要按照书本上来,国内的教材很多都是垃圾,误人子弟。
4.这个是否有意义,要看你的信号是什么类型的。如果是正弦波,那你用万用表测量的只是有效值。
比例求和电路
1。运放为什么要调零。运放的输入级为差分对管形式,但是由于工艺的问题,两个管子肯定不会完全对称,世界上就没有完全一样的东西。所以实际运放的特性必定不是理想的。即当输入为0的时候输出不为0。因此在使用前我们要调零。
要说明的一点是,这在早期的运放中较为常见,现在的芯片一般都有自动调零。具体问题具体分析好了。
2.3。不确定。但是我觉得调零应该是在开环的状态下进行。理想运放就是输入为0时输出为0。当你调零的时候可以认为输入端没有信号,那你反馈回来以后影响谁?影响输入那你此时的输入就不是0了,还如何调零呢。相位补偿这回事不存在。
任何放大器,既然叫放大,那就是增大了信号的幅度。不会影响相位和频率。
译码器
不可以直接加5V,因为数码管就是一个二极管,其正向电阻较小,有一个最大电流限制,一般10几个mA左右。超过的话就会烧掉。要串联电阻才可以。
2一个7段数码管里面有7个二极管,它们都是独立的。所谓共阴就是他们共用一个地,这个地就是COM端。当分别给各个段施加高电平时,对应的段会点亮。所以叫共阴
所谓共阳,就是他们共用一个电源端,这个电源端也是COM端,当分别对各个段施加低电平时,对应的段会被点亮。
5,毫伏表我没用过。不过他们之间的关系应该是根号2倍的关系,即峰值与有效值的关系。
妈呀,累死我了。你给30分太少了。。。。。。。。有问题的话发我邮箱吧[email protected]
4. 常用的组合逻辑电路有哪些急!!
与、或、非、同或、异或
与非、或非
加器乘器比较器路选择器编码器译码器等
5. 常见的组合逻辑电路有哪些
编码器,译码器,数据选择器和分配器,数值比较器
6. 消除组合电路的竞争冒险方法有哪些
常用的消来除竞争冒险的方自法有:输入端加滤波电容、加封锁、选通脉冲、修改逻辑设计等。
数字电路中的竞争与冒险出现在组合逻辑电路中。组合逻辑电路中,同一信号经不同的路径传输后,到达电路中某一会合点的时间有先有后,这种现象称为逻辑竞争,而因此产生输出干扰脉冲的现象称为冒险。
7. 在数字电子技术中常用的组合逻辑部件有哪些
两者的去边在于逻辑电路是否包含记忆元件---触发器: 组合逻辑电路不包含触发内器;时序逻辑容电路包含触发器。 不包含记忆元件的组合逻辑电路的输出仅仅与当前的输入有关。而包含了记忆元件的时序逻辑电路的输出还与之前的输入有关,或者说与当前输入及初始状态有关。 译码器、加法器属于组合逻辑电路。 寄存器、计数器属于时序逻辑电路。
8. 组合逻辑电路的常用组合逻辑电路
1.半加器与全加器
①半加器
两个数A、B相加,只求本位之和,暂不管低位送来的进位数,称之为“半加”。
完成半加功能的逻辑电路叫半加器。实际作二进制加法时,两个加数一般都不会是一位,因而不考虑低位进位的半加器是不能解决问题的 。
②全加器
两数相加,不仅考虑本位之和,而且也考虑低位来的进位数,称为“全加”。实现这一功能的逻辑电路叫全加器 。
2.加法器
实现多位二进制数相加的电路称为加法器。根据进位方式不同,有串行进位加法器和超前进位加法器两种 。
①四位串行加法器:如T692。优点:电路简单、连接方便。缺点:运算速度不高。最高位的计算,必须等到所有低位依此运算结束,送来进位信号之后才能进行。为了提高运算速度,可以采用超前进位方式 。
②超前进位加法器:所谓超前进位,就是在作加法运算时,各位数的进位信号由输入的二进制数直接产生 。 1.基本概念
用代码表示特定信号的过程叫编码;实现编码功能的逻辑电路叫编码器。编码器的输入是被编码的信号,输出是与输入信号对应的一组二进制代码 。
2.普通编码器
①三位二进制编码器:二进制编码器:用n位二进制代码时,对m=2n个一般信号进行编码的电路 。
②二∕十进制编码器:把0~9十个十进制数字编成二进制代码的电路。n位二进制代码共有2n种,可以对m≤2n个信号进行编码。因二∕十进制编码器的输入是十个十进制数,故应使用四位二进制代码表示制。从2n=16种二进制代码中取十种来代表0~9这是个十进制数码,方案很多,最常用的是8421BCD码。在二∕十进制编码器中,代表0~9的输入信号也是互相排斥的,其工作原理及设计过程与三位二进制编码器完全相同,不再重复 。
3.优先编码器
定义:允许若干信号同时输入,但只对其中优先级别最高的信号进行编码,而不理睬级别低的信号,这样的电路叫优先编码器 。 1.基本概念
定义:把二进制代码按照愿意转换相应输出信号的过程叫译码。完成译码功能的逻辑电路叫译码器。译码器的n个输入,m个输出应满足2n≥m。译码器有二进制译码器、二—十进制译码器、数字显示译码器等类型 。
2.二进制译码器
把二进制代码的各种状态,按照其原意转换成对应的信号的输出。这种电路叫二进制译码器。在二进制译码器中,若输入代码有n位,则输出信号就是2n个。因此它可以译出输入变量的全部状态。(有时又称为变量译码器,或最小项产生器 。 1.数据分配器的逻辑功能
数据分配器(Demultiplexer)又称为多路分配器,它只有一个数据输入端,但有2n个数据输出端。根据n个选择输入的不同组合,把数据送到2n个数据输出端中的某一个。从其作用看,与多位开关很相似,从逻辑功能看,与数据选择器恰好相反 。
2.用译码器作数据分配器
凡是带使能控制端的译码器都能作数据分配器使用 。
3.多路信号分时传送
数据选择器和数据分配器结合,可以实现多路信号的分时传送。原理:选择输入C2C1C0=001时,数据选择器是把XIN1的状态送到输出端。对数据分配器而言,则是把送来的XIN1分配到XOUT1端。各路信号不是同时传送,但传输线减少了 。 1.1位数值比较器
两个1位二进制数比较时,有4种可能,3种结果
2.多位数值比较器
设:A=A3A2A1A0,B=B3B2B1B0
用li =1,表示Ai>Bi;
mi =1,表示Ai<Bi;
gi =1,表示Ai=Bi。
比较时,应从高开始,若高位比出结果,则低位不用再比。当高位相等时,再去比较低位 。
9. 描述组合逻辑电路功能的常用方法有哪几种
真值表,时序图,状态转换图,状态转换表。别的就看你具体干嘛了