❶ 为什么TTl门电路的输入端悬空时相当于逻辑1
因为悬空时可以看作是输入端接一个无穷大的电阻,当输入电阻大于专IKΩ时,输入电平就变属为阈值电压UTH即为高电平,所以相当于逻辑1。数字电路中,把电压的高低用逻辑电平来表示。
逻辑电平包括高电平和低电平这两种。在TTL门电路中,把大于3.5伏的电压规定为逻辑高电平,用数字1表示;把电压小于0.3伏的电压规定为逻辑低电平,用数字0表示。
(1)电路Uth扩展阅读:
TTL电路多余输入端的处理方法:
1、TTL与门和与非门电路
(1)将多余输入端接高电平,即通过限流电阻与电源相连接;
(2)根据TTL门电路的输入特性可知,当外接电阻为大电阻时,其输入电压为高电平,这样可以把多余的输入端悬空,此时输入端相当于外接高电平;
(3)通过大电阻(大于1kΩ)到地,这也相当于输入端外接高电平;
(4)当TTL门电路的工作速度不高,信号源驱动能力较强,多余输入端也可与使用的输入端并联使用。
2、TTL或门、或非门
(1)接低电平;
(2)接地;
(3)由TTL输入端的输入伏安特性可知,当输入端接小于IKΩ的电阻时输入端的电压很小,相当于接低电平,所以可以通过接小于IKΩ(500Ω)的电阻到地。
参考资料来源:网络-高电平
❷ ttl/cmos门电路 故障及排除方法
CMOS门电路
CMOS门电路一般是由MOS管构成,由于MOS管的栅极和其它各极间有绝缘层相隔,在直流状态下,栅极无电流,所以静态时栅极不取电流,输入电平与外接电阻无关。由于MOS管在电路中是一压控元件,基于这一特点,输入端信号易受外界干扰,所以在使用CMOS门电路时输入端特别注意不能悬空。在使用时应采用以下方法:
与门和与非门电路
由于与门电路的逻辑功能是输入信号只要有低电平,输出信号就为低电平,只有全部为高电平时,输出端才为高电平。而与非门电路的逻辑功能是输入信号只要有低电平,输出信号就是高电平,只有当输入信号全部为高电平时,输出信号才是低电平。所以某输入端输入电平为高电平时,对电路的逻辑功能并无影响,即其它使用的输入端与输出端之间,仍具有与或者与非逻辑功能。这样对于CMOS与门、与非门电路的多余输入端就应采用高电平,即可通过限流电阻(500Ω)接电源。
或门、或非门电路
或门电路的逻辑功能是输入信号只要有高电平输出信号就为高电平,只有输入信号全部为低电平时,输出信号才为低电平。而或非门电路的逻辑功能是输入信号只要有高电平,输出信号就是低电平,只有当输入信号全部是低电平时输出信号才是高电平。这样当或门或者或非门电路某输入端的输入信号为低电平时,并不影响门电路的逻辑功能。所以或门和或非门电路多余输入端的处理方法应是将多余输入端接低电平,即通过限流电阻(500Ω)接地。
TTL门电路
TTL门电路一般由晶体三极管电路构成。根据TTL电路的输入伏安特性可知,当输入电压小于阐值电压UTH,即输入低电平时输入电流比较大,一般在几百微安左右。当输入电压大于阈值电压UTH时,输入高电平时输入电流比较小,一般在几十微安左右。由于输入电流的存在,如果TT L门电路输入端串接有电阻,则会影响输入电压。其输入阻抗特性为:当输入电阻较低时,输入电压很小,随外接电阻的增加,输入电平增大,当输入电阻大于IKΩ时,输入电平就变为阈值电压UTH即为高电平,这样即使输入端不接高电平,输入电压也为高电平,影响了低电平的输入。所以对于TTL电路多余输入端的处理,应采用以下方法:
TTL与门和与非门电路
对于TTL与门电路,只要电路输入端有低电平输入,输出就是低电平。只有输入端全为高电平时,输出才为高电平。对于TTL与非门而言,只要电路输入端有低电平输入,输出就为高电平,只有输入端全部为高电平时,输出才为低电平。根据其逻辑功能,当某输入端外接高电平时对其逻辑功能无影响,根据这一特点应采用以下四种方法:将多余输入端接高电平,即通过限流电阻与电源相连接;根据TTL门电路的输入特性可知,当外接电阻为大电阻时,其输入电压为高电平,这样可以把多余的输入端悬空,此时输入端相当于外接高电平;通过大电阻(大于1kΩ)到地,这也相当于输入端外接高电平;当TTL门电路的工作速度不高,信号源驱动能力较强,多余输入端也可与使用的输入端并联使用。
❸ UTH20C01是什么元件,在电路中起什么作用的
这是变压器,网络变压器,其耦合和阻抗匹配的作用。
❹ 集成运放的工作原理
见图,运放是一个开环放大倍数极大的放大器,两个输入端“+”、“-内”之间只要有微小的电压容差异,就会使输出端截止或者饱和。而输入端的输入电阻非常大,可以认为不需要输出电流。
如果按照图示将运放接成闭环电路,则运放的放大倍数等于(Rf+R2)/R2.
因为可以理解运放的“-”端的电压永远等于“+”端的,而“+”端的电压等于Vi(R1上无电流,也就无压降),而“—”端的电压又等于Vo在Rf和R2上的分压,
所以有:
Vi=V0×R2/(Rf+R2),即:
Vo=Vi×(Rf+R2)/R2.
❺ 二极管导通电Uth=0.7V,试分别求出R为1千欧、4千欧时,电路中电流I1、I2、I0和输出电压
R=1KΩ时,二极管导通U0=-3-0.7=-3.7v,I0=-3.7/1=-3.7mA,I2=(9-3.7)/1=5.3mA,I1=I0+I2=5.3-3.7=1.6mA,
当R=4KΩ时,二板管不导通,U0=-9/(1+4)*1=-1.8v,I0=-9/(1+4)=-1.8mA,I2=-I0=1.8mA,I1=0mA。
❻ 如图所示电路知双向稳压管V1的稳定电压+-Uz=+-8V要求(1)求电路的阈值电压Uth的值(2)
1) Uth=+3V
2) 见图
❼ 单稳态电路的原理
单稳态电路可以由分立元件、集成逻辑门来构成,也可用555定时器或单片专内用单稳态触发容器实现。 分成两类:一类是可重触发的;一类是不可重触发的。前者是指在电路第一次触发后的暂态期间,允许再次被触发,后者则不允许,即第二次触发无效。
集成单稳态电路常设有若干个触发输入端,包括正边沿触发端及负边沿触发端。某些电路的内部还附加了一个施密特触发器,用以改善输入触发脉冲的边沿。此外,还常设有置0输入端。因此,使用灵活、方便。 由两个集成逻辑门及RC积分电路构成,如图2(b)所示。稳态时G1、G2同时截止,u01、uA、u0均为高电平。当uI正脉冲到来时,G1导通,立即使u0=U0L,电路进入暂态。随着电容C通过G1的放电,uA不断下降。当uA=UTH时,G2截止,u0回到高电平。当uI由高电平变低电平后,G1截止,电容C由G1的输出电压经电阻R充电,在uA恢复到高电平UOH时,电路回到稳态。该电路适用于宽的正脉冲触发,输出脉冲宽度为:tw=(R+ R0)Cln其中,R0为G1的低电平输出电阻。