⑴ 边沿D触发器组成的时序逻辑电路
不能这样做会爆炸的
⑵ 数字电路主从触发器与边沿的区别是什么啊
主从和边复沿是触发器的制两种结构,它的不同导致动作特点不同
对主从的:
分两步动作:1、在cp的高电平或低电平期间,输入信号先决定主触发器状态;
2、cp下降沿或上升沿到来,主触发器状态原样转移给从触发器,表现为整个触发器的状态。转移过去的状态取决于cp的高电平或低电平期间所有的输入。
对边沿的:
触发器状态仅仅取决于cp边沿到来那一瞬间的输入。
⑶ 由边沿D触发器构成的时序电路和CP1和CP2的波形如图所示,设触发器的初态Q2=Q1=0,画出Q2和Q1的波形图.
给你个参考
⑷ 由边沿D触发器组成的电路如图所示,说明电路的功能。若CP计数脉冲的频率为1KHz ,则Q2信号的频率是多少
提问和配图都不一致,学习不可如此马虎的啊;
;
;
这是个典型的二分频电路, fq0 = fcp / 2;
那么二个二分频电路级联,就得到个4分频电路,三个二分频电路级联,就得到个8分频电路;
⑸ 边沿式d触发器是一种什么稳态电路
双稳态,上升沿和下降沿
⑹ 数字电路里电平触发与边沿触发的区别是什么
一、触发时间不同:
电平触发是在高或低电平保持的时间内触发。
而边沿触发是由高到低或由低到高这一瞬间触发。
二、触发逻辑不同:
电平触发,就是只有高电平,或者低电平,的时候才做指定的动作,就是逻辑上的0,1触发。
边沿触发,就是脉冲突变触发,是有高电平向低电平转换,或者翻过来转换,这个转换过程触发一个动作,逻辑上就是0-1或是1-0。
三、触发方式不同:
边沿触发一般时间短,边沿触发一般时间都是us级的,响应要快的,而电平触发只须是高和低就可以了,没时间要求,比如10s 时间内总是低电平,那么它也是触发的。
比如中断计时或计数,最好用边沿触发,用电平触发误差会很大,电平触发一般用于简单报警,开关一类时间要求不高的。
(6)取边沿电路扩展阅读:
一、电平触发和边沿触发的特点:
1、数字电路电平触发中研究的主要问题是输出信号的状态(“0”或“1”)和输入信号(“0”或“1”)之间的逻辑关系,即电路的逻辑功能。
2、数字电路的边沿触发研究方法是逻辑分析和逻辑设计,所需要的工具是逻辑代数。 (在正逻辑下,“0”是低电平,“1”是高电平,高低电平没有明确的界限。
二、数字电路应用:
1、数字电路与数字电子技术广泛的应用于电视、雷达、通信、电子计算机、自动控制、航天等科学技术领域。数字电路的分类:包括数字脉冲电路和数字逻辑电路。前者研究脉冲的产生、变换和测量;后者对数字信号进行算术运算和逻辑运算。
2、数字电路的划分:按功能分为组合逻辑电路和时序逻辑电路两大类。前者在任何时刻的输出,仅取决于电路此刻的输入状态,而与电路过去的状态无关,它们不具有记忆功能。常用的组合逻辑器件有加法器、译码器、数据选择器等。
3、后者在任何时候的输出,不仅取决于电路此刻的输入状态,而且与电路过去的状态有关,它们具有记忆功能。
4、按结构分为分立元件电路和集成电路。前者是将独立的晶体管、电阻等元器件用导线连接起来的电路。后者将元器件及导线制作在半导体硅片上,封装在一个壳体内,并焊出引线的电路。集成电路的集成度是不同的。
⑺ 数字电路主从触发器与边沿的区别是什么啊
数字电路主从触发抄器与袭边沿的区别为:触发情况不同、动作特点不同、CP数量不同。
一、触发情况不同
1、主从触发器:下降沿触发
2、边沿触发器:上升沿触发
二、动作特点不同
1、主从触发器:在cp的高电平或低电平期间,输入信号先决定主触发器状态;cp下降沿或上升沿到来,主触发器状态原样转移给从触发器,表现为整个触发器的状态。转移过去的状态取决于cp的高电平或低电平期间所有的输入。
2、边沿触发器:仅仅取决于cp边沿到来那一瞬间的输入。
三、CP数量不同
1、主从触发器:有2个门控信号(CP)
2、边沿触发器:只有1个门控信号(CP)
⑻ 时序逻辑电路上升沿的问题! 在边沿型触发器中,如果上升沿或下降沿来临时,d正好由0变1,那输出q怎
q需要根据之前的状态判断,2,状态改变之前的1或0决定。3跳变之前的。
⑼ 用边沿JK触发器和门电路设计一个单脉冲发生器
简单的方法是先来用触自发器接一个计数器出来:
--> JK -> JK -> JK -> JK -> ... JK -> 非门
| - - - - - - - - - - - - - - - - - - - -- - |
JK接成D触发器的模式。
然后取第一个和第二个触发器的输出做异或,只有两个触发器输出不同时才会输出1,而这种情况一个循环中只会出现两次,满足了单脉冲的要求。